「あれらは」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > あれらはの意味・解説 > あれらはに関連した中国語例文


「あれらは」の部分一致の例文検索結果

該当件数 : 748



<前へ 1 2 .... 5 6 7 8 9 10 11 12 13 14 15

メモリ210中のデータ/情報232は、データ234、例えば、ワイアレス端末300に送信されようとしているユーザ・データ及びワイアレス端末300から受信されようとしているユーザ・データ、各セクタに関係するキャリア周波数及びセクタ内の各キャリア周波数に関係するデータ送信パワー・レベルを含むセクタ情報236、複数のキャリア周波数情報(キャリア1情報238、キャリアN情報240)、ビーコン情報242、及びシステム・ローディング情報243を含む。

存储器 210中的数据 /信息 232包括数据 234,例如要发射的用户数据和从无线终端 300接收的数据,扇区信息 236包括和每个扇区相关的载频,以及和扇区内每个载频相关的数据发射功率电平,多个载频信息 (载波 1信息 238,载波 N信息 240),信标信息 242,和系统负荷信息 243。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或上述各项的组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,这些处理单元可以在一个或多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列(FPGA)、处理器、控制器、微控制器、微处理器、设计成执行本文中所描述功能的其他电子单元、或其组合内实现。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロプロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现而言,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、被设计用于执行本文描述的功能的其它电子单元或者上述内容的组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,这些处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールド・プログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロプロセッサ、および/または、本明細書に記載された機能を実行するように設計されたその他の電子ユニット、またはこれらの組み合わせ内に処理ユニットが実装される。

对于硬件实施方案来说,处理单元可实施于一个或一个以上专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理装置 (DSPD)、可编程逻辑装置 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器及 /或经设计以执行本文中所描述的功能的其它电子单元或其组合内。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集

ハードウェア実装の場合、処理ユニットは、1つまたは複数の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブル論理デバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサ、本明細書で説明する機能を実行するように設計された他の電子ユニット、またはそれらの組合せの中で実装できる。

对于硬件实施方案来说,处理单元可实施于一个或一个以上专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理装置 (DSPD)、可编程逻辑装置 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、经设计以执行本文中所描述的功能的其它电子单元或其组合内。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑设备 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本文所描述的功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑设备 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集


CPU40は、EEPROM42に格納された制御プログラムに基づいて、ゲートアレイ45、モータードライバー46及びヘッドドライバー48を介して、各種センサーの検知状態を取得するとともに各モーターを駆動して記録媒体Sを搬送し、各ヘッドを駆動することにより、記録媒体Sへの記録を実行する。

CPU40基于保存在 EEPROM42的控制程序,经由门阵列 45、电动机驱动器 46以及头驱动器 48,取得各种传感器的检知状态,并且,驱动各电动机来输送记录介质 S,驱动各头来执行对记录介质 S的记录。 - 中国語 特許翻訳例文集

カラム回路16は、画素アレイ部11の例えば画素列ごとに、即ち画素列に対して1対1の対応関係をもって配置され、垂直走査回路12による垂直走査によって選択された読み出し行の各画素20から垂直信号線111を通して出力される信号に対して所定の信号処理を行うとともに、信号処理後の画素信号を一時的に保持する。

在像素阵列区域 11中的每一像素行,即相对于像素行一一对应地布置列电路 16,对从由垂直扫描电路 12通过垂直扫描选定的读出行中的各个像素 20经过垂直信号线 11输出的信号执行规定的信号处理,并且在信号处理之后临时地保持像素信号。 - 中国語 特許翻訳例文集

ICは、本明細書で述べた機能を実行するように設計された汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、またはプログラマブル論理デバイス、ディスクリートまたはトランジスタ論理、ディスクリートハードウェア部品、電気部品、光学部品、機械部品、またはその任意の組み合わせを備えて良く、そしてICは、IC内部、IC外部、またはその両方にあるコードまたは命令を実行し得る。

IC可以包括设计为执行本申请所描述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件、电组件、光组件、机械组件或者其任意组合,并且 IC可以执行代码或指令,这些代码或指令位于 IC之内、IC之外或二者中。 - 中国語 特許翻訳例文集

装置100に関して説明される、該機能ブロックの内の1又は複数及び/又は該機能ブロックの内の1又は複数の組合せは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(field programmable gate array)(FPGA)若しくは他のプログラム可能な論理デバイス、ディスクリート・ゲート若しくはトランジスタ・ロジック、ディスクリート・ハードウェア・コンポーネント、又は本明細書記載の諸機能を実行するために設計されたそれ等の任意の適切な組合せ、として具現化されることが出来る。

结合设备 100描述的一个或多个功能块和 /或功能块的一种或多种组合可实现为通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程的逻辑设备、分立的门或晶体管逻辑、分立的硬件组件或设计为执行本文所述功能的任何适当的组合。 - 中国語 特許翻訳例文集

本実施の形態によるサンプルホールド信号変換回路群4は、上記した一般的な構成のサンプルホールド信号変換回路群において、ADCとレジスタ回路には変更無く、それぞれ画素アレイ2の列毎に備えているが、データ転送回路が、本実施の形態による列選択回路5からの列選択信号に従って、画素アレイ2のn列毎のnビットの転送や、同一列内のnビットの転送も行えるように構成されている。

本实施方式的采样保持信号转换电路组 4的构成为,在上述一般构成的采样保持信号转换电路组中,不对 ADC和寄存器电路进行变更,分别设于像素阵列 2的每列,但数据传输电路按照来自本实施方式的列选择电路 5的列选择信号,还进行像素阵列 2的每 N列中的 n位的传输和同一列内的 n位的传输。 - 中国語 特許翻訳例文集

水平走査部12や垂直走査部14などの駆動制御部7の各要素は、画素アレイ部10とともに、半導体集積回路製造技術と同様の技術を用いて単結晶シリコンなどの半導体領域に一体的に形成されたいわゆる1チップもの(同一の半導体基板上に設けられているもの)として、本実施形態の固体撮像装置1が構成される。

根据本实施例的固态成像器件 1以单芯片器件 (提供在同一半导体衬底上 )的形式构成,其中在单晶硅或其他半导体区域中使用与半导体集成电路制造技术相同的技术而集成地形成驱动控制部件 7的各个组件 (如水平和垂直扫描部件 12和 14)与像素阵列部件 10。 - 中国語 特許翻訳例文集

本明細書で開示する技術の一態様は、各基地局、および1つの基地局における異なるアンテナのための共通パイロットシーケンスと専用パイロットシーケンスの両方がすべて、(1つまたは複数の)Costasアレイベースパターンの循環時間・周波数シフトから生成されるというものである。

本文所公开的技术的一个方面在于,基站和基站处的不同天线的公共和专用导频序列全部从 (一个或多个 )Costas阵列基本模式的循环时间 -频率位移来生成。 - 中国語 特許翻訳例文集

代替タイムスタンプ(50)は、メディアフレーム(22〜26)のフレームグループ(20)の中間位置においてストリーム(1)に同調する場合に効率的にメディアレンダリングするために使用される。 それにより、フレームグループ(20)のメディアフレーム(22、24)のいくつかが欠落する。

当在媒体帧(22-26)的帧分组(20)的中间位置调收流(1)时,可以利用替换时间戳(50)提供高效的媒体呈现,从而跳过帧分组(20)的某些媒体帧(22、24)。 - 中国語 特許翻訳例文集

ハードウェア実現について、チャネル推定に使用される処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、ディジタル信号プロセッサ(DSP)、ディジタル信号処理デバイス(DSPD)、プログラマブル論理デバイス(PLD)、フィールド・プログラマブル・ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサ、ここに説明されている機能を実行するように設計されている他の電子ユニット、またはこれらの組み合わせで実現可能である。

专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)、处理器、控制器、微控制器、微处理器、设计用于执行本文所述功能的其它电子单元或它们的组合。 - 中国語 特許翻訳例文集

本発明は、いくつかの透視画像からの画像情報を表示することができる複数の半透明な画像素子と、波長フィルタ・アレイ(3)と、少なくとも2つのモードで動作し、トリガすることができる照明デバイスとを含む画像再生デバイス(1)を備える二次元または三次元表示用の装置に関する。 光は、半透明フィルタ素子の少なくとも一部を通過し、次に第1の動作モードで画像再生デバイス(1)の画像素子の関連する部分を通過して、波長フィルタ・アレイ(3)の後ろに配置されている第1の照明源(2)から観察者(7)に届き、その結果、観察者はシーンまたは対象物を三次元画像としてみることができる。

本发明涉及一种用于二维或三维显示的装置,其具有由多个透光的图像元件构成的图像显示设备(1),在这些图像元件上可以显示多个透视图中的图像信息,还具有波长滤波器阵列(3),具有包括至少两种工作方式的、可控的照明设备,其中在第一工作方式中,光从被布置在波长滤波器阵列(3)后面的第一照明源(2)出发通过透光的滤波器元件中的至少一部分、并且随后通过图像显示设备(1)的所分配的部分图像元件到达观察者(7),因此场景或物体对于观察者来说是三维可见的。 - 中国語 特許翻訳例文集

比較部252の一方の入力端子(+)は、他の比較部252の入力端子(+)と共通に、参照信号生成部27で生成される参照信号SLP_ADC が入力され、他方の入力端子(−)には、それぞれ対応する垂直列の垂直信号線19が接続され、画素アレイ部10からの画素信号電圧Vxが個々に入力される。

与其他的输入端子(+)一起,向每一比较部件252的两个端子之一的输入端子(+)提供由基准信号产生部件 27产生的基准信号 SLP_ADC。 其两个端子中的另一个输入端子(-)连接到以垂直列排列的垂直信号线 19中相关联的一个,并向输入端子 (-)提供来自像素阵列部件 10的像素信号电压 Vx。 - 中国語 特許翻訳例文集

本明細書で開示された実施形態に関連して記述されたさまざまな例示的なロジック、論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)あるいはその他のプログラマブル論理デバイス、ディスクリート・ゲートあるいはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または上述された機能を実現するために設計された上記何れかの組み合わせを用いて実現または実施されうる。

可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件,或其经设计以执行本文所描述的功能的任何组合来实施或执行结合本文所揭示的实施例而描述的各种说明性逻辑、逻辑块、模块和电路。 - 中国語 特許翻訳例文集

この中に開示された実施形態に関連して記述された様々な例示の論理ブロック、モジュール、回路は、この中に記述された機能を行うために設計された汎用プロセッサ、デジタルシグナルプロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラム可能な論理装置、個別のゲートまたはトランジスターロジック、個別のハードウェア部品またはその任意の組み合わせで実装または実行されるかもしれない。

结合本文所公开的实施例描述的各种解说性逻辑板块、模块、和电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文所描述功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

本明細書で開示された実施形態に関連して記述されたさまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)あるいはその他のプログラマブル論理デバイス、ディスクリート・ゲートあるいはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または上述された機能を実現するために設計された上記何れかの組み合わせを 用いて実現または実施されうる。

结合本文中所揭示的实施例而描述的各种说明性逻辑块、模块及电路可使用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合来实施或执行。 - 中国語 特許翻訳例文集

この読取の実行中、CPU40は、画像生成部として機能し、ゲートアレイ45から入力されるデータをもとに、必要に応じて補完演算等を行い、予め設定された画素数の1ライン分の読取画像データを生成し、生成した1ライン分の読取画像データを結合して読取画像データを生成するとともに、この読取画像データを、順次RAM41内に設けられた画像バッファー(図示略)に一時的に記憶させる。

在此读取的执行中,CPU40作为图像生成部发挥作用,以从门阵列 45输入的数据为基础,根据需要进行补充运算等,并生成预先设定的像素数的 1行份的读取图像数据。 然后,CPU40结合生成的 1行份的读取图像数据,来生成图像数据,并且,使依次设置在 RAM41内的图像缓存器 (图示略 )临时地存储此图像数据。 - 中国語 特許翻訳例文集

ディスケット900、コンピュータ/CPU811、またはその他の場所のいずれに収容されるかにかかわらず、この命令は、DASDストレージ(たとえば、従来の「ハード・ディスク」またはRAIDアレイ)、磁気テープ、電子読み取り専用メモリ(たとえば、ROM、EPROM、またはEEPROM)、光学記憶装置(たとえば、CD−ROM、WORM、DVD、デジタル光学テープなど)、あるいは紙の「パンチ」カードなどの様々な機械可読(たとえば、コンピュータ可読)データ記憶媒体に保管することができる。

不管是否包含在磁盘 900、计算机 /CPU 811或别处中,这些指令均可存储于多种机器可读 (例如,计算机可读 )数据存储介质上,这些介质是诸如, DASD存储装置 (例如,传统的“硬盘驱动”或 RAID阵列 )、磁带、电只读存储器 (例如, ROM、EPROM或 EEPROM)、光存储设备 (例如,CD-ROM、WORM、DVD、数字光带等 )或纸质“打孔”卡。 - 中国語 特許翻訳例文集

そのため、比較例1では、リセット信号制御回路106が配置され、画素アレイ102で取得した画素信号をコンパレータ108によって参照信号と比較する直前にリセット信号制御回路106を入れ、バイアス回路105から生成したある閾値電圧を信号制御回路106へ供給し、垂直信号線VSLから送られてくる画素リセット信号の電位を、あるタイミングで信号補正している。

因此,在比较例 1中,配置复位信号控制电路 106,利用比较器 108在将由像素阵列 102取得的像素信号和参照信号进行比较之前,放入复位信号控制电路 106,并将由旁路电路 105生成的某个阈值电压向信号控制电路 106供给,在某个定时,对从垂直信号线 VSL发送来的像素复位信号的电位进行信号校正。 - 中国語 特許翻訳例文集

本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくは他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組合せを用いて実施しまたは実行することができる。

结合本公开描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列信号 (FPGA)或其他可编程逻辑器件 (PLD)、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくはその他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組み合わせを用いて実施または実行することができる。

结合本文公开描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其他可编程逻辑器件(PLD)、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくはその他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組み合わせを用いて実施または実行することができる。

可使用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置 (PLD)、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合来实施或执行结合本发明所描述的各种说明性逻辑块、模块和电路。 - 中国語 特許翻訳例文集

N個のサンプルホールド信号変換回路は、それぞれ、画素アレイ2の各列の垂直信号線9と1対1に設けられ、対応する垂直信号線9から電圧信号を取り込み、デジタル信号(例えば10ビットとする)へ変換するアナログデジタル変換器(ADC)と、変換された10ビットのデジタル信号を保持するレジスタ回路と、レジスタ回路が保持する10ビットの画像データを列選択回路5からの列選択信号に従って並列に画像データ受信回路6へ転送する10個のデータ転送回路とを備えている。

N个采样保持信号转换电路分别具有与像素阵列 2的各列的垂直信号线 9一对一地设置,从对应的垂直信号线 9读入电压信号并转换为数字信号 (例如为 10位 )的模拟数字转换器 (ADC)、保持转换后的 10位数字信号的寄存器电路、按照来自列选择电路 5的列选择信号将寄存器电路所保持的 10位图像数据并行传输到图像数据接收电路 6的 10个数据传输电路。 - 中国語 特許翻訳例文集

垂直走査回路3は、タイミング制御回路10から指定されたタイミングで、アドレス信号線ADDRESS_1〜ADDRESS_Nを順に選択駆動して画素アレイ2の各行を順に選択し、選択した一行において、アドレス信号線ADDRESS、リセット信号線RESET、および読み出し信号線READを個別に制御し、一行の各単位画素2aを動作させる。

垂直扫描电路 3以由定时控制电路 10指定的定时,依次选择驱动地址信号线ADDRESS_1-ADDRESS_N并依次选择像素阵列 2的各行,在所选择的一行中,独立地控制地址信号线 ADDRESS、复位信号线 RESET、以及读出信号线 READ,使一行的各单位像素 2a动作。 - 中国語 特許翻訳例文集

また、公開鍵情報に含まれる半導体メモリーカードの固有の識別情報と半導体メモリーカードに予め記憶されている固有の識別番号とが一致し、かつ再生装置内で算出した公開鍵情報のハッシュ値と署名情報に含まれるハッシュ値が一致し、かつ再生を行う再生装置が不正に再生される可能性がないと判断したのであれば、半導体メモリー固有の識別番号、公開鍵情報に含まれる公開鍵本体、および再生装置に予め記録されたデバイスキーの組み合わせが正しいと判断し、暗号解読に必要な鍵(デバイスキー、MKB及び半導体メモリー固有の識別番号を元に、暗号化タイトルキーを復号して得られるタイトルキー)を用いて、暗号化されたデータの解読を行なう。

此外,如果判断为包含在公开密钥信息中的半导体存储卡的固有的识别信息与预先存储在半导体存储卡中的固有的识别号码一致、并且在再生装置内计算出的公开密钥信息的哈希值与包含在签名信息中的哈希值一致、并且进行再生的再生装置不会不正当地进行再生,则判断为半导体存储器固有的识别号码、包含在公开密钥信息中的公开密钥主体、以及预先记录在再生装置中的设备密钥的组合正确,使用加密解读所需要的密钥 (基于设备密钥、MKB及半导体存储器固有的识别号码将加密标题密钥解密而得到的标题密钥 )进行加密的数据的解读。 - 中国語 特許翻訳例文集

ハードウェアインプリメンテーションのために、処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブルロジックデバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、制御装置、マイクロ制御装置、マイクロプロセッサ、ここで説明した機能を実行するように設計されている他の電子ユニット、あるいはこれらを組み合わせたもの内で実現されてもよい。

例如,对于硬件实现,这些处理单元可实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件(PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、设计成执行本文中所述功能的其他电子单元、或其组合内。 - 中国語 特許翻訳例文集

全体読取の実行時、CPU40は、モータードライバー46を制御して媒体搬送モーター26を回転させ、記録媒体Sを所定速度で搬送しながら、ゲートアレイ45を制御して第1スキャナー111及び第2スキャナー112の光源を発光させるとともに受光センサーの検出値に基づいて読取画像データを生成し、読取画像データを1ラインずつRAM41の画像バッファーに記憶させる。

在执行整体读取时,CPU40控制电动机驱动器 46而使介质输送电动机 26旋转,以规定速度输送记录介质 S,同时控制门阵列 45而使第一扫描器 111及第二扫描器 112的光源发光,并且基于受光传感器的检测值生成读取图像数据,将读取图像数据 1线线地存储于 RAM41的图像缓冲存储器中。 - 中国語 特許翻訳例文集

ハードウェアインプリメンテーションにおいて、例えば、処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブルロジックデバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、制御装置、マイクロ制御装置、マイクロプロセッサ、電子デバイス、ここで記述する機能を実行するように設計されている他のデバイスユニット、および/またはこれらを組み合わせたもの内で実現してもよい。

在硬件实现中,例如,处理单元可在一个或更多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、电子器件、设计成执行本文中描述的功能的其他设备单元、和 /或其组合内实现。 - 中国語 特許翻訳例文集

なお、以上においては、圧縮符号化方法として、ウェーブレット変換を用いる方法を説明したが、符号化データを複数の解像度で復号可能な符号化方法(スケーラブルコーデック)であり、符号化(階層化)処理単位の符号化データを生成するために元画像の他の部分のデータが必要な(符号化(階層化)処理単位間で依存性のある)方法であれば、どのような方法を適用するようにしてもよい。

另外,在上面的描述中,尽管描述了利用小波变换作为压缩编码方法的方法,然而可以使用任何方法,只要是为了以编码 (层级化 )处理单位 (在编码 (层级化 )处理单位之间存在依赖性 )来生成编码数据而使用原始数据的其它部分的数据的方法,并且是用于将经编码数据解码为多个分辨率 (可扩展编解码器 )的编码方法即可。 - 中国語 特許翻訳例文集

一方、上記の例示的なソフトウェア要素によって実現されるそれぞれの方法も、例えば、構成されプログラムされたプロセッサ、特定用途向け集積回路(ASIC:application specific integrated circuit)、フィールド・プログラマブル・ゲート・アレイ(FPGA:field programmable gate array)およびデジタル信号プロセッサ(DSP:digital signal processor)などによって、同様に上述のハードウェア要素において符号化することが可能であることに留意する必要がある。

然而应当注意,借助于所述示例性软件元件实现的相应方法例如还可以借助于配置和编程处理器、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)和数字信号处理器 (DSP)而编码在所述硬件元件中。 - 中国語 特許翻訳例文集

RBは、様々なMIMO及び/又は他の高度なアンテナ・アレイ送信技術で変調し得る。 例えば、単一アンテナ送信、集約された複数アンテナ送信(例えば、低遅延巡回遅延ダイバ−シティ)、ビーム形成法を含む閉ループ単一ユーザMIMO(SU−MIMO)、閉ループ複数ユーザMIMO(MU−MIMO)、及び空間−時間もしくは空間−周波数ブロック符号又は開ループMIMO開ループ空間多重化(例えば、大遅延CDD)等の開ループ技術で変調し得る。

可以用各种 MIMO和 /或其它先进天线阵列传输技术来调制 RB,所述其它先进天线阵列传输技术诸如单天线传输、聚合多天线传输 (例如,低延迟循环延迟分集 )、包括波束形成的闭环单用户 MIMO(SU-MIMO)、闭环多用户 MIMO(MU-MIMO)、以及开环技术,诸如空间 -时间或空间 -频率块码或开环 MIMO、开环空间复用 (例如,大延迟 CDD)。 - 中国語 特許翻訳例文集

MFD100においては、筐体102、レーザモジュール104、光学光伝導体(OPC)106、OPCカートリッジ108、転送メカニズム110、フューザ112、エリアアレイCMOS(相補型金属酸化膜半導体)画像センサ114、光源116、透明表面118、入力トレー120、ピックメカニズム122、ガイド124、およびカバー/出力トレー126が図示されているように連結されている。

MFD 100包括壳体 102、激光模块 104、光学光电导体 (OPC)106、OPC匣 (cartridge)108、传动机构 110、上色辊 (fuser)112、面阵互补金属氧化物半导体 (CMOS)图像传感器 114、照明源 116、透明表面 118、输入托盘 120、拾取机构 122、导向器 124以及盖 /输出托盘 126,如图所示进行耦合。 - 中国語 特許翻訳例文集

図1に示すように、本実施形態に係る固体撮像装置10は、半導体基板(チップ)11上に、画素アレイ部12、垂直駆動回路13、カラム回路群14、水平駆動回路15、水平信号線16、出力回路17、制御回路18および負電圧生成回路19などが搭載されたシステム構成となっている。

如图 3所示,根据该实施例的固态成像装置 10包括半导体衬底 (芯片 )11上的像素阵列 12、垂直驱动电路 13、列电路组 14、水平驱动电路 15、垂直信号线 16、输出电路 17、控制单元 18,以及负电压发生电路 19。 - 中国語 特許翻訳例文集

ここで、前述の固体撮像装置1におけるモジュールとの関係においては、図示のように、画素アレイ部10(撮像部)と、AD変換機能や差分(CDS)処理機能を具備したカラムAD変換部26などの画素アレイ部10側と密接に関連した信号処理部(カラムAD変換部26の後段のカメラ信号処理部は除く)が纏めてパッケージングされた状態で撮像機能を有するモジュール状の形態で固体撮像装置1を提供するようにし、そのモジュール状の形態で提供された固体撮像装置1の後段に、残りの信号処理部であるカメラ信号処理部810を設けて撮像装置8の全体を構成するようにしてもよい。

如图中所示,该模块具有与信号处理部件 (除了列 AD转换部件 26的下一级的相机信号处理块之外 )(如与像素阵列部件 10密切相关的具有 AD转换和差 (CDS)处理功能的列 AD转换部件 26)一起封装的像素阵列部件 10(成像部件 )。 然后,在以模块形式提供的固态成像器件 1的下一级提供作为剩余信号处理部件的相机信号处理块 810。 - 中国語 特許翻訳例文集

代替として、処理システム500は、この開示全体において説明される種々の機能を果たすことができる、プロセッサ504、バスインターフェース508、ユーザインターフェース512(アクセス端末の場合)、サポート回路(示されていない)、及び単一のチップに組み込まれた機械によって読み取り可能な媒体506の少なくとも一部分を有するASIC(特定用途向け集積回路)を用いて、又は、1つまたは複数のFPGA(フィールドプログラマブルゲートアレイ)、PLD(プログラマブルロジックデバイス)、コントローラ、ステートマシン、ゲーテッド(gated)ロジック、ディスクリートハードウェアコンポーネント、又はその他の適切な回路、又は回路の組み合わせを用いて実装することができる。

替换地,处理系统 500可以用带有处理器 504、总线接口 508、用户接口 512(在接入终端情形中 )、支持电路体系 (未示出 )、和集成在单块芯片中的机器可读介质 506的至少一部分的 ASIC(专用集成电路 )来实现,或者用一个或更多个 FPGA(现场可编程门阵列 )、PLD(可编程逻辑器件 )、控制器、状态机、门控逻辑、分立硬件组件、或者其他任何合适的电路体系、或者能执行本公开通篇所描述的各种功能性的电路的任何组合来实现。 - 中国語 特許翻訳例文集

5. 請求項4の方法であって、前記同調可能フィルタが、画素のアレイを有する空間光変調器(SLM)を含み、かつさらに、各チャンネルが複数の画素に入射するように、前記SLM上へ前記WDM光信号を空間的に分散させるステップと、前記画素の選択的な調整によって前記同調可能フィルタを第1のまたは第2の状態に構成して、かつ再構成するステップと、を含むことを特徴とする方法。

5.根据权利要求 4所述的方法,其中,所述可调滤波器包括具有像素阵列的空间光调制器 (SLM),并且所述方法进一步包括: 将所述 WDM光信号在空间上散布到所述 SLM上,以便每一个信道入射在多个像素上; - 中国語 特許翻訳例文集

ディジタル画像プロジェクタは、少なくとも1つのレーザアレイ光源から光路に沿って光を投影する光アセンブリであって、投影された光は、光路の遠視野照明部分において重なる遠視野照明を有する、光アセンブリと、光路内にある時間変化光学位相シフト装置と、光路内にある光学インテグレータと、光路内の前記光学インテグレータ及び前記時間変化光学位相シフト装置の下流に位置する空間光変調器であって、空間光変調器は光路の遠視野照明部分内に位置している、空間光変調器と、光路内の空間光変調器の下流に位置する投影光学系であって、投影光学系は、表示面の方に空間光変調器から実質的にスペックルのない光を方向付ける、投影光学系と、を有する。

空间光调制器,其位于所述光路径中所述时间变化光学相移装置及所述光学积分器的下游,所述空间光调制器经配置以位于所述光路径的所述远场照明部分中; 及若干投影光学器件,其位于所述光路径中所述空间光调制器的下游,所述投影光学器件经配置以从所述空间光调制器朝向显示表面引导大致无散斑的光。 - 中国語 特許翻訳例文集

本発明は、基地局(2)を囲む空間の立体角を規定する少なくとも1つのセル(C1、C2)を生成するために適合された少なくとも1つの地上ベースの基地局(2)を備える機内ブロードバンド移動体通信サービスを提供するための地上ベースの無線セルラ通信システム(1a)に関し、この地上ベースの基地局(2)は、空間分割多元接続、SDMAを使用する少なくとも1つのセル(C1、C2)によって範囲に含まれる空間内の少なくとも1つの飛行機(8a〜c、8c〜e)にサービスを提供するための少なくとも1つのビーム(6a〜c、7a〜c)を生成するために2次元ビーム形成を使用する少なくとも1つのアンテナ・アレイ(5a、5a)をさらに備える。

至少一个陆基基站(2),适合于产生至少一个小区(C1、C2),所述小区限定基站(2)周围空间的立体角; 陆基基站(2)还包括至少一个天线阵列(5a、5b),所述天线阵列使用二维波束赋形来产生至少一个波束(6a-6c、7a-7c),用于使用空分多址接入(SDMA)来服务在由至少一个小区(C1、C2)所覆盖的空间中的至少一架飞机(8a-8c、8c-8e)。 - 中国語 特許翻訳例文集

1A・・・固体撮像素子、10A・・・画素部、11A・・・A/D変換部、12A・・・光通信部、13A・・・タイミングジェネレータ、14A・・・制御I/O、15A・・・DC−DC部、16A・・・制御部、17・・・バス、2A・・・光学装置、20A・・・レンズ部、21・・・ハウジング、3A・・・信号処理装置、30A・・・光通信部、31A・・・制御I/O、32A・・・操作部、33A・・・読み出し制御部、34A・・・信号処理部、35A・・・データ保持部、36A・・・表示部、37A・・・電源、38A・・・電源制御部、4A・・・信号処理システム、100・・・画素、101・・・画素アレイ、102・・・垂直走査回路、103・・・水平走査回路、104・・・カラムCDS回路、105・・・列信号線、106・・・フォトダイオード、107・・・FDアンプ、108・・・行選択トランジスタ、109・・・行選択線、110・・・電荷検出部、111・・・リセットトランジスタ、112・・・増幅トランジスタ、113・・・リセット線、114・・・行読み出し線、120・・・シリアルインタフェース、120A・・・パラレル/シリアル変換部、121、121S,121CL・・・発光部、122A,122B・・・配線、123・・・配線、124・・・エンコード部、125・・・データスクランブル部、126・・・パラレル/シリアル変換部、128A・・・面発光型半導体レーザ、130H,130AD,130OP・・・配線、300S,300CL・・・光受信部、301A・・・シリアル/パラレル変換部、302・・・光受信部、303・・・シリアル/パラレル変換部、304・・・デスクランブル部、305・・・デコード部、306・・・受光部、307・・・パラレルインタフェース、401A・・・カメラシステム、402A・・・レンズユニット、403A・・・カメラ本体部、404・・・シャッタ、405・・・AE/AF検出部、406・・・ストロボ、407・・・ストロボ制御部

1A固态图像拾取元件,10A像素单元,11AA/D转换器,12A光通信单元,13A时序发生器,14A控制 I/O,15A DC-DC单元,16A控制器,17总线,2A光学设备,20A透镜单元,21外壳,3A信号处理设备,30A光通信单元,31A控制 I/O,32A操作单元,33A读取控制器,34A信号处理器,35A数据存储单元,36A显示单元,37A电源,38A电源控制器,4A信号处理系统,100像素,101像素阵列,102垂直扫描电路,103水平扫描电路,104列 CDS电路,105列信号线,106光电二极管,107FD放大器,108行选择晶体管,109行选择线,110电荷检测器,111复位晶体管,112放大晶体管,113复位线,114行读取线,120串行接口,120A并 /串转换器,121 121S 121CL发光单元,122A 122B线,123线,124编码单元,125数据加扰单元,126并/串转换器,128A表面发射半导体激光器,130H 130AD130OP线,300S 300CL光接收单元,301A串 /并转换器,302光接收单元,303串 /并转换器,304解扰单元,305解码单元,306光接收单元,307并行接口,401A相机系统,402A透镜单元,403A相机机身单元,404快门,405AE/AF检测器,406电子闪光,407电子闪光控制器 - 中国語 特許翻訳例文集

その代わりに、処理システム600は、プロセッサ604、バスインターフェース608、ユーザーインターフェース612(アクセス端末の場合)、サポート回路構成要素(図示せず)、および機械可読媒体606の少なくとも一部が単一のチップに組み込まれた、ASIC(特定用途向け集積回路)によって、または1つ以上のFPGA(フィールドプログラマブルゲートアレー)、PLD(プログラマブル論理デバイス)、制御装置、ステートマシン、ゲート論理、離散ハードウェアコンポーネント、または任意の他の適切な回路構成要素、または、この開示を通して説明されたさまざまな機能性を行うことのできる任意の組み合わせの回路によって、実行されることもできる。

或者,处理系统 600可用具有处理器 604、总线接口 608、用户接口 612(在接入终端的情况下 )、支持电路 (未图示 )和集成到单个芯片中的机器可读媒体 606的至少一部分的 ASIC(专用集成电路 )来实施,或用一个或一个以上 FPGA(现场可编程门阵列 )、PLD(可编程逻辑装置 )、控制器、状态机、门控逻辑、离散硬件组件或任何其它合适电路或可执行贯穿本发明而描述的各种功能性的电路的任一组合来实施。 - 中国語 特許翻訳例文集

<前へ 1 2 .... 5 6 7 8 9 10 11 12 13 14 15




   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS