「いろは譬」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > いろは譬の意味・解説 > いろは譬に関連した中国語例文


「いろは譬」を含む例文一覧

該当件数 : 991



<前へ 1 2 .... 10 11 12 13 14 15 16 17 18 19 20

信号送信に関して、処理ユニット204は、例えば、1つ以上の処理ユニット、またはこれに類する回路を含んでいてもよく、1つ以上の処理ユニット、またはこれに類する回路は、デバイス102中で(示していない)他のサブシステムによって発生されることがある1つ以上の他の信号および/または情報に少なくとも部分的に基づいて、送出信号を発生させるように適合されていてもよい。

关于信号传输,处理单元 204可例如包括一个或多个处理单元或类似电路系统,其可适于至少部分地基于可由例如设备 102中的其他子系统 (未示出 )生成的一个或多个其他信号和 /或信息生成传出信号。 - 中国語 特許翻訳例文集

I直交位相信号経路は、ベースバンドフィルタ16の領域16Aを介し、ミキサ17の領域17Aを介し、タンク回路45を介し、駆動増幅器19を介して、RF送受信機集積回路3の外部に出力され、そして電力増幅器(図2参照)に達し、そしてデュプレクサ8を介してアンテナ2に達する。

I正交信号路径延伸通过基带滤波器 16的部件 16A、通过混频器 17的部件 17A、通过振荡回路电路 45、通过激励放大器 19,一直延伸到 RF收发机集成电路 3之外,并且到达功率放大器 20(参见图 2),再通过双工器 8到达天线 2。 - 中国語 特許翻訳例文集

本発明のいくつかの実施形態では、ローカル動的スカラ回路439は、第1のグローバル反復(すなわちチャネル検出器409およびLDPCデコーダ437を通る処理)において使用される最初のローカル・スカラ値を提供し、この同じローカル・スカラ値が、特定のグローバル反復に続く次の各ローカル反復に使用される。

在本发明的一些实施例中,局部动态标量电路 439提供在第一全局迭代 (即,通过信道检测器 409和 LDPC解码器 437的处理 )时使用的初始局部标量值,并且针对该特定全局迭代之后的每次连续的局部迭代,使用同一局部标量值。 - 中国語 特許翻訳例文集

本発明のいくつかの実施形態では、ローカル動的スカラ回路439は、第1のグローバル反復(すなわちチャネル検出器409およびLDPCデコーダ437を通る処理)において使用される最初のローカル・スカラ値を提供し、この同じローカル・スカラ値は、特定のグローバル反復に続く次の各ローカル反復に使用される。

在本发明的一些实施例中,局部动态标量电路 439提供在第一全局迭代 (即,通过信道检测器 409和 LDPC解码器 437的处理 )时使用的初始局部标量值,并且针对该特定全局迭代之后的每次连续的局部迭代使用同一局部标量值。 - 中国語 特許翻訳例文集

本文書において開示される態様に関連して説明される種々の例示的論理ブロック、モジュールおよび回路は、汎用コンピュータ、ディジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)または他のプログラム可能論理デバイス、個別ゲートまたはトランジスタ論理、個別ハードウエアコンポーネント、あるいはここで説明された機能を実行するように設計されたこれらの任意の組合せによって実現または実行され得る。

结合本文献中所揭示的方面而描述的各种说明性逻辑块、模块和电路可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来实施或执行。 - 中国語 特許翻訳例文集

本発明の様々な態様をブロック図、フロー図、又は他の何らかの図的記述を使用して示し説明することができるが、本明細書で説明したこれらのブロック、装置、システム、技術、又は方法を、非限定的な例として、ハードウェア、ソフトウェア、ファームウェア、専用回路又は論理回路、汎用ハードウェア又はコントローラ又はその他のコンピュータ装置、又はこれらのいくつかの組み合わせの形で実行できることが十分に理解される。

虽然可以将本发明的各个方面说明并描述为框图、流程图,或者使用某些其它的图示表示,但是应该很好地理解本文所描述的这些块、装置、系统、技术或方法可以作为非限制性示例以硬件、软件、固件、专用电路或逻辑、通用硬件或控制器或其它计算设备或其某种组合来实施。 - 中国語 特許翻訳例文集

2. 請求項1に記載のフロントエンド回路において、上記ローカル信号の周波数誤差を検出する周波数誤差検出回路をさらに有し、上記ローカル周波数制御回路は、上記周波数誤差に基づいて、上記ベースバンド信号の周波数が、上記ベースバンド信号を復調したビデオ信号に含まれる輝度信号の各周波数スペクトラムと異なるように、上記ローカル信号の周波数を制御することを特徴とするフロントエンド回路。

2.根据权利要求 1所述的前置电路,其特征在于: 还具有用于检测上述本振信号的频率误差的频率误差检测电路,上述本振频率控制电路基于上述频率误差来对上述本振信号的频率进行控制,使得上述基带信号的频率与上述基带信号被解调后所得的视频信号中含有的亮度信号的各频谱不同。 - 中国語 特許翻訳例文集

たとえば、遅延回路424は、挿入データ404がマルチプレクサ422に到着する時点の直前に、遅延した入力データ406Aとして、(たとえば、データ418に対応する)挿入点に先行するデータがマルチプレクサ422に到着し、挿入データ404の到着直後に(たとえば、データ420に対応する)挿入点に後続するデータがマルチプレクサ422に到着するような適切な時間量だけ、入力データ406を遅延させることができる。

举例来说,延迟电路 424可以一恰当时间量来延迟输入数据 406以使得在插入点之前的数据 (例如,对应于数据 418)将作为经延迟输入数据 406A而恰于插入数据404到达多路复用器422的时间点之前到达多路复用器422,且使得在插入点之后的数据 (例如,对应于数据 420)将恰于插入数据 404到达之后到达多路复用器 422。 - 中国語 特許翻訳例文集

ここに開示されている態様と関連して説明されている種々の例示的論理回路、論理ブロック、モジュールおよび回路は、汎用プロセッサ、ディジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)または他のプログラマブル論理デバイス、離散ゲートまたはトランジスタ論理回路、離散ハードウェアコンポーネント、あるいは、ここに説明されている機能を実行するように設計されているこれらの組み合わせによって実現または実行可能である。

用于执行本文所述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路(ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑、分立硬件组件或者其任意组合,可以实现或执行结合本文所公开的方面而描述的各种示例性逻辑、逻辑框图、模块和电路。 - 中国語 特許翻訳例文集

いくつかの実装形態では、処理回路は、さらに、(a)受信したパズルのうちのサブセット複数を擬似ランダムに選択し、複数のパズル秘密及び対応するパズル識別子を取得するためにその受信したパズルのうちのサブセット複数を解くことと(検証鍵はパズル秘密の順序セットにも基づく)、(b)パズル秘密の順序セットに対応するパズル識別子の順序セットを質問メッセージとともにトークンに送信することとを行うように構成できる。

(a)伪随机地选择收到谜题中的多个谜题的子集并求解它们以获得多个谜题机密和相应的谜题标识符 (其中验证器密钥还可基于谜题机密的有序集合 ); 以及 (b)连同质询消息一起将与谜题机密的有序集合相对应的谜题标识符的有序集合发送给令牌。 - 中国語 特許翻訳例文集


その電子コンポーネントおよび回路は、様々な異なる無線技術でフェムトAP410に伝えられる1つまたは複数の信号の復号もしくは解読、または様々な無線技術標準に従ってフェムトAP410から送られる1つもしくは複数の信号の符号化のうちの少なくとも1つを少なくとも部分的に可能にする、1組の1つまたは複数のチップセット、例えば1つまたは複数のマルチモード・チップセット413を含むことができる。

电子组件和电路可包括一组的一个或多个芯片组 (例如,多模芯片组 413),所述芯片组能够至少部分地实现以下功能中的至少一个: 对以各种不同的无线电技术传送给毫微微 AP 410的信号进行解码或解密、或者依据各种无线电技术标准对从毫微微 AP 410传输的信号进行编码。 - 中国語 特許翻訳例文集

本明細書で開示した実施形態に関して説明した様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、縮小命令セットコンピューティング(RISC)プロセッサ、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラマブル論理デバイス、個別ゲートまたはトランジスタロジック、個別ハードウェア構成要素、あるいは本明細書で説明した機能を実行するように設計されたそれらの任意の組合せを用いて実装または実行できる。

结合本文所公开的实施例描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、精简指令集计算机 (RISC)处理器、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其他可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

本明細書で開示された実施形態に関連して記述されたさまざまな例示的なロジック、論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)あるいはその他のプログラマブル論理デバイス、ディスクリート・ゲートあるいはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または上述された機能を実現するために設計された上記何れかの組み合わせを用いて実現または実施されうる。

可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件,或其经设计以执行本文所描述的功能的任何组合来实施或执行结合本文所揭示的实施例而描述的各种说明性逻辑、逻辑块、模块和电路。 - 中国語 特許翻訳例文集

本開示に関連して説明した様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ信号(FPGA)または他のプログラマブル論理デバイス(PLD)、個別ゲートまたはトランジスタ論理、個別ハードウェア構成要素、あるいは本明細書で説明した機能を実行するように設計されたそれらの任意の組合せを用いて実装または実行できる。

可以使用设计用于执行本文所描述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或晶体管逻辑、分立硬件元件或它们的任意组合来实现或执行与本发明相结合来描述的各种说明性的逻辑框、模块与电路。 - 中国語 特許翻訳例文集

本明細書で開示した実施形態に関連して説明した様々な例示の論理、論理ブロック、モジュールおよび回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、書き換え可能なゲート配列(FPGA)、または他のプログラム可能論理回路、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェア構成要素、または本明細書に記載の機能を実行するよう設計されたこれらのいかなる組合せでも実施または実行することができる。

结合本文公开的实施例所描述的各种说明性的逻辑、逻辑块、模块以及电路可以用被设计为执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路(ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或者其任意组合来实现或执行。 - 中国語 特許翻訳例文集

例えば、導波回路402は図8A−Bを参照して上述したように構成されて、データMUX920及び/又はRF増幅器930によって与えられた無線周波数ロールオフを後段補償することができ、導波回路、データMUX及びRF増幅器によって形成された光変調器の合成RF応答が比較的広いスペクトル間隔にわたってほぼ平坦となり、又は、例えば、図6Bに示す応答曲線606に対応するものと同様の比較的小さいスペクトル減衰勾配によって特徴づけられるように後段補償することができる。

例如,波导回路 402可以如以上参考图 8A-B所述来配置,以后补偿由数据 MUX 920和 /或 RF放大器 930施加的射频滚降,使得通过波导回路、数据MUX和RF放大器形成的光学调制器的复合RF响应在相对较宽的光谱间隔上基本上平坦,或者其特征在于相对较小的光谱衰减梯度,例如与图 6B所示的响应曲线 606相对应的光谱衰减梯度类似。 - 中国語 特許翻訳例文集

本明細書で開示された実施形態に関連して説明された様々な例示的な論理回路、論理ブロック、モジュール、および回路は、本明細書で説明された機能を行うように設計された汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)もしくは他のプログラマブル論理デバイス、個別のゲートもしくはトランジスタ論理回路、個別のハードウェアコンポーネント、またはそれらの任意の組合せで実現または実行することができる。

用于执行本申请所述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路(ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件或者其任意组合,可以实现或执行结合本申请所公开实施例描述的各种示例性的逻辑、逻辑框图、模块和电路。 - 中国語 特許翻訳例文集

この中に開示された実施形態に関連して記述された様々な例示の論理ブロック、モジュール、回路は、この中に記述された機能を行うために設計された汎用プロセッサ、デジタルシグナルプロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラム可能な論理装置、個別のゲートまたはトランジスターロジック、個別のハードウェア部品またはその任意の組み合わせで実装または実行されるかもしれない。

结合本文所公开的实施例描述的各种解说性逻辑板块、模块、和电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文所描述功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

よって、n個フレームの一部がターゲット装置100Tの画像取込装置130により正しく取り込まれない場合(例えば、取り込まれた画像の一部がクリアでなく、又は、取り込まれた画像の一部が全部のバーコード領域を含まず)、ターゲット装置100Tの処理回路110は、kとnの値がユーザにより正しく選択されれば、又は、設計者により正しく設計されれば、通常、n個フレームに対応するデータを抽出することができる。

因此,当 n个帧中的某些帧没有由目标装置 100T的影像撷取设备 130正确地撷取影像 (例如某些撷取的影像不清晰,或某些撷取的影像不包含整个条形码区域 )时,只要 k与 n的值被用户正确地选取或被设计者正确地设计,目标装置 100T的处理电路 110通常就可以提取对应于 n个帧的数据。 - 中国語 特許翻訳例文集

送信回路398および受信回路396は、限定はしないが、符号分割多元接続(CDMAまたはCDMA2000)通信システム、GSM/GPRS(General Packet Radio Service)/EDGE(拡張データGSM環境)などの時分割多元接続(TDMA)システム、IEEE802.11システム、およびOFDMシステムを含む、限定はしないが、イーサネット、電話(たとえば、POTS)、および光ファイバーシステム、および/またはワイヤレス技術を含むワイヤード技術に従って信号を受信することができ得る。

发送和接收电路 398和 396可以按照有线技术和 /或无线技术来接收信号,所述有线技术包括但是不限于以太网、电话 (例如普通老式电话服务 )和光纤系统,无线技术包括但是不限于码分多址 (CDMA或者 CDMA2000)通信系统、诸如 GSM/GPRS(通用分组无线业务 )/EDGE(增强数据 GSM环境 )之类的时分多址 (TDMA)系统、IEEE 802.11系统和 OFDM系统。 - 中国語 特許翻訳例文集

ここに開示された態様に関連して説明された、さまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレー(FPGA)または他のプログラマブル論理デバイス、離散ゲートまたはトランジスタ論理、離散ハードウェアコンポーネント、または、ここに説明された機能を実行するように設計された、それらの任意の組み合わせによって、実施または実行されることができる。

可用经设计以执行本文中所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列(FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任一组合来实施或执行结合本文中所揭示的方面而描述的各种说明性逻辑块、模块和电路。 - 中国語 特許翻訳例文集

しかし決定サポート方法は、汎用または専用コンピュータ、プログラムされたマイクロプロセッサまたはマイクロコントローラ、周辺集積回路素子、特定用途向け集積回路または他の集積回路、ハードウェア/電子論理回路、たとえば個別素子回路、プログラマブル・ロジック・デバイス、たとえばプログラマブル・ロジック・アレイ、フィールド・プログラマブル・ゲート・アレイなどの上で実施しても良い。

然而,还可以在通用或专用计算机、编程微处理器或微控制器、外围集成电路元件、专用集成电路或其他集成电路、硬件 /电子逻辑电路 (诸如离散元件电路 )、可编程逻辑器件 (诸如可编程逻辑阵列 )、现场可编程门阵列等上实现判定支持方法。 - 中国語 特許翻訳例文集

ここに開示された実施形態に関連して説明された、さまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレー(FPGA)または他のプログラマブル論理デバイス、離散ゲートまたはトランジスタ論理、離散ハードウェアコンポーネント、または、ここに説明された機能を実行するように設計された、それらの任意の組み合わせによって、制御されることもできる。

结合本文所揭示的实施例而描述的各种说明性逻辑块、模块和电路可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来控制。 - 中国語 特許翻訳例文集

ここでの開示に関連して説明した、さまざまな実例となる論理ブロック、モジュール、および、回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラマブル論理デバイス、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェアコンポーネント、あるいは、ここで説明した機能を実行するために設計されたこれらの何らかの組み合わせで、実現または実行してもよい。

可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来实施或执行结合本文的揭示内容而描述的各种说明性逻辑块、模块及电路。 - 中国語 特許翻訳例文集

特定の一実施形態では、復号メトリック論理回路360は、概して、利用可能な時間量を、可変長符号化ビットストリーム302の第1の部分を復号するために使用されるクロックサイクルの数だけ低減することと、残りの係数カウントを第1の部分中の復号済み係数の数だけ低減することとによって、第1の部分を復号することに基づいて復号メトリック366を生成するように構成される。

在特定实施例中,解码量度逻辑电路 360通常经配置以基于解码经可变长度编码位流 302的第一部分通过将可用时间量减少用于解码所述第一部分的时钟循环的数目并通过将剩余系数计数减少所述第一部分中所解码的系数的数目而产生解码量度 366。 - 中国語 特許翻訳例文集

供給電圧制御回路13は、垂直走査回路12で選択走査された行を駆動するアドレス信号ADRを入力とし、電圧供給回路14から供給される複数の第1制御電圧、例えば4つの電圧Vtrg1,Vtrg2,Vtrg3,Vtrg4(Vtrg1>Vtrg2>Vtrg3>Vtrg4)のうちの1つを、タイミング発生回路15から供給されるタイミング信号PTRG1,PTRG2,PTRG3を基に選択して単位画素20内の転送トランジスタ22のゲート電極に供給する。

供应电压控制电路 13利用地址信号 ADR作为输入,其驱动由垂直扫描电路 12选定和扫描的行,并且通过基于从时序发生器电路 15供应的时序信号 PTRG1、PTRG2、PTRG3选定电压,向单元像素 20中的转移晶体管 22的栅电极供应从电压供应电路 14供应的多个第一控制电压中的一个电压,所述多个第一控制电压例如为四个电压 Vtrg1、Vtrg2、Vtrg3和Vtrg4(Vtrg1> Vtrg2> Vtrg3> Vtrg4)。 - 中国語 特許翻訳例文集

本明細書で開示された実施形態に関連して記述されたさまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)あるいはその他のプログラマブル論理デバイス、ディスクリート・ゲートあるいはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または上述された機能を実現するために設計された上記何れかの組み合わせを 用いて実現または実施されうる。

结合本文中所揭示的实施例而描述的各种说明性逻辑块、模块及电路可使用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合来实施或执行。 - 中国語 特許翻訳例文集

一実施形態例において、トランシーバ回路90は、例えば識別番号(例えば32ビットの一意的識別子)の形態の識別情報のようなトランシーバ情報を有し、トランシーバ情報には、続いて、トランシーバシリアル番号、コンポーネントタイプ、コンポーネント製造業者、製造日、装着日、場所、ロット番号、(装着中に測定された減衰のような)性能パラメータ、どのコンポーネントがトランシーバの他端にあるかの識別及びそのコンポーネントのステータス、等のような、1つないしさらに多くのデータを含めることができる。

在一示例性实施例中,收发机电路 90包括收发机信息,诸如,形式为例如标识号(例如32位唯一标识号)的身份信息,该身份信息则可包括一段或多段数据,例如收发机序列号、组件类型、组件制造商、生产日期、安装日期、地点、批号、性能参数 (例如安装中测得的衰减 )、什么组件在收发机的另一端的标识以及组件状态等。 - 中国語 特許翻訳例文集

制御回路18は、図示せぬインターフェースを介して本固体撮像装置10の動作モードなどを指令するデータを基板外部から受け取り、また本固体撮像装置10の情報を含むデータを外部に出力するとともに、垂直同期信号Vsync、水平同期信号HsyncおよびマスタークロックMCKに基づいて、垂直駆動回路13、カラム回路群14および水平駆動回路15などの動作の基準となるクロック信号や制御信号などを生成し、これら各回路に対して与える。

控制电路 18通过接口 (未示出 )接收控制固态成像装置 10的操作模式的数据,或者它将包括固态成像装置 10的信息的数据输出到外部,基于垂直同步信号 Vsync、水平同步信号 Hsync和主时钟信号 MCK生成时钟信号或用于控制垂直驱动电路 13、列电路组 14和水平驱动电路 15的操作的控制信号,然后将该信号提供给每个电路。 - 中国語 特許翻訳例文集

すなわち、画素検出回路16は、A/D変換部13の出力から分岐させて、黒補正部14及び白補正部15を介さないで画素補正回路部17、170に出力するようにしたが、欠陥画素がON(飽和出力又はGND出力)/OFF(GND出力又は飽和出力)的な出力であることが明らかな場合は、黒補正部14及び白補正部15を介した白黒補正された出力であっても欠陥画素の閾値範囲を細かく設定することにより欠陥画素の判定に対応できるので画素検出回路16を画素補正回路部17、170に組み込んでも良い。

即,虽然像素检测电路 16使 A/D转换部 13的输出产生分支后,不通过黑修正部 14和白修正部 15输出到像素修正电路部 17、170,但是在缺陷像素是 ON(饱和输出或 GND输出 )的输出还是 OFF(GND输出或饱和输出 )的输出不明确的情况下,由于即使是通过了黑修正部 14和白修正部 15的被黑白修正后的输出,也可以通过精细地设定缺陷像素的阈值范围与缺陷像素的判定相对应,所以也可以将像素检测电路 16和像素修正电路部 17、170组合起来。 - 中国語 特許翻訳例文集

N個のサンプルホールド信号変換回路は、それぞれ、画素アレイ2の各列の垂直信号線9と1対1に設けられ、対応する垂直信号線9から電圧信号を取り込み、デジタル信号(例えば10ビットとする)へ変換するアナログデジタル変換器(ADC)と、変換された10ビットのデジタル信号を保持するレジスタ回路と、レジスタ回路が保持する10ビットの画像データを列選択回路5からの列選択信号に従って並列に画像データ受信回路6へ転送する10個のデータ転送回路とを備えている。

N个采样保持信号转换电路分别具有与像素阵列 2的各列的垂直信号线 9一对一地设置,从对应的垂直信号线 9读入电压信号并转换为数字信号 (例如为 10位 )的模拟数字转换器 (ADC)、保持转换后的 10位数字信号的寄存器电路、按照来自列选择电路 5的列选择信号将寄存器电路所保持的 10位图像数据并行传输到图像数据接收电路 6的 10个数据传输电路。 - 中国語 特許翻訳例文集

一般的な構成における画像データ受信回路6は、上記のように列方向に配置される10個のデータ転送回路が使用する10本のツイストペア線が差動入力端に接続される10個の差動増幅回路と、該10個の差動増幅回路を列選択回路5が列毎に出力する各列選択信号の出力タイミングに同期して一括してアクティブにする1つの制御信号を発生する回路とを備えている。

一般构成的图像数据接收电路 6具有如上配置于列方向的 10个数据传输电路所使用的 10条双绞线连接到差动输入端的 10个差动放大电路、产生使该 10个差动放大电路与列选择电路 5对每列输出的各列选择信号的输出定时同步地一并成为有源的 1个控制信号的电路。 - 中国語 特許翻訳例文集

各基準電圧駆動回路19aは、同じ構成であって、3本の基準電圧線11aを、基準電圧線Vref1,Vref2,Vref3と呼ぶことにすると、基準電圧線Vref1とグランドとの間に直列接続された2つのNMOSトランジスタ30,31と、基準電圧線Vref2とグランドとの間に直列接続された2つのNMOSトランジスタ33,34と、基準電圧線Vref3とグランドとの間に直列接続された2つのNMOSトランジスタ35,36とで構成されている。

各基准电压驱动电路 19a为相同构成,如果将 3条基准电压线 11a称作基准电压线 Vref1、Vref2、Vref3,则包括串联连接于基准电压线 Vref1与电路接地端之间的 2个 NMOS晶体管30、31、串联连接于基准电压线 Vref2与电路接地端之间的 2个 NMOS晶体管 33、34、串联连接于基准电压线 Vre3与电路接地端之间的 2个 NMOS晶体管 35、36。 - 中国語 特許翻訳例文集

したがって、いくつかの例示的なインプリメンテーションにおいて、図5のRFフロントエンド500と比較すると、1つまたは2つの選択的な増幅器回路は、5つのPAのものよりも利得が低いかもしれない。 しかしながら、デュプレクサの使用を避けることによって、出力電力において〜3dBまたはそれ以上余裕があるかもしれないので、より高くなるかもしれない出力電力を提供するために、より効率性が低い電力増幅器を利用することができる。

因此,在某些示例实现中,当与图 5的 RF前端 500相比时,两个或多个选择性放大器电路可具有比 5个 PA更低的增益,但是由于通过避免使用双工器可以在输出功率中节省~ 3dB或更多,因此可利用更低效率的功率放大器来提供可能更大的输出功率。 - 中国語 特許翻訳例文集

垂直駆動回路112は、条件に応じて1行や全行の画素行を選択するシフトレジスタやアドレスデコーダ、選択された画素行に駆動パルスを通すスイッチング回路、それをバッファリングして画素駆動線を駆動するバッファ回路などによって構成され、画素部111の各単位画素を、全画素同時、行単位、あるいは、画素単位で駆動する画素駆動部である。

垂直驱动电路 112由根据条件选择一行或所有行像素行的移位寄存器或地址解码器、将驱动脉冲传递到选择的像素行的切换电路、缓冲该驱动脉冲并驱动像素驱动线的缓冲电路等构成,并且所述垂直驱动电路是以像素为单位、以行为单位或对所有像素同时地驱动像素部 111的每一个单元像素的像素驱动部。 - 中国語 特許翻訳例文集

受信チェーン5のI直交位相信号経路は、アンテナ2(図2参照)から、デュプレクサ8を介し、整合ネットワーク(matching network)9を介し、そしてRF送受信機集積回路3内部に入力され、差動低ノイズ増幅器10を介し、ミキサ11の領域11Aを介し、ベースバンドフィルタ12のトランスインピーダンス増幅器(TIA:transimpedance amplifier)部12Aを介し、ベースバンドフィルタ12の残りの部分を介し、そしてベースバンドプロセッサ集積回路4のADC13に達する。

接收链 5中的 I正交信号路径从天线 2(见图 2)开始,通过双工器 8、通过匹配网络 9,并且进入到 RF收发机集成电路 3中,再通过差分低噪声放大器 10、通过混频器 11的部件 11A、通过基带滤波器 12的跨阻抗放大器(TIA)部件12A、通过基带滤波器12的其余部分,并一直延伸到基带处理器集成电路 4中的 ADC 13。 - 中国語 特許翻訳例文集

所望のローカル反復がLDPCデコーダ437によって完了されると、その結果もたらされる復号されたデータは、硬判定出力441として提供されるか、またはデインターリーバ回路445への出力485として提供され、デインターリーバ回路は、待ち行列バッファ449を使用して復号されたデータをデインターリーブし、チャネル検出器417が将来の処理に利用できるまで、デインターリーブされたデータを格納する。

一旦 LDPC解码器 437完成了所期望的局部迭代,则得到的经解码的数据被提供为硬判决输出 441或者作为输出 485提供给解交织器电路 445,该解交织器电路 445使用队列缓冲器 449来对经解码的数据进行解交织并且存储经解交织的数据,直至信道检测器 417可用于额外的处理。 - 中国語 特許翻訳例文集

所望のローカル反復がLDPCデコーダ437によって完了されると、結果として生じる復号されたデータは、硬判定出力441として提供されるか、またはデインターリーバ回路445への出力485として提供され、デインターリーバ回路445は待ち行列バッファ449を使用して、復号されたデータをデインターリーブし、チャネル検出器417がさらなる処理に利用できるまでデインターリーブされたデータを格納する。

一旦 LDPC解码器 437完成了所期望的局部迭代,则得到的经解码的数据被提供为硬判决输出 441或者作为输出 485提供给解交织器电路 445,该解交织器电路 445使用队列缓冲器 449来对经解码的数据进行解交织并且存储经解交织的数据,直至信道检测器 417可用于另外的处理。 - 中国語 特許翻訳例文集

本明細書の開示に関連して説明された、様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、ディジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)もしくは他のプログラム可能な論理回路、個別的なゲートもしくはトランジスタ論理、個別的なハードウェアコンポーネント、または本明細書で説明された機能を実行するように設計されたそれらの任意の組み合わせを用いて実施または実行することができる。

可以使用被设计为执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑设备、分立门或者晶体管逻辑、分立硬件部件或者其任意组合,来实现或执行结合本文的公开内容所描述的各种示例性的逻辑框、模块和电路。 - 中国語 特許翻訳例文集

さらに、本明細書で開示される態様に関連して説明される様々な例示的ロジック、論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、または他のプログラム可能論理装置、ディスクリートゲートまたはトランジスタロジック、ディスクリートハードウェア構成要素、あるいは本明細書に記載の機能を実施するように設計されたそれらの任意の適切な組合せと共に実装または実施することができる。

另外,可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何合适的组合来实施或执行结合本文中所揭示的方面而描述的各种说明性逻辑、逻辑块、模块以及电路。 - 中国語 特許翻訳例文集

再生装置上で動作するアプリケーションで、電子配信を利用して半導体メモリーカードに記録する要求するアプリケーションは、メモリーカードI/Fを介して制御回路へ第2の記録領域に記録されたデータ(例えば半導体メモリ固有の識別番号)へのアクセス要求を発行すると、要求を受けた制御回路は第2の記録領域に記録されたデータを読み出して再生装置上で動作するアプリケーションへ返す。

只要如以下这样构成就可以: 如果在再生装置上动作的应用、请求利用电子分发记录到半导体存储卡中的应用经由存储卡 I/F向控制电路发出了向记录在第 2记录区域中的数据 (例如半导体存储器固有的识别号码 )的访问请求,则接受到请求的控制电路将记录在第 2记录区域中的数据读出,向在再生装置上动作的应用返回。 - 中国語 特許翻訳例文集

<前へ 1 2 .... 10 11 12 13 14 15 16 17 18 19 20




   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS