例文 |
「すいちょくくどう」の部分一致の例文検索結果
該当件数 : 179件
図18を参照して、ステップS31ではフォーカスレンズ12の位置を初期化し、ステップS33では垂直同期信号Vsyncが発生したか否かを判別する。
参照图 18,在步骤 S31中,初始化聚焦透镜 12的位置,在步骤 S33中,判断垂直同步信号 Vsync是否发生。 - 中国語 特許翻訳例文集
画素部111、垂直駆動回路112、カラム処理回路113、出力回路114、および、制御回路115は、図示せぬ半導体基板(チップ)上に形成されている。
像素部 111,垂直驱动电路 112,列处理电路 113,输出电路 114以及控制电路 115形成在半导体基板 (芯片 )(未示出 )上。 - 中国語 特許翻訳例文集
詳しくは、該画像読出し部60は、後述の画像変形部80から、水平/垂直同期信号、クロック信号と同期して、座標変換元のX座標値およびY座標値を順次受け取り、該X座標値およびY座標値に基づいて画像バッファ部50のアドレス(座標変換元アドレス)を順次算出し、水平/垂直同期信号、クロック信号のカウント値で示されるアドレス(座標変換先アドレス)として、画像バッファ50内の上記算出されたアドレスの画像データ(画素データ)を読み出す。
具体为,该图像读取部 60与水平 /垂直同步信号以及时钟信号同步地从下述图像变形部 80依次接受坐标转换后的 X坐标值以及 Y坐标值,根据该 X坐标值和 Y坐标值依次计算图像缓冲部 50的地址即坐标变换前地址,将其作为以水平 /垂直同步信号以及时钟信号的计数值所表示的地址即坐标变换后地址,来读取图像缓冲部 50中上述算出了的地址中的图像数据即像素数据。 - 中国語 特許翻訳例文集
HDカウンタ値(413)は、HDカウンタ414の出力であるカウンタのカウント値が、カウントアップしていく様子を示しており、そのカウント値は、垂直同期信号20に同期して0にリセットされ、水平同期信号21の入力毎に1ずつカウントアップする。
HD计数器值 (413)示出作为 HD计数器 414的输出的计数器的计数值如何向上计数,并且与垂直同步信号 20同步地将计数值复位到零,且每当输入水平同步信号 21时向上计数加一。 - 中国語 特許翻訳例文集
画像変形部80は、同期信号生成部10から送出される水平/垂直同期信号、クロック信号を入力し、画像読出し部60が画像バッファ50から画像変形された画像データを読み出す際のアドレス(座標変換元アドレス)の基となる座標変換元のX座標値及びY座標値を算出して、水平/垂直同期信号およびクロック信号と同期させて順次出力する。
图像变形部 80输入同步信号生成部发送的水平 /垂直同步信号以及时钟信号,并计算坐标转换前的 X坐标值以及 Y坐标值,该 X坐标值以及 Y坐标值为图像读取部 60从图像缓冲部 50读取图像变形后的图像数据时的坐标转换前地址的基础,并与水平 /垂直同步信号以及时钟信号同步地依次输出这些信号。 - 中国語 特許翻訳例文集
垂直信号線122に接続された全ての画素の選択トランジスタ25をオフした状態(選択パルスSELが低レベルの状態)で、負荷トランジスタ31をスイッチング駆動するスイッチングパルスLOADをアクティブ(例えば、電源電圧Vdd)とする。
当被连接到垂直信号线的全部像素的选择晶体管 25被关断时 (当选择晶体管处于低电平时 ),用于对开关负载晶体管 31进行开关的开关脉冲 LOAD被激活 (例如,电源电压 Vdd)。 - 中国語 特許翻訳例文集
垂直駆動回路112は、条件に応じて1行や全行の画素行を選択するシフトレジスタやアドレスデコーダ、選択された画素行に駆動パルスを通すスイッチング回路、それをバッファリングして画素駆動線を駆動するバッファ回路などによって構成され、画素部111の各単位画素を、全画素同時、行単位、あるいは、画素単位で駆動する画素駆動部である。
垂直驱动电路 112由根据条件选择一行或所有行像素行的移位寄存器或地址解码器、将驱动脉冲传递到选择的像素行的切换电路、缓冲该驱动脉冲并驱动像素驱动线的缓冲电路等构成,并且所述垂直驱动电路是以像素为单位、以行为单位或对所有像素同时地驱动像素部 111的每一个单元像素的像素驱动部。 - 中国語 特許翻訳例文集
駆動制御部7は、画素アレイ部10の信号を順次読み出すための制御回路機能の実現のため水平走査部12(列走査回路)、垂直走査部14(行走査回路)、および通信・タイミング制御部20を備えている。
驱动控制部件 7包括水平扫描部件 12(列扫描电路 )、垂直扫描部件 14(行扫描电路 )和通信 /定时控制部件 20,以提供用于从像素阵列部件 10顺序读出信号的控制电路功能。 - 中国語 特許翻訳例文集
図1に示すように、本実施形態に係る固体撮像装置10は、半導体基板(チップ)11上に、画素アレイ部12、垂直駆動回路13、カラム回路群14、水平駆動回路15、水平信号線16、出力回路17、制御回路18および負電圧生成回路19などが搭載されたシステム構成となっている。
如图 3所示,根据该实施例的固态成像装置 10包括半导体衬底 (芯片 )11上的像素阵列 12、垂直驱动电路 13、列电路组 14、水平驱动电路 15、垂直信号线 16、输出电路 17、控制单元 18,以及负电压发生电路 19。 - 中国語 特許翻訳例文集
また、本発明の原稿読取装置によれば、前記原稿カバーを開く方向を前後方向とするとき、前記カバー取付手段は前記原稿読取装置本体の後部側に設けられ、前記棒状ヒンジ部は、略直方体形状の棒状に形成され、前記ヒンジガイド部は、略直方体形状の開口筒に形成され、後側の内壁面上部が、前記原稿載置台の原稿読取面に垂直な方向に対して前記第2の角度だけ後方に傾斜した第1傾斜面に形成された構成としている。
并且在本发明的原稿读取装置中优选,由面对上述原稿读取装置主体中的远离上述铰接引导部的一侧的侧面的操作者观察,以打开上述原稿盖的方向为前后方向时,上述盖安装部设置在上述原稿读取装置主体的后部侧,上述棒状铰接部形成为棒状,上述铰接引导部形成为开口筒,后侧的内壁面上部形成为第 1倾斜部,该第 1倾斜部相对于和上述原稿放置台的原稿读取面垂直的方向,向后方倾斜了上述第 2角度。 - 中国語 特許翻訳例文集
前記タイミング信号発生部1024には、第1CCD信号処理ブロック1041から垂直同期信号VDおよび水平同期信号HDが供給され、タイミング信号発生部1024は、CPUブロック1043より出力される信号によって撮像素子101およびF/E−IC102に対して駆動タイミング信号を出力するようになっている。
垂直同步信号 VD和水平同步信号 HD从第一 CCD信号处理模块 1041提供至定时信号发生单元 1024,而且,定时信号发生单元 1024构成为响应于 CPU模块 1043输出的信号输出驱动定时信号至图像拾取装置 101和 F/E-IC102。 - 中国語 特許翻訳例文集
また、AF評価回路24は、前処理回路20から出力されたRGBデータのうち同じ評価エリアEVAに属するGデータの高周波成分を抽出し、抽出された高域周波数成分を垂直同期信号Vsyncが発生する毎に積分する。
另外,每当产生垂直同步信号 Vsync时,AF评价电路 24就提取从前处理电路 20输出的 RGB数据中的、属于相同的评价区域 EVA的 G数据的高频分量,并积分提取出的高频分量。 - 中国語 特許翻訳例文集
また、AF評価回路24は、前処理回路20から出力されたRGBデータのうち同じ評価エリアEVAに属するGデータの高周波成分を抽出し、抽出された高域周波数成分を垂直同期信号Vsyncが発生する毎に積分する。
此外,AF评价电路 24提取从前处理电路 20输出的 RGB数据中、属于相同评价区域 EVA的 G数据的高频成分,每产生垂直同步信号 Vsync时,都对提取出的高频成分进行积分。 - 中国語 特許翻訳例文集
VD同期レジスタR(408)は、垂直同期信号20のタイミングにてCPU書き込みレジスタR(401)の読み出し終了行、読み出し行カウンタのカウントアップのステップ値をコピーし保持すると共に信号線416により読み出し行カウンタ151に入力する。
在垂直同步信号 20的定时处,存储在 CPU写入寄存器 R(401)中的读出结束行和用于由读出行计数器执行的向上计数的步长值被复制并且存储在 VD同步寄存器 R(408)中,并且通过信号线 416被输入到读出行计数器 151。 - 中国語 特許翻訳例文集
本実施形態では、5×5の垂直方向の5画素をそれぞれ初段のレジスタDin00〜Din04の入力へ同時に入力し、この入力動作を5回繰り返して、5×5のフィルタ演算に必要な画素データをレジスタ群内の全てのレジスタに格納する。
在本实施例中,将 5×5块的垂直方向上的 5个像素同时输入至初级的寄存器的输入端口 Din00~ Din04,并且重复该输入处理 5次,以使得将 5×5滤波计算所需的像素数据存储在寄存器组 801中包括的所有的寄存器中。 - 中国語 特許翻訳例文集
例えばC−MOSイメージセンサ12が画面左端上端から画面右端下端まで画面順次走査を行って画素の信号の読み出しを行う場合であれば、hsは、垂直同期信号から、特定領域の左端上端画素(図2(A)〜(C)の画素s)の読み出しタイミングまでの期間である。
例如,如果 C-MOS图像传感器 12适于连续地从图像的左上角向右下角扫描图像以读取像素的信号,则 hs是从垂直同步信号到读取位于特定区域的左上角处的像素 (图 6A到图 6C中的像素 s)的信号的定时的时间段。 - 中国語 特許翻訳例文集
VD同期レジスタA(409)は、垂直同期信号20のタイミングにて、CPU書き込みレジスタA(402)のリセット走査開始カウント、リセット開始行、リセット終了行、リセット行カウンタAのカウントアップのステップ値をコピーし保持する。
在垂直同步信号 20的定时处,存储在CPU写入寄存器A(402)中的复位扫描开始计数、复位结束行、用于由复位行计数器A执行的向上计数的步长值被复制并且存储在 VD同步寄存器 A(409)中。 - 中国語 特許翻訳例文集
VD同期レジスタB(410)は、垂直同期信号20のタイミングにて、CPU書き込みレジスタB(403)のリセット走査開始カウント、リセット開始行、リセット終了行、リセット行カウンタBのカウントアップのステップ値をコピーし保持する。
在垂直同步信号 20的定时处,存储在 CPU写入寄存器 B(403)中的复位扫描开始计数、复位开始行、复位结束行、以及用于由复位行计数器 B执行的向上计数的步长值被复制并且存储在 VD同步寄存器 B(410)中。 - 中国語 特許翻訳例文集
例えばC−MOSイメージセンサ12が画面左端上端から画面右端下端まで画面順次走査を行って画素の信号の読み出しを行う場合であれば、heは、垂直同期信号から画面右端下端画素(図2(A)〜(C)の画素e)の読み出しタイミングまでの期間である。
例如,如果 C-MOS图像传感器 12适于连续地从图像的左上角向右下角扫描图像以读取像素的信号,则 he是从垂直同步信号到读取位于特定区域的右下角处的像素 (图 6A到图 6C中的像素 e)的信号的定时的时间段。 - 中国語 特許翻訳例文集
垂直同期信号Vsyncが発生すると、輝度評価回路24から出力された輝度評価値に基づいて適正BV値が算出され、算出された適正BV値に対応する座標(A,T,G)が参照プログラム線図から検出される。
当产生垂直同步信号 Vsync时,基于从亮度评价电路 24输出的亮度评价值来计算适当BV值,并从参考程序曲线图中检测出与所算出的适当BV值对应的坐标(A,T,G)。 - 中国語 特許翻訳例文集
垂直同期信号Vsyncが発生すると、輝度評価回路24から出力された輝度評価値に基づいて適正BV値が算出され、算出された適正BV値に対応する座標(A,T,G)が参照プログラム線図から検出される。
垂直同步信号 Vsync发生后,基于从亮度评价电路 24输出的亮度评价值计算合适 BV值,从参照程序曲线图中检测与计算的合适 BV值对应的坐标(A,T,G)。 - 中国語 特許翻訳例文集
水平走査部12や垂直走査部14などの駆動制御部7の各要素は、画素アレイ部10とともに、半導体集積回路製造技術と同様の技術を用いて単結晶シリコンなどの半導体領域に一体的に形成されたいわゆる1チップもの(同一の半導体基板上に設けられているもの)として、本実施形態の固体撮像装置1が構成される。
根据本实施例的固态成像器件 1以单芯片器件 (提供在同一半导体衬底上 )的形式构成,其中在单晶硅或其他半导体区域中使用与半导体集成电路制造技术相同的技术而集成地形成驱动控制部件 7的各个组件 (如水平和垂直扫描部件 12和 14)与像素阵列部件 10。 - 中国語 特許翻訳例文集
f108において、制御部1は、水平開始終了位置検出器7に対し、閾値レベルを(m+1)/8に設定した後、出力に反映されるまでの時間として同期検出器4より出力される垂直同期割り込みを最低2回待ってから水平開始位置を取得してPcに格納する。
在步骤 f108中,控制器 1对于水平开始 /结束位置检测器 7设定 (m+1)/8的阈值电平的值,然后,在等待与从同步信号检测器 4输出的至少两个垂直同步中断信号对应的时间 (作为直到阈值电平设定被反映到水平开始 /结束位置检测器 7的输出为止的时间 )之后,获取水平开始位置并将其存储到当前水平开始位置 Pc。 - 中国語 特許翻訳例文集
また、f112において、制御部1は、クロック生成器5の位相にnを32で割った余りを設定した後、出力に反映されるまでの時間として同期検出器4より出力される垂直同期割り込みを最低2回待ってから水平開始終了位置検出器7の水平開始位置を取得する。
并且,在步骤 f112中,控制器 1将 n除以 32的余数设为时钟产生器 5的相位,然后,在等待与从同步信号检测器 4输出的至少两个垂直同步中断信号对应的时间 (作为直到阈值电平设定被反映到水平开始 /结束位置检测器 7的输出为止的时间 )之后,从水平开始 /结束位置检测器 7获取水平开始位置。 - 中国語 特許翻訳例文集
さらに、本実施形態においては、ゲート幅(チャネル幅)Wおよびゲート長(チャネル長)Lを大きくするためであれば、駆動トランジスタTd1のレイアウトによっては、ゲート幅(チャネル幅)Wおよびゲート長(チャネル長)Lを大きくする方向(水平方向あるいは垂直方向)の組み合わせが逆になってもよい。
此外,只要可以增大栅极宽度 (沟道宽度 )W和栅极长度 (沟道长度 )L,就可以根据驱动晶体管 Td1的布局,颠倒栅极宽度 (沟道宽度 )W和栅极长度 (沟道长度 )L增大的方向 (水平方向和垂直方向 )的组合。 - 中国語 特許翻訳例文集
高感度の画素36の行を単独で選択駆動するには、図1の垂直走査回路12において、色透過フィルタを持つ低感度の画素35の行を選択走査する走査系と、色透過フィルタを持たない高感度の画素36の行を選択走査する走査系とを設け、各走査系によって別々に走査を行うようにすれば良い。
为了单独地选择性驱动高灵敏度像素 36的行,在图 1中的垂直扫描电路 12中,设置了用于选择性扫描包括彩色透射滤光器的低灵敏度像素 35的行的扫描系统和用于选择性扫描不包括彩色透射滤光器的高灵敏度像素 36的行的扫描系统,并且由各个扫描系统独立地执行扫描。 - 中国語 特許翻訳例文集
また、図示は省略しているが、画素部111には、行列状の画素配列に対して行ごとに画素駆動線が図の左右方向(画素行の画素の配列方向)に沿って形成され、列ごとに垂直信号線が図の上下方向(画素列の画素の配列方向)に沿って形成されている。
此外,尽管未示出,在像素部 111中,关于为行和列形式的像素排列,沿着图的左 /右方向 (像素行上的像素排列方向 )为每一行形成像素驱动线,沿着图的上 /下方向 (像素列上的像素排列方向 )为每一列形成垂直信号线。 - 中国語 特許翻訳例文集
垂直走査回路3は、タイミング制御回路10から指定されたタイミングで、アドレス信号線ADDRESS_1〜ADDRESS_Nを順に選択駆動して画素アレイ2の各行を順に選択し、選択した一行において、アドレス信号線ADDRESS、リセット信号線RESET、および読み出し信号線READを個別に制御し、一行の各単位画素2aを動作させる。
垂直扫描电路 3以由定时控制电路 10指定的定时,依次选择驱动地址信号线ADDRESS_1-ADDRESS_N并依次选择像素阵列 2的各行,在所选择的一行中,独立地控制地址信号线 ADDRESS、复位信号线 RESET、以及读出信号线 READ,使一行的各单位像素 2a动作。 - 中国語 特許翻訳例文集
供給電圧制御回路13は、垂直走査回路12で選択走査された行を駆動するアドレス信号ADRを入力とし、電圧供給回路14から供給される複数の第1制御電圧、例えば4つの電圧Vtrg1,Vtrg2,Vtrg3,Vtrg4(Vtrg1>Vtrg2>Vtrg3>Vtrg4)のうちの1つを、タイミング発生回路15から供給されるタイミング信号PTRG1,PTRG2,PTRG3を基に選択して単位画素20内の転送トランジスタ22のゲート電極に供給する。
供应电压控制电路 13利用地址信号 ADR作为输入,其驱动由垂直扫描电路 12选定和扫描的行,并且通过基于从时序发生器电路 15供应的时序信号 PTRG1、PTRG2、PTRG3选定电压,向单元像素 20中的转移晶体管 22的栅电极供应从电压供应电路 14供应的多个第一控制电压中的一个电压,所述多个第一控制电压例如为四个电压 Vtrg1、Vtrg2、Vtrg3和Vtrg4(Vtrg1> Vtrg2> Vtrg3> Vtrg4)。 - 中国語 特許翻訳例文集
例文 |