例文 |
「でーたへんかんかいせん」の部分一致の例文検索結果
該当件数 : 29件
選択回路202は、バイパスデータパス幅変換回路240をバイパスしないように構成されるであろう。
选择电路 202将配置为不旁路数据路径宽度转换电路 240。 - 中国語 特許翻訳例文集
選択回路202は、データパス幅変換回路240をバイパスしないように構成されるであろう。
选择电路 202将被配置为不旁路数据路径宽度转换电路 240。 - 中国語 特許翻訳例文集
図20に示すように、多視点復号装置201は、分離回路211、ビデオ復号回路212、依存ストリーム復号回路213、フレームメモリ214、画像サイズ変換回路215、フレームレート変換回路216、D/A(Digital/Analog)変換回路217、およびコントローラ218により構成される。
如图 20所示,多视点解码设备 201包括解复用电路 211、视频解码电路 212、从属流解码电路 213、帧存储器 214、图像大小转换电路 215、帧率转换电路 216、数字 -模拟 (D/A)转换电路 217和控制器 218。 - 中国語 特許翻訳例文集
また、コントローラ218は、L画像の表示時刻およびR画像の表示時刻に基づいてフレームレート変換回路216を制御し、画像サイズ変換回路215から出力されるL画像およびR画像の画像データのフレームレートを所定のフレームレートに変換して出力させる。
控制器 218还依据 L图像的显示时刻和 R图像的显示时刻控制帧率转换电路 216,以将图像尺寸转换电路 215所输出的 L图像和 R图像的图像数据的帧率转换为预定帧率,并输出所得图像数据。 - 中国語 特許翻訳例文集
図10では、図2(第1の実施例)に示した構成において、サンプルホールド信号変換回路群4aに代えてサンプルホールド信号変換回路群4bが設けられ、列選択回路5aに代えて列選択回路5bが設けられている。
图 10是在图 2(第一实施例 )所示的构成中,取代采样保持信号转换电路组 4a而设置有采样保持信号转换电路组 4b,取代列选择电路 5a而设置有列选择电路 5b。 - 中国語 特許翻訳例文集
画像センサ・アレイ320から出力されるアナログ出力信号は、増幅され、アナログ−デジタル(A/D)変換回路1218によってデジタル・データに変換される。
从图像传感器阵列 320输出的模拟输出信号经放大且由模 /数 (A/D)转换器电路 1218转换为数字数据。 - 中国語 特許翻訳例文集
なお、図12に示した撮像システムでは、光学系70からの画像光をセンサー71で光電変換してA/D変換回路72に入力するカメラ機器等について説明したが、本発明はこれに限定されず、その他、テレビ等のAV機器のアナログ映像入力を直接にA/D変換回路72に入力しても良いのは勿論である。
此外,在图 12所示的摄像系统中,说明了使用传感器 71对来自光学系统 70的图像光进行光电转换,并输入 A/D转换电路 72的照相机设备等,但本发明并不限定于此,除此之外,当然还可以将电视等 AV设备的模拟影像输入直接输入 A/D转换电路 72。 - 中国語 特許翻訳例文集
要するに、従来のCMOSイメージセンサにおけるサンプルホールド信号変換回路が備えるデータ転送回路は、列方向に、変換されたデジタル信号のビット数設けられ、それぞれ、列毎に1ビットずつデータ転送を行うように構成されている。
总之,现有的 CMOS图像传感器的采样保持信号转换电路所具备的数据传输电路构成为,在列方向设置所转换的数字信号的位数个,分别在每列传输 1位数据。 - 中国語 特許翻訳例文集
フレームレート変換回路216は、コントローラ218の制御にしたがって、L画像およびR画像のフレームレートが所定のレートになるように、画像サイズ変換回路215から供給されるL画像およびR画像の画像データの出力タイミングを制御しながら、L画像およびR画像の画像データを出力する。
帧率转换电路 216依据控制器 218的控制在输出图像尺寸转换电路 215所提供的L图像和 R图像的图像数据的同时,控制 L图像和 R图像的图像数据的输出定时,以使得 L图像和 R图像的帧率可变为预定速率。 - 中国語 特許翻訳例文集
誤り訂正処理部1の前段には、受信信号をデジタルデータに変換するA/D変換回路、復調処理や等化処理を行う復調回路などが設けられる。
在纠错处理单元 1的前级上提供将接收信号转换成数字数据的 A/D转换电路、进行解调处理和均衡处理的解调电路等。 - 中国語 特許翻訳例文集
図2では、サンプルホールド信号変換回路群4aと、列選択回路5aと、画像データ受信回路6aと、信号処理回路7と、基準電圧駆動回路群8aとに加えて、制御信号駆動回路群15が示されている。
图 2中,除了采样保持信号转换电路组 4a、列选择电路 5a、图像数据接收电路 6a、信号处理电路 7、基准电压驱动电路组 8a之外,还示出了控制信号驱动电路组 15。 - 中国語 特許翻訳例文集
アナログ出力カード214は、D/A(デジタル/アナログ)変換回路を備え、オーディオバス217から取得したデジタルの波形データをアナログの音響信号に変換して、スピーカ等の音声出力装置に出力する機能を有する。
所述模拟输出插件 214包括 D/A(数字 /模拟 )转换电路,并具有将从所述音频总线 217获得的数字波形数据转换为模拟音频信号并将其输出到音频输出装置 (例如,扬声器等 )的功能。 - 中国語 特許翻訳例文集
フレームメモリ214は、コントローラ218の制御にしたがって、記憶しているLRペアのうちのL画像の画像データとR画像の画像データを連続して読み出し、画像サイズ変換回路215に出力する。
帧存储器 214依据控制器 218的控制连续地读取存储在帧存储器 214中的 L-R对中的 L图像的图像数据和 R图像的图像数据,并将 L图像的图像数据和 R图像的图像数据输出给图像大小转换电路 215。 - 中国語 特許翻訳例文集
フレームメモリ412は、コントローラ218の制御にしたがって、記憶しているLRペアのうちのL画像の画像データとR画像の画像データを連続して読み出し、画像サイズ変換回路215に出力する。
帧存储器 412依据控制器218的控制,顺序读取存储在帧存储器 412中的 L-R对中的 L图像的图像数据和 R图像的图像数据,并将 L图像的图像数据和 R图像的图像数据输出给图像大小转换电路 215。 - 中国語 特許翻訳例文集
固体撮像装置として、例えばCMOSイメージセンサは、画素アレイの列毎に配置されるサンプルホールド信号変換回路が、画素アレイの中の選択された1行の各画素が光量に応じて出力する電圧信号を取り込んでデジタル信号に変換し、列選択されたサンプルホールド信号変換回路が順にその変換したデジタル信号を信号処理回路へ転送して画像処理することで、所定の2次元画像を得る構成になっている。
作为固体摄像装置,例如 CMOS图像传感器构成为,由配置在像素阵列的每列的采样保持信号转换电路读入像素阵列中所选择的 1行的各像素按照光量输出的电压信号并转换为数字信号,经过列选择后的采样保持信号转换电路按顺序将该转换后的数字信号传输至信号处理电路,进行图像处理,从而获得规定的二维图像。 - 中国語 特許翻訳例文集
アナログ入力カード213は、A/D(アナログ/デジタル)変換回路を備え、マイク等の音声入力装置から入力するアナログ音響信号を、デジタルの波形データに変換してオーディオバス217に供給する機能を有する。
所述模拟输入插件 213包括 A/D(模拟 /数字 )转换电路,并具有将从音频输入装置 (例如,麦克风 )输入的模拟音频信号转换为数字波形数据并将其提供给所述音频总线217的功能。 - 中国語 特許翻訳例文集
サンプルホールド信号変換回路群4dでは、2列2ビットの転送を行う各データ転送回路18dが、例えば図20に示すように構成されている。
在采样保持信号转换电路组 4d中,进行 2列 2位传输的各数据传输电路 18d例如图 20所示那样构成。 - 中国語 特許翻訳例文集
図1において、本実施の形態の固体撮像装置であるCMOSイメージセンサ1は、画素アレイ2、行選択回路3、サンプルホールド信号変換回路群4、列選択回路5、および画像データ受信回路6を入力段に備える信号処理回路7等を備える一般的な構成において、サンプルホールド信号変換回路群4、列選択回路5および画像データ受信回路6を本実施の形態による修正を加えた構成とし、基準電圧駆動回路群8を追加した構成である。
图 1中,作为本实施方式的固体摄像装置的 CMOS图像传感器 1的构成如下,在具有在输入级具备像素阵列 2、行选择电路 3、采样保持信号转换电路组 4、列选择电路 5和图像数据接收电路 6的信号处理电路 7等的一般构成中,还追加有基准电压驱动电路 8,作为对采样保持信号转换电路组 4、列选择电路 5和图像数据接收电路 6施加本实施方式的修改的构成。 - 中国語 特許翻訳例文集
各列選択信号は、本実施の形態によるサンプルホールド信号変換回路群4と追加した基準電圧駆動回路群8とに入力される。
各列选择信号被输入到本实施方式的采样保持信号转换电路组 4和所追加的基准电压驱动电路组 8中。 - 中国語 特許翻訳例文集
各列選択信号は、サンプルホールド信号変換回路群4aと基準電圧駆動回路群8aと制御信号駆動回路群15とに入力される。
各列选择信号被输入到采样保持信号转换电路组 4a、基准电压驱动电路组 8a、控制信号驱动电路组 15。 - 中国語 特許翻訳例文集
各列選択信号は、第1の実施例と同様に、サンプルホールド信号変換回路群4bと基準電圧駆動回路群8aと制御信号駆動回路群15とに入力される。
各列选择信号与第一实施方式同样地,被输入到采样保持信号转换电路组4b、基准电压驱动电路组 8a、控制信号驱动电路组 15。 - 中国語 特許翻訳例文集
N個のサンプルホールド信号変換回路は、それぞれ、画素アレイ2の各列の垂直信号線9と1対1に設けられ、対応する垂直信号線9から電圧信号を取り込み、デジタル信号(例えば10ビットとする)へ変換するアナログデジタル変換器(ADC)と、変換された10ビットのデジタル信号を保持するレジスタ回路と、レジスタ回路が保持する10ビットの画像データを列選択回路5からの列選択信号に従って並列に画像データ受信回路6へ転送する10個のデータ転送回路とを備えている。
N个采样保持信号转换电路分别具有与像素阵列 2的各列的垂直信号线 9一对一地设置,从对应的垂直信号线 9读入电压信号并转换为数字信号 (例如为 10位 )的模拟数字转换器 (ADC)、保持转换后的 10位数字信号的寄存器电路、按照来自列选择电路 5的列选择信号将寄存器电路所保持的 10位图像数据并行传输到图像数据接收电路 6的 10个数据传输电路。 - 中国語 特許翻訳例文集
本実施の形態によるサンプルホールド信号変換回路群4は、上記した一般的な構成のサンプルホールド信号変換回路群において、ADCとレジスタ回路には変更無く、それぞれ画素アレイ2の列毎に備えているが、データ転送回路が、本実施の形態による列選択回路5からの列選択信号に従って、画素アレイ2のn列毎のnビットの転送や、同一列内のnビットの転送も行えるように構成されている。
本实施方式的采样保持信号转换电路组 4的构成为,在上述一般构成的采样保持信号转换电路组中,不对 ADC和寄存器电路进行变更,分别设于像素阵列 2的每列,但数据传输电路按照来自本实施方式的列选择电路 5的列选择信号,还进行像素阵列 2的每 N列中的 n位的传输和同一列内的 n位的传输。 - 中国語 特許翻訳例文集
18. 請求項17記載の撮像システムであって、センサーと、前記センサーへ光を結像する光学系と、をさらに備え、前記センサーは、前記光学系により結像された画像光を電気信号に光電変換して前記変換回路に入力する、ことを特徴とする撮像システム。
18.根据权利要求 17所述的摄像系统,其特征在于,还包括,传感器,以及光学系统,使光在所述传感器上成像; 所述传感器将利用所述光学系统成像的图像光光电转换为电信号,并输入到所述转换电路。 - 中国語 特許翻訳例文集
A/D変換回路、復調回路などにおいて処理が行われることによって得られた図1に示す構成を有する符号フレームのデータと、各符号フレームの属性情報である制御信号がLDPC復号部11に入力される。
将通过在 A/D转换电路、解调电路等中进行的处理获得的、具有如在图 1中所示的结构的码帧的数据以及作为码帧的属性信息的控制信号输入到 LDPC解码单元 11。 - 中国語 特許翻訳例文集
すなわち、画素アレイ2の中の選択された1行のN個の画素2aが出力する光量に応じた画素信号(電圧信号)が各列の垂直信号線9を伝播してサンプルホールド信号変換回路群4に入力される。
即,与像素阵列 2中被选择的 1行的 N个像素 2a所输出的光量对应的像素信号 (电压信号 )在各列的垂直信号线 9中传播,被输入到采样保持信号转换电路组 4。 - 中国語 特許翻訳例文集
さらに、送信回路1000は、選択回路103と、レーンワイドエンコーディング回路161と、物理的媒体アクセス(「PMA」)副層回路162(例示的回路ブロック162 0−Nが示される;PMA回路162は、データを直列化する)と、選択回路104と、ビットマルチプレクシング(N/Mチャネル変換)回路170と、物理的媒体依存(「PMD」)副層回路181(例示的回路ブロック181 0−Mが示される)と、を含む。
发射电路 1000还包括选择电路 103、全通路编码电路 161、物理介质接入 (“PMA”)子层电路 162(示例电路块1620-N被示出;PMA电路 162将数据串行化 )、选择电路 104、比特复用 (N到 M通道转换 )电路 170以及物理介质相关 (“PMD”)子层电路 181(示例电路块 181 0-M被示出 )。 - 中国語 特許翻訳例文集
サンプルホールド信号変換回路群4aは、列毎の垂直信号線9と1対1で配置される10ビット出力のADC16と、各列において対応するADC16が出力する10ビットデータを保持する10個の1ビットレジスタ回路(Bit No.0 Reg.〜Bit No.9 Reg.)17と、各2列において各行方向に並ぶ2個の1ビットレジスタ回路毎に列方向に配置される10個のデータ転送回路(Bit No.0 データ転送回路〜Bit No.9 データ転送回路)18aとを備えている。
采样保持信号转换电路组 4a具有与每列的垂直信号线 9一对一配置的 10位输出的 ADC16、在各列保持由对应的 ADC16输出的 10位数据的 10个 1位寄存器电路 (Bit No.0Reg.~ Bit No.9Reg.)17、按各 2列中并列于各行方向的 2个 1位寄存器电路来配置于列方向的 10个数据传输电路 (BitNo.0数据传输电路~ Bit No.9数据传输电路 )18a。 - 中国語 特許翻訳例文集
さらに、受信回路2000は、レーンワイドクロック補償およびデコーディング回路261と、選択回路203と、ブロック同期回路263と、物理的媒体アクセス(「PMA」)副層回路262(例示的PMA回路ブロック0−Nが示される;PMA回路262は、データを非直列化する)と、ビットデマルチプレクシング(M/Nチャネル変換)回路270と、選択回路204と、物理的媒体依存(「PMD」)副層回路281(例示的回路ブロック281 0−Mが示される)と、を含む。
接收电路 2000还包括全通路时钟补偿和解码电路 261、选择电路 203、块同步电路 263、物理介质接入 (“PMA”)子层电路 262(示例 PMA电路块 0-N被示出;PMA电路 262将数据解串行 )、比特解复用 (M到 N通道转换 )电路 270、选择电路 204和物理介质相关(“PMD”)子层电路 281(示例电路块 2810-M被示出 )。 - 中国語 特許翻訳例文集
例文 |