「へいれつかいろ」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > へいれつかいろの意味・解説 > へいれつかいろに関連した中国語例文


「へいれつかいろ」の部分一致の例文検索結果

該当件数 : 159



1 2 3 4 次へ>

さらに、第1スイッチ回路22aの第1並列共振回路26aに複数の第1PINダイオード28aが並列に接続され、第2スイッチ回路22bの第2並列共振回路26bに複数の第2PINダイオード28bが並列に接続されている。

而且,第一开关电路 22a的第一并联谐振电路 26a具有多个并联第一 PIN二极管28a,而第二开关电路 22b的第二并联谐振电路 26b具有多个并联第二 PIN二极管 28b。 - 中国語 特許翻訳例文集

同様に、第3スイッチ回路22cの第3並列共振回路26cに複数の第3PINダイオード28cが並列に接続され、第4スイッチ回路22dの第4並列共振回路26dに複数の第4PINダイオード28dが並列に接続されている。

类似地,第三开关电路 22c的第三并联谐振电路 26c具有多个并联第三 PIN二极管 28c,而第四开关电路 22d的第四并联谐振电路 26d具有多个并联第四 PIN二极管 28d。 - 中国語 特許翻訳例文集

【図2】図1中の単位画素および列走査回路におけるAD変換部を示す等価回路図。

图 2是表示图 1中的单位像素和列扫描电路中的模数变换部的等价电路图。 - 中国語 特許翻訳例文集

さらに、固体撮像素子100は、列回路としての負荷回路150、ADC群である列並列処理部160、並びにDAC(デジタル−アナログ変換装置)170、および内部電圧生成回路(バイアス回路)180を有する。

作为一组 ADC的列并行处理部分 160; DAC(数字 -模拟转换器 )170; - 中国語 特許翻訳例文集

つまり、各色C1〜Cnに割り当てられる並列データが生成される。

也就是说,生成能被分配给每个颜色 C1到 Cn的并行数据。 - 中国語 特許翻訳例文集

【図7】例示的な並列試験回路の高レベル表現を示す図である。

图 7提供了示例性并行测试电路的高级别表示。 - 中国語 特許翻訳例文集

本実施形態の列並列処理部160は、ADCブロックであるカラム処理回路(ADC)161が複数列配列されている。

本实施例的列并行处理部分 160由作为 ADC块的多个列处理电路 (ADC)161形成。 - 中国語 特許翻訳例文集

(10)水平走査回路103により列選択を順次行うことで、カラムCDS回路104から列毎の画素信号を得る。

(10)通过由水平扫描电路 103连续地选择列,对于各个行从列 CDS电路 104获得像素信号。 - 中国語 特許翻訳例文集

これらの構成要素のうち、画素部110、垂直走査回路120、水平転送走査回路130、負荷回路150、列並列処理部160、DAC170、内部電圧生成回路180、およびサンプルホールド回路190,200はアナログ回路により構成される。

在所列出的组成设备之中,像素部分 110、垂直扫描电路 120、水平传输扫描电路130、负载电路 150、列并行处理部分 160、DAC 170、内部电压生成电路 180、以及采样 /保持电路 190和 200是模拟电路。 - 中国語 特許翻訳例文集

サンプルホールド信号変換回路群4bは、各列において列方向に並ぶ2個の1ビットレジスタ回路毎に、該2個の1ビットレジスタ回路の保持データが入力される5個のデータ転送回路(Bit No.0,No.1データ転送回路〜Bit No.8,No.9データ転送回路)18bが列方向に配置されている。

采样保持信号转换电路组 4b中,在各列,对沿列方向排列的每 2个 1位寄存器电路,沿着列方向配置有输入有该 2个 1位寄存器电路的保持数据的数据传输电路 (Bit No.0,No.1数据传输电路~ Bit No.8,No.9数据传输电路 )18b,共 5个。 - 中国語 特許翻訳例文集


図2では、サンプルホールド信号変換回路群4aと、列選択回路5aと、画像データ受信回路6aと、信号処理回路7と、基準電圧駆動回路群8aとに加えて、制御信号駆動回路群15が示されている。

图 2中,除了采样保持信号转换电路组 4a、列选择电路 5a、图像数据接收电路 6a、信号处理电路 7、基准电压驱动电路组 8a之外,还示出了控制信号驱动电路组 15。 - 中国語 特許翻訳例文集

本実施形態において、水平転送走査回路130、負荷回路150、列並列処理部160、DAC170等により画素信号読み出し部が形成され、タイミング制御回路140が制御部に相当する機能を有している。

在本实施例中,像素信号读出部分由水平传输扫描电路 130、负载电路 150、列并行处理部分 160、及 DAC 170形成,并且定时控制电路 140具有与上述的控制部分的功能相对应的功能。 - 中国語 特許翻訳例文集

【図4】モノクロ変換についてNTSC変換と一列係数変換における色剤使用量の一例を示す説明図である。

图 4示出了在对单色转换执行的 NTSC转换和统一系数 (uniform coefficient)转换中的着色材料使用量的示例; - 中国語 特許翻訳例文集

タイミング制御回路9は、垂直走査回路3、水平転送走査回路4、列並列処理部6、およびDAC7における各処理タイミング等を制御する。

定时控制电路 9控制由垂直扫描电路 3、水平传输扫描电路 4、列并行处理部分 6、及 DAC 7执行的处理的定时。 - 中国語 特許翻訳例文集

水平走査回路319は各列のS/H(N)309の出力およびS/H(S)310の出力から特定の読み出し列を選択し、水平走査回路319からはn〜n+2列目の選択信号Hn〜Hn+2(318a〜318c)が出力される。

水平扫描电路 319根据各列的 S/H(N)309和 S/H(S)310的输出选择特定的读出列,并且输出第 n列至第 (n+2)列的选择信号 H_n 318a至 H_n+2318c。 - 中国語 特許翻訳例文集

N個のサンプルホールド信号変換回路は、それぞれ、画素アレイ2の各列の垂直信号線9と1対1に設けられ、対応する垂直信号線9から電圧信号を取り込み、デジタル信号(例えば10ビットとする)へ変換するアナログデジタル変換器(ADC)と、変換された10ビットのデジタル信号を保持するレジスタ回路と、レジスタ回路が保持する10ビットの画像データを列選択回路5からの列選択信号に従って並列に画像データ受信回路6へ転送する10個のデータ転送回路とを備えている。

N个采样保持信号转换电路分别具有与像素阵列 2的各列的垂直信号线 9一对一地设置,从对应的垂直信号线 9读入电压信号并转换为数字信号 (例如为 10位 )的模拟数字转换器 (ADC)、保持转换后的 10位数字信号的寄存器电路、按照来自列选择电路 5的列选择信号将寄存器电路所保持的 10位图像数据并行传输到图像数据接收电路 6的 10个数据传输电路。 - 中国語 特許翻訳例文集

各制御信号駆動回路20は、列選択回路5aからの列選択信号に従って、画像データ受信回路6aに接続される1本の制御信号線21を並列に駆動する構成である。

各控制信号驱动电路 20构成为按照来自列选择电路 5a的列选择信号,并行驱动与图像数据接收电路 6a连接的 1条控制信号线 21。 - 中国語 特許翻訳例文集

タイミング制御回路140は、画素部110、垂直走査回路120、水平転送走査回路130、列並列処理部160、DAC170、内部電圧生成回路180、信号処理回路220、ラインメモリ230の信号処理に必要なタイミング信号を生成する。

定时控制电路 140生成在像素部分 110、垂直扫描电路 120、水平传输扫描电路130、列并行处理部分 160、DAC 170、内部电压生成电路 180、信号处理电路 220、和线存储器230的信号处理所要求的定时信号。 - 中国語 特許翻訳例文集

各列の垂直信号線9は、サンプルホールド信号変換回路群4に接続されている。

各列的垂直信号线 9与采样保持信号转换电路组 4连接。 - 中国語 特許翻訳例文集

この場合も、第1並列共振回路26aの第1インダクタ30a及び第3並列共振回路26cの第3インダクタ30cの各定数を調整して、第1PINダイオード28aのオフ時の第1並列共振回路26aの共振周波数と、第3PINダイオード28cのオフ時の第3並列共振回路26cの共振周波数と、第3アンテナスイッチ10Cの中心周波数とが同じになるようにしている。

此外在这种情况下,调节第一并联谐振电路 26a的第一电感器 30a和第三并联谐振电路 26c的第三电感器 30c的常数的每个以使在第一 PIN二极管 28a被关断时第一并联谐振电路 26a的谐振频率和在第三 PIN二极管 28c被关断时第三并联谐振电路 26c的谐振频率与第三天线开关 10C的中心频率均衡。 - 中国語 特許翻訳例文集

ある実施形態で、MAC層回路108がノイズ相殺行列を計算した後、MAC層回路108は、受信信号へのその後の適用のためのメモリ209における記憶のために、ノイズ相殺行列を物理層回路110に供給する。

在一些实施例中,在 MAC层电路 108计算噪声消除矩阵之后,MAC层电路 108可向物理层电路 110提供噪声消除矩阵,以便存储在存储器 209中,用于后来应用于接收的信号。 - 中国語 特許翻訳例文集

同様に、第2並列共振回路26bの第2インダクタ30b及び第4並列共振回路26dの第4インダクタ30dの各定数を調整して、第2PINダイオード28bのオフ時の第1並列共振回路26aの共振周波数と、第4PINダイオード28dのオフ時の第4並列共振回路26dの共振周波数と、第3アンテナスイッチ10Cの中心周波数とが同じになるようにしている。

类似地,调节第二并联谐振电路 26b的第二电感器 30b和第四并联谐振电路 26d的第四电感器 30d的常数的每个以使在第二 PIN二极管 28b被关断时第一并联谐振电路26a的谐振频率和在第四 PIN二极管 28d被关断时第四并联谐振电路 26d的谐振频率与第三天线开关 10C的中心频率均衡。 - 中国語 特許翻訳例文集

【図7】第2の実施形態に係る単位画素および列走査回路におけるAD変換部を示す等価回路図。

图 7是表示第二实施方式的单位像素和列扫描电路的模数变换部的等价电路图。 - 中国語 特許翻訳例文集

【図11】比較例1に係る単位画素および列走査回路におけるAD変換部を示す等価回路図。

图 11是表示比较例 1的单位像素和列扫描电路的模数变换部的等价电路图。 - 中国語 特許翻訳例文集

第1水平選択回路HS1は、画素アレイPAにおける読出し対象の画素列pcを選択する。

第一水平选择电路 HS1选择像素阵列 PA中将被读取的像素列。 - 中国語 特許翻訳例文集

アンテナ16には、並列共振回路を構成するコンデンサCが接続されている。

对于天线 16而言,与含于并行共振电路中的电容器 C连接。 - 中国語 特許翻訳例文集

各列選択信号は、順にサンプルホールド信号変換回路群4に入力される。

各列选择信号按顺序被输入到采样保持信号转换电路组 4。 - 中国語 特許翻訳例文集

図10では、図2(第1の実施例)に示した構成において、サンプルホールド信号変換回路群4aに代えてサンプルホールド信号変換回路群4bが設けられ、列選択回路5aに代えて列選択回路5bが設けられている。

图 10是在图 2(第一实施例 )所示的构成中,取代采样保持信号转换电路组 4a而设置有采样保持信号转换电路组 4b,取代列选择电路 5a而设置有列选择电路 5b。 - 中国語 特許翻訳例文集

装置100は2つの並列試験回路106、108のそれぞれに連結した試験システム102を含む。

装置 100包括耦合到两个并行测试电路 106、108中的每一个的测试系统 102。 - 中国語 特許翻訳例文集

試験システム102は、並列試験回路106、108の送信する信号を受信できる。

由并行测试电路 106、108发送的信号然后可被测试系统 102接收。 - 中国語 特許翻訳例文集

各制御信号駆動回路20は、図5に示す構成によって、画像データ受信回路6aに接続される1本の制御信号線21を、列選択回路5bからの列選択信号に従って並列に駆動し、画像データ受信回路6a内の制御端47に制御信号(図7(3))を出力させる。

各控制信号驱动电路 20使用图 5所示的构成,按照来自列选择电路 5b的列选择信号,并行驱动与图像数据接收电路 6a连接的 1条控制信号线 21,向图像数据接收电路 6a内的控制端 47输出控制信号 (图 7(3))。 - 中国語 特許翻訳例文集

各基準電圧駆動回路19aは、図4に示す構成によって、画像データ受信回路6aに接続される3本の基準電圧線(Vref1,Vref2,Vref3)11aを、列選択回路5bからの列選択信号に従って並列に駆動し、図7(4)のに示す特性e,f,gの電位変化を起こさせる。

各基准电压驱动电路 19a使用图 4所示构成,按照来自列选择电路 5b的列选择信号,并行驱动与图像数据接收电路 6a连接的 3条基准电压线 (Vref1、Vref2、Vref3)11a,引起图 7(4)所示的特性 e、f、g的电压变化。 - 中国語 特許翻訳例文集

画像データ受信回路6aに接続される基準電圧線11aの本数は3本であり、各基準電圧駆動回路19aが並列に駆動する。

与图像数据接收电路 6a连接的基准电压线11a的数量为 3条,由各基准电压驱动电路 19a并行驱动。 - 中国語 特許翻訳例文集

また、この図には、更に続いて順に、(e) 保持回路H1の出力用スイッチSW32の開閉動作を指示する第1列選択制御信号Hsel(1)、(f) 保持回路H2の出力用スイッチSW32の開閉動作を指示する第2列選択制御信号Hsel(2)、(g) 保持回路H3の出力用スイッチSW32の開閉動作を指示する第3列選択制御信号Hsel(3)、(h) 保持回路Hnの出力用スイッチSW32の開閉動作を指示する第n列選択制御信号Hsel(n)、および、(i) 保持回路HNの出力用スイッチSW32の開閉動作を指示する第N列選択制御信号Hsel(N) が示されている。

(f)指示保持电路H2的输出用开关SW32的开闭动作的第 2列选择控制信号 Hsel(2); (g)指示保持电路 H3的输出用开关 SW32的开闭动作的第 3列选择控制信号 Hsel(3); - 中国語 特許翻訳例文集

すなわち、タイミング制御回路200は、列並列読み出し方式により、画像信号を生成するためのタイミングを制御する。

也就是说,定时控制电路 200控制用于使用列并行读出产生图像信号的定时。 - 中国語 特許翻訳例文集

さらに、送信回路1000は、選択回路103と、レーンワイドエンコーディング回路161と、物理的媒体アクセス(「PMA」)副層回路162(例示的回路ブロック162 0−Nが示される;PMA回路162は、データを直列化する)と、選択回路104と、ビットマルチプレクシング(N/Mチャネル変換)回路170と、物理的媒体依存(「PMD」)副層回路181(例示的回路ブロック181 0−Mが示される)と、を含む。

发射电路 1000还包括选择电路 103、全通路编码电路 161、物理介质接入 (“PMA”)子层电路 162(示例电路块1620-N被示出;PMA电路 162将数据串行化 )、选择电路 104、比特复用 (N到 M通道转换 )电路 170以及物理介质相关 (“PMD”)子层电路 181(示例电路块 181 0-M被示出 )。 - 中国語 特許翻訳例文集

【図6】図1に示す各並列試験回路の送信/受信ユニットを、並列試験回路同士の間の信号遅延を調整し得るように構成する例示的な方法を示す図である。

图 6图示出用于配置图 1所示每个并行测试电路的发送 /接收单元以使得并行测试电路之间的信号延迟可得到调节的示例性方式; 和 - 中国語 特許翻訳例文集

図6は、図1で示す各並列試験回路106、108の送信/受信ユニット112、114を、並列試験回路106と108の間での信号の遅延を調整できるよう構成する例示的な方法を示す図である。

图 6图示出用于配置图 1中示出的每个并行测试电路 106、108的发送 /接收单CN 10201748913 AA 说 明 书 6/6页元 112、114以使得并行测试电路 106、108之间的信号延迟能够得到调节的示例性方式。 - 中国語 特許翻訳例文集

各基準電圧駆動回路19bは、それぞれ、例えば図14に示すように構成され、列選択回路5bからの列選択信号に従って、1本の基準電圧線11bを並列に駆動する。

各基准电压驱动电路 19b分别构成为例如图 14所示,按照来自列选择电路 5b的列选择信号,并行驱动 1条基准电压线 11b。 - 中国語 特許翻訳例文集

並列試験回路106と108の間の信号遅延を調整するために、一度にアクティブドライバ608、610のうちの1つを開放して、タイムドメインリフレクトメリ(TDR)を使用して、試験システム102から並列試験回路106、108のうちの1つへの往復信号遅延を算出することができる。

为了调节并行测试电路 106、108之间的信号延迟,每次可以开启 (open)有源驱动器 608、610中的一个,并且可以使用时域反射法 (TDR)来计算从测试系统 102到并行测试电路 106、108中的一个的往返 (round-trip)信号延迟。 - 中国語 特許翻訳例文集

行方向に配置されるN個のデータ転送回路18cは、それぞれ、例えば図13に示すように構成され、列選択回路5bからの列選択信号に従って、1本のデータ線10を並列に駆動する。

配置于行方向的 N个数据传输电路 18c分别构成为例如图 13所示,按照来自列选择电路 5b的列选择信号,并行驱动 1条数据线 10。 - 中国語 特許翻訳例文集

列オフセット除去回路111から出力された画像データは、信号処理回路112において信号処理されて、表示デバイスや記録デバイスに適合する画像データへと変換される。

对从列偏移去除电路 111输出的图像数据进行由信号处理电路 112进行的信号处理,以将该图像数据转换成适合于显示装置和记录装置的图像数据。 - 中国語 特許翻訳例文集

また、例えば、2行2列のビニング読出しをすることを考慮すると、N個の保持回路H1〜HNのうち奇数列に対応する保持回路を第1組とし、偶数列に対応する保持回路を第2組として、これら第1組および第2組それぞれに対して個別にAD変換部を設けて、これら2つのAD変換部を並列動作させるのも好ましい。

另外,例如,如考虑作 2行 2列的像素并邻组合读出,优选为以如下方式: 将N个保持电路 H1~ HN之内对应于奇数列的保持电路作为第 1组、对应于偶数列的保持电路作为第 2组,对这些第 1组及第 2组的各个个别地设置 A/D转换部,使这 2个 A/D转换部作并联动作。 - 中国語 特許翻訳例文集

すなわち、カラム処理回路群150は、kビットデジタル信号変換機能を有し、各垂直信号線(列線)116−1〜116−n毎に配置され、列並列ADCブロックが構成される。

即,列处理电路组 150具有 k个比特的数字信号的转换功能,并且具有分别针对垂直信号线 (列线 )116-1~ 116-n布置的各 ADC 151,从而形成列并行 ADC块。 - 中国語 特許翻訳例文集

なお記述の目的で、「ドライブ」モードは試験システムが並列試験回路500を通してDUTのI/Oへとデータを駆動するデータフローを示し、「受信」モードは試験システムが並列試験回路500を通してDUTのI/Oからのデータを受信するデータフローを示す。

注意,出于该描述的目的,“驱动”模式表示其中测试系统正通过并行测试电路 500将数据驱动到 DUT I/O的数据流,并且“接收”模式表示其中测试系统正通过并行测试电路 500从 DUT I/O接收数据的数据流。 - 中国語 特許翻訳例文集

【図4C】図4Cは、図12Bに示した色画素の配列で、RGBの各信号が隣接するホワイトの信号へ混色する様子を示した図である。

图 4C是示出了在图 12B所示的颜色像素阵列中 RGB信号混合到相邻的白色信号中的方式的图; - 中国語 特許翻訳例文集

103は垂直走査回路であり、画素アレイの画素行ごとに複数の垂直出力線へ読み出し、その後、並列に後述の信号処理回路に入力されるように画素アレイを駆動する。

垂直扫描电路 103从像素阵列 101的每一行读取信号,将这些信号输出到垂直输出线 102,并随后以使得信号被并行输入到下文单独描述的信号处理电路的方式驱动像素阵列 101。 - 中国語 特許翻訳例文集

このように、この第2の実施例によれば、列方向の2ビットで1つのデータ転送回路を共有するので、1列当たりのデータ転送回路の数を半減でき、サンプルホールド信号変換回路群の回路規模を縮小化することができる。

如上,根据该第二实施例,由于在列方向的 2位共用 1个数据传输电路,因此能使得每列的数据传输电路的数量减半,能缩小采样保持信号转换电路组的电路规模。 - 中国語 特許翻訳例文集

制御部40Aは、第n列選択制御信号Hsel(n)を第n列選択用配線LH,nへ出力して、この第n列選択制御信号Hsel(n)を保持回路Hnに与える。

控制部 40A将第 n列选择控制信号 Hsel(n)输出至第 n列选择用配线 LH, n,将此第 n列选择控制信号 Hsel(n)赋予至保持电路 Hn。 - 中国語 特許翻訳例文集

本実施の形態によるサンプルホールド信号変換回路群4は、上記した一般的な構成のサンプルホールド信号変換回路群において、ADCとレジスタ回路には変更無く、それぞれ画素アレイ2の列毎に備えているが、データ転送回路が、本実施の形態による列選択回路5からの列選択信号に従って、画素アレイ2のn列毎のnビットの転送や、同一列内のnビットの転送も行えるように構成されている。

本实施方式的采样保持信号转换电路组 4的构成为,在上述一般构成的采样保持信号转换电路组中,不对 ADC和寄存器电路进行变更,分别设于像素阵列 2的每列,但数据传输电路按照来自本实施方式的列选择电路 5的列选择信号,还进行像素阵列 2的每 N列中的 n位的传输和同一列内的 n位的传输。 - 中国語 特許翻訳例文集

1 2 3 4 次へ>




   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS