「へいれつでーたてんそう」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > へいれつでーたてんそうの意味・解説 > へいれつでーたてんそうに関連した中国語例文


「へいれつでーたてんそう」の部分一致の例文検索結果

該当件数 : 11



サンプルホールド信号変換回路群4bは、各列において列方向に並ぶ2個の1ビットレジスタ回路毎に、該2個の1ビットレジスタ回路の保持データが入力される5個のデータ転送回路(Bit No.0,No.1データ転送回路〜Bit No.8,No.9データ転送回路)18bが列方向に配置されている。

采样保持信号转换电路组 4b中,在各列,对沿列方向排列的每 2个 1位寄存器电路,沿着列方向配置有输入有该 2个 1位寄存器电路的保持数据的数据传输电路 (Bit No.0,No.1数据传输电路~ Bit No.8,No.9数据传输电路 )18b,共 5个。 - 中国語 特許翻訳例文集

要するに、従来のCMOSイメージセンサにおけるサンプルホールド信号変換回路が備えるデータ転送回路は、列方向に、変換されたデジタル信号のビット数設けられ、それぞれ、列毎に1ビットずつデータ転送を行うように構成されている。

总之,现有的 CMOS图像传感器的采样保持信号转换电路所具备的数据传输电路构成为,在列方向设置所转换的数字信号的位数个,分别在每列传输 1位数据。 - 中国語 特許翻訳例文集

このように、この第2の実施例によれば、列方向の2ビットで1つのデータ転送回路を共有するので、1列当たりのデータ転送回路の数を半減でき、サンプルホールド信号変換回路群の回路規模を縮小化することができる。

如上,根据该第二实施例,由于在列方向的 2位共用 1个数据传输电路,因此能使得每列的数据传输电路的数量减半,能缩小采样保持信号转换电路组的电路规模。 - 中国語 特許翻訳例文集

行方向に配置されるN個のデータ転送回路18cは、それぞれ、例えば図13に示すように構成され、列選択回路5bからの列選択信号に従って、1本のデータ線10を並列に駆動する。

配置于行方向的 N个数据传输电路 18c分别构成为例如图 13所示,按照来自列选择电路 5b的列选择信号,并行驱动 1条数据线 10。 - 中国語 特許翻訳例文集

N個のサンプルホールド信号変換回路は、それぞれ、画素アレイ2の各列の垂直信号線9と1対1に設けられ、対応する垂直信号線9から電圧信号を取り込み、デジタル信号(例えば10ビットとする)へ変換するアナログデジタル変換器(ADC)と、変換された10ビットのデジタル信号を保持するレジスタ回路と、レジスタ回路が保持する10ビットの画像データを列選択回路5からの列選択信号に従って並列に画像データ受信回路6へ転送する10個のデータ転送回路とを備えている。

N个采样保持信号转换电路分别具有与像素阵列 2的各列的垂直信号线 9一对一地设置,从对应的垂直信号线 9读入电压信号并转换为数字信号 (例如为 10位 )的模拟数字转换器 (ADC)、保持转换后的 10位数字信号的寄存器电路、按照来自列选择电路 5的列选择信号将寄存器电路所保持的 10位图像数据并行传输到图像数据接收电路 6的 10个数据传输电路。 - 中国語 特許翻訳例文集

つまり、データ転送回路18bは、列方向の隣り合う2ビット(Dn+1,Dn)毎の4通りの組み合わせ(0,0)(0,1)(1,0)(1,1)について、データ転送回路18aと完全に同じゲート幅Wでもってデータ線10を駆動できるので、図7(4)に示す特性a,b,c,dの電位変化を起こさせる。

也就是说,数据传输电路 18b对于列方向的相邻每 2位 (Dn+1,Dn)的 4种组合 (0,0)、(0,1)、(1,0)、(1,1),能通过与数据传输电路18a完全相同的栅极宽度W驱动数据线10,因此能引起图 7(4)所示的特性 a、b、c、d的电位变化。 - 中国語 特許翻訳例文集

サンプルホールド信号変換回路群4dでは、2列2ビットの転送を行う各データ転送回路18dが、例えば図20に示すように構成されている。

在采样保持信号转换电路组 4d中,进行 2列 2位传输的各数据传输电路 18d例如图 20所示那样构成。 - 中国語 特許翻訳例文集

図12において、サンプルホールド信号変換回路群4cは、各列方向において、1ビットレジスタ回路17毎に、1ビット転送を行うデータ転送回路18cが設けられている。

图 12中,采样保持信号转换电路组 4c在各列方向的每个 1位寄存器电路 1设有进行 1位传输的数据传输电路 18c。 - 中国語 特許翻訳例文集

サンプルホールド信号変換回路群4aは、列毎の垂直信号線9と1対1で配置される10ビット出力のADC16と、各列において対応するADC16が出力する10ビットデータを保持する10個の1ビットレジスタ回路(Bit No.0 Reg.〜Bit No.9 Reg.)17と、各2列において各行方向に並ぶ2個の1ビットレジスタ回路毎に列方向に配置される10個のデータ転送回路(Bit No.0 データ転送回路〜Bit No.9 データ転送回路)18aとを備えている。

采样保持信号转换电路组 4a具有与每列的垂直信号线 9一对一配置的 10位输出的 ADC16、在各列保持由对应的 ADC16输出的 10位数据的 10个 1位寄存器电路 (Bit No.0Reg.~ Bit No.9Reg.)17、按各 2列中并列于各行方向的 2个 1位寄存器电路来配置于列方向的 10个数据传输电路 (BitNo.0数据传输电路~ Bit No.9数据传输电路 )18a。 - 中国語 特許翻訳例文集

本実施の形態によるサンプルホールド信号変換回路群4は、上記した一般的な構成のサンプルホールド信号変換回路群において、ADCとレジスタ回路には変更無く、それぞれ画素アレイ2の列毎に備えているが、データ転送回路が、本実施の形態による列選択回路5からの列選択信号に従って、画素アレイ2のn列毎のnビットの転送や、同一列内のnビットの転送も行えるように構成されている。

本实施方式的采样保持信号转换电路组 4的构成为,在上述一般构成的采样保持信号转换电路组中,不对 ADC和寄存器电路进行变更,分别设于像素阵列 2的每列,但数据传输电路按照来自本实施方式的列选择电路 5的列选择信号,还进行像素阵列 2的每 N列中的 n位的传输和同一列内的 n位的传输。 - 中国語 特許翻訳例文集


データ転送回路18aと基準電圧駆動回路19aでも、列選択信号が出力されて高レベルである期間では、同様に、データ線10、基準電圧線Vref1,Vref2,Vref3の放電が行われ、電位が低下するが、それぞれの回路特性から、データ線10、基準電圧線Vref1,Vref2,Vref3の電位変化は、例えば図7(4)に示すようになる。

在数据传输电路 18a与基准电压驱动电路 19a中,在列选择信号被输出而处于高电平的期间内,同样地进行数据线 10、基准电压线 Vref1、Vref2、Vref3的放电,虽然电位会下降,然而根据各自的电路特性,数据线 10、基准电压线 Vref1、Vref2、Vref3的电位变化例如将成为图 7(4)所示那样。 - 中国語 特許翻訳例文集





   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS