「みゅーてぃんぐかいろ」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > みゅーてぃんぐかいろの意味・解説 > みゅーてぃんぐかいろに関連した中国語例文


「みゅーてぃんぐかいろ」の部分一致の例文検索結果

該当件数 : 60



1 2 次へ>

上書きモード(図7(a))においては、CCDメモリ80内を1周した信号電荷は、最終転送段82から読み出しゲート91をオンすることによって、フローティングディフュージョンアンプ92で電気信号として検知、増幅され、読み出し回路93を用いて読み出される。

在覆盖模式 (图 7A)中,通过接通读出门 91,将在 CCD存储器 80中被传输了一圈的信号电荷作为电信号用浮动扩散放大器 92检测并放大,并用读出电路 93从最终传输段82读出。 - 中国語 特許翻訳例文集

なお、この場合にあっても、AVアンプ300がシステムオーディオモードオンの状態にあるとき、AVアンプ300に接続されているスピーカ群350からオーディオデータによるオーディオが出力され、テレビジョン受像機200の音声増幅回路218はミューティング状態とされ、スピーカ219からオーディオは出力されない。

即使在这种情况下,当 AV放大器 300处于 On的系统音频模式时,从连接到 AV放大器 300的扬声器组 350输出音频数据的音频,并且电视接收机 200的音频放大电路 218进入静音状态,以便不从扬声器 219输出音频。 - 中国語 特許翻訳例文集

同一のクラスをサポートするための完全な経路に対して順番にポリシークラスを完全にサポートしなければならないという意味で、経路に沿うエンティティ群によってサポートされるポリシークラス群のAND−条件が存在する。

在沿着路径的实体均必须支持策略类别以使完整路径支持相同类别的意义上,在由沿着路径的实体所支持的策略类别上存在“与”条件。 - 中国語 特許翻訳例文集

なお、この場合、CPU231により音声増幅回路218はミューティング状態とされ、テレビジョン受像機200のスピーカ219からオーディオは出力されない。

在这种情况下,音频放大电路 218在 CPU 231的控制下进入静音状态,并且不从电视接收机 200的扬声器 219输出音频。 - 中国語 特許翻訳例文集

パネル駆動回路720は、グラフィック生成回路719から供給されたデータに基づいて表示パネル721を駆動し、番組の映像や上述した各種の画面を表示パネル721に表示させる。

面板驱动电路720依据图形生成电路719所提供的数据来驱动显示面板721,以在显示面板 721上显示节目视频或上述各种屏幕。 - 中国語 特許翻訳例文集

最初の入力波長λ1が経路180に沿って入射するミラー素子から、光線170または175が入射するミラー素子が反対側の位置に傾けられる場合、光は、経路180と平行である経路180または182に沿って第2のコリメーティングレンズ125へと反射される。

如果光束 170或 175入射在其上的镜元件在与初始输入波长λ1沿着路径 180入射在其上的镜元件相反的位置倾斜,则光沿着路径 182或 184被反射回朝向第二准直透镜 125,其中,路径 182和 184与路径180平行。 - 中国語 特許翻訳例文集

モジュール208、210、212、230、232のうちの1又は複数が、プロセッサ206において実行するプログラム命令群を含むコンピュータ実行可能コードとしてか、専用ハードウェア回路としてか、順序回路としてか、フィールド・プログラマブル・ゲート・アレイ(FPGA)としてか、あるいはそれら任意の組み合わせとして実施されうる。

模块 208、210、212、230及 232中的一者或一者以上可实施为包括在处理器 206处执行的程序指令的计算机可执行代码、实施为专用硬件电路、实施为状态机、实施为现场可编程门阵列 (FPGA)或其任何组合。 - 中国語 特許翻訳例文集

フィルタおよびマッチング回路126は、高調波または他の好ましくない周波数をフィルタリングし、かつ、送信アンテナ114に送信機104のインピーダンスを一致させるために、含まれることができる。

可包含滤波器及匹配电路 126以滤除谐波或其它不想要的频率,且使发射器 104的阻抗与发射天线 114匹配。 - 中国語 特許翻訳例文集

代替として、メモリユニット301は、EEPROM(電気消去可能プログラマブル読取り専用メモリ)、EPROM(電気プログラマブル読取り専用メモリ)、ROM(読取り専用メモリ)、ASIC(特定用途向け集積回路)、磁気ディスク(たとえば、フロッピーディスク)、光ディスク(たとえば、CD−ROMまたはDVD−ROM)、メモリカード、フラッシュメモリおよび当技術分野でよく知られている他のものなど、他の回路タイプを備えることができ得る。

作为一种替代方式,存储器单元 301可以包括其他电路类型,诸如EEPROM(电可擦可编程只读存储器 )、EPROM(电可编程只读存储器 )、ROM(只读存储器 )、ASIC(专用集成电路 )、磁盘 (例如软盘 )、光盘 (例如 CD-ROM或者 DVD-ROM)、存储卡、快闪存储器和本领域中公知的其他类型。 - 中国語 特許翻訳例文集

ハードウェアで実装する場合は、報知開発プログラム28を、個別な論理回路、特定用途向集積回路(ASIC)、プログラマブルゲートアレイ(PGA)、フィールドプログラマブルゲートアレイ(FPGA)等、又はそれらの組合せを使用して、処理装置12に実装できる。

当通知开发程序28在硬件中实现时,通知开发程序 28可以在使用分立逻辑电路、专用集成电路 (ASIC)、可编程门阵列 (PGA)、现场可编程门阵列 (FPGA)等,或其组合的处理装置 12中实现。 - 中国語 特許翻訳例文集


代替案として、メモリ910は、EEPROM(電気的消去可能プログラマブルリードオンリーメモリ(Electrically Erasable Programmable Read Only Memory))、EPROM(電気的プログラマブルリードオンリーメモリ(Electrical Programmable Read Only Memory))、ROM(リードオンリーメモリ(Read Only Memory))、ASIC(特定用途向け集積回路)、磁気ディスク、光ディスク、それらの組合せ、当技術分野においてよく知られている他のものなど他の回路タイプから成ることができる。

作为替代,存储器 910可由其它电路类型构成,例如 EEPROM(电可擦可编程只读存储器 )、EPROM(电可编程只读存储器 )、ROM(只读存储器 )、ASIC(专用集成电路 )、磁盘、光盘、其组合,以及此项技术中众所周知的其它电路类型。 - 中国語 特許翻訳例文集

図3の例示的な回路が2つ以上のスピーカ装置において使用される場合、各スレーブスピーカ装置のシステムクロックが互いに対してある期間にわたりドリフトする結果、スピーカ装置のそれぞれのオーディオデコーダの動作間でタイミング誤差(タイミングスキュー)が累積し、そこから生成されるオーディオ信号間に関連付けられた位相誤差が生じる。

当图 3的示例性电路用在两个或更多扬声器设备中时,每个从扬声器设备的系统时钟将相对于彼此随时间而漂移,并且在扬声器设备的相应音频解码器的操作之间产生定时误差 (定时偏斜 )的累积,并且在从其生成的音频信号之间产生相关联的相位误差。 - 中国語 特許翻訳例文集

一般的には、本実施の形態では、MCUノードは、ALM技術を使用して、元のコンテンツパケットまたは一部分がミックスされたコンテンツパケットをALM経路に沿って動的にルーティングすることで、最小のエンドツーエンド遅延とミキシング負荷の分散とを達成する。

总之,本实施方式使用 MCU节点的 ALM技术沿 ALM路径动态路由原始内容数据包或部分混合的内容数据包,以实现最小的端到端延迟和混合负载的分布。 - 中国語 特許翻訳例文集

一般的には、本実施の形態では、MCUノードは、ALM技術を使用して、元のコンテンツパケットまたは一部分がミックスされたコンテンツパケットをALM経路に沿って動的にルーティングすることで、最小のエンドツーエンド遅延と、ミキシング負荷の分散とを達成する。

总之,本实施方式使用MCU节点的ALM技术沿ALM路径动态路由原始内容数据包或部分混合的内容数据包,以实现最小的端到端延迟和混合负载的分布。 - 中国語 特許翻訳例文集

ここに開示されている態様と関連して説明されている種々の例示的論理回路、論理ブロック、モジュールおよび回路は、汎用プロセッサ、ディジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)または他のプログラマブル論理デバイス、離散ゲートまたはトランジスタ論理回路、離散ハードウェアコンポーネント、あるいは、ここに説明されている機能を実行するように設計されているこれらの組み合わせによって実現または実行可能である。

用于执行本文所述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路(ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑、分立硬件组件或者其任意组合,可以实现或执行结合本文所公开的方面而描述的各种示例性逻辑、逻辑框图、模块和电路。 - 中国語 特許翻訳例文集

受信器3はハードディスク13を有し、これは、より詳細に後述されるように、記録およびその後の再生のため、受信テレビ番組を表わす圧縮されたビデオおよびオーディオデータを前方誤り訂正回路12から受信する。

接收机 3包括硬盘 13,它从前向纠错电路 12接收代表所接收电视节目的压缩视频和音频数据,用于记录和随后的重放,如在下文中将更详细地描述的。 - 中国語 特許翻訳例文集

この場合、画像データ受信回路6a内にデータ線10毎に備える各3個の差動増幅回路は、それぞれ共通の制御端を有し、一括してアクティブにする制御信号を印加できる構成となるので、画像データ受信回路6a内に備える、該制御信号を列選択回路5aの出力タイミングと同期して発生する回路を用いることができる。

这种情况下,对图像数据接收电路 6a内每条数据线 10所设置的各 3个差动放大电路分别具有公共的控制端,构成为能施加统一为有源的控制信号,因此能使用设置于图像数据接收电路 6a内的与列选择电路 5a的输出定时同步地产生该控制信号的电路。 - 中国語 特許翻訳例文集

アドレスデコーダ部40は、設定されたアドレスと一致したアドレスが入力されたタイミングでアクティブ(Highレベル)となる信号を出力するアドレスデコーダ回路41を複数備えている。

地址解码器部分 40包括多个地址解码器电路 41,其在输入与预设地址一致的地址时的定时,输出变为有效 (高电平 )的信号。 - 中国語 特許翻訳例文集

一態様では、UEB102のコンピューティングプラットフォーム110のパイロット干渉除去(PIC)コンポーネント118は、受信信号(すなわち、eNBB104からのダウンリンク120とeNBA106からのダウンリンク122との組合せ)からより強力なeNBA106からのパイロット112を除去し、次に、より弱いeNBB104によって送信されたダウンリンク120を抽出するように試みる。

在一个方面,UEB 102的计算平台 110的导频干扰消除 (PIC)组件 118从所接收的信号 (即,来自 eNBB 104的下行链路 120和来自 eNBA106的下行链路 106的组合 )中消除来自较强 eNBA 106的导频 112,随后,努力获取由较弱 eNBB 104发射的下行链路 120。 - 中国語 特許翻訳例文集

本明細書で開示された実施形態に関連して記述されたさまざまな例示的なロジック、論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)あるいはその他のプログラマブル論理デバイス、ディスクリート・ゲートあるいはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または上述された機能を実現するために設計された上記何れかの組み合わせを用いて実現または実施されうる。

可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件,或其经设计以执行本文所描述的功能的任何组合来实施或执行结合本文所揭示的实施例而描述的各种说明性逻辑、逻辑块、模块和电路。 - 中国語 特許翻訳例文集

本明細書で開示された実施形態に関連して記述されたさまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)あるいはその他のプログラマブル論理デバイス、ディスクリート・ゲートあるいはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または上述された機能を実現するために設計された上記何れかの組み合わせを 用いて実現または実施されうる。

结合本文中所揭示的实施例而描述的各种说明性逻辑块、模块及电路可使用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合来实施或执行。 - 中国語 特許翻訳例文集

ICは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラム可能ゲートアレイ(FPGA)または他のプログラム可能論理デバイス、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェアコンポーネント、電気的コンポーネント、光学的コンポーネント、機械的コンポーネント、あるいは、ここで記述した機能を実施するように設計されたこれらの何らかの組み合わせを含んでいてもよく、そして、IC内に、ICの外部に、または双方に存在するコードまたは命令を実行してもよい。

IC可包含通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件、电组件、光学组件、机械组件,或其经设计以执行本文中所描述的功能的任何组合,且可执行驻留于 IC内、IC外或两种情况下的代码或指令。 - 中国語 特許翻訳例文集

上述したように、パディングビットの数は、以下の方程式から導くことができ、媒体アクセス制御(MAC)ペイロードを送信する最小数のOFDMシンボルを満たす。

填充比特的数量如上所述可通过下面的等式得出,以便填满用于传送媒体访问控制或 MAC有效载荷的最小数量的 OFDM符号。 - 中国語 特許翻訳例文集

ここでの開示に関連して説明した、さまざまな実例となる論理ブロック、モジュール、および、回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラマブル論理デバイス、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェアコンポーネント、あるいは、ここで説明した機能を実行するために設計されたこれらの何らかの組み合わせで、実現または実行してもよい。

可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来实施或执行结合本文的揭示内容而描述的各种说明性逻辑块、模块及电路。 - 中国語 特許翻訳例文集

ワイヤレスノードのさまざまな部分は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラム可能ゲートアレイ(FPGA)、プログラム可能論理回路(PLD)、または、他のプログラム可能論理デバイス、ディスクリートゲートまたはトランジスタロジック、ディスクリートハードウェア構成部品、あるいは、ここで説明する機能を実現するように設計されているこれらの任意の組み合わせとともに、実現、または、実行してもよい。

无线节点的各种部分可通过一个或一个以上通用处理器、数字信号处理器(DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)、可编程逻辑装置 (PLD)、其它可编程逻辑组件、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合而进行实施。 - 中国語 特許翻訳例文集

受信器13は、低ノイズ・アンプ34、受信局部発振器35、受信周波数合成器36、受信移相器37、同相受信ミキサ38、直交位相受信ミキサ39、第3低域フィルタ40、第4低域フィルタ41、第1アナログ・ディジタル変換器(ADC)42、第2ADC43、第2補正回路44、および高速フーリエ変換(FFT)ブロック45を含んでいる。

接收器 13包括低噪声放大器 34、接收本机振荡器 35、接收频率合成器 36、接收移相器 37、同相接收混频器 38、正交相位接收混频器 39、第三低通滤波器 40、第四低通滤波器 41、第一模 -数转换器 (ADC)42、第二 ADC 43、第二校正电路 44及快速傅立叶变换 (FFT)块 45。 - 中国語 特許翻訳例文集

ルーティング・コンポーネント510は、人工知能(AI)または機械学習方法を活用して、所定の位置サービスに適した空間分解能で位置推定を生成するために満足のいくまたは最適なタイミング分解能を推論する(例えば制御シナリオにおいて、1組のメトリク、引数、または知られている結果に基づいて推理し、結論を出す)ことができる。

路由组件 510可利用人工智能 (AI)或机器学习方法来推断 (例如,基于受控情景中的一组度量、论据或已知结果推理和得出结论 )满意或最佳的时间分辨率,以产生具有适合于预定位置服务的空间分辨率的位置估计。 - 中国語 特許翻訳例文集

アドレスデコーダ部40のアドレスデコーダ回路41は、設定されたアドレスと一致したアドレスが入力されたタイミングでアクティブ(Highレベル)となる信号を出力し、アドレスデコーダ回路41と接続されたスイッチSW1〜SW6をオン状態にする。

在输入与预设地址一致的地址以接通连接到地址解码器电路 41的各个开关 SW1到 SW6时的定时,地址解码器部分 40的每个地址解码器电路 41输出变为有效 (高电平 )的信号。 - 中国語 特許翻訳例文集

本明細書の開示に関連して説明された、様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、ディジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)もしくは他のプログラム可能な論理回路、個別的なゲートもしくはトランジスタ論理、個別的なハードウェアコンポーネント、または本明細書で説明された機能を実行するように設計されたそれらの任意の組み合わせを用いて実施または実行することができる。

可以使用被设计为执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑设备、分立门或者晶体管逻辑、分立硬件部件或者其任意组合,来实现或执行结合本文的公开内容所描述的各种示例性的逻辑框、模块和电路。 - 中国語 特許翻訳例文集

本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくはその他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組み合わせを用いて実施または実行することができる。

结合本文公开描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其他可编程逻辑器件(PLD)、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくはその他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組み合わせを用いて実施または実行することができる。

可使用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置 (PLD)、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合来实施或执行结合本发明所描述的各种说明性逻辑块、模块和电路。 - 中国語 特許翻訳例文集

本文書において開示される態様に関連して説明される種々の例示的論理ブロック、モジュールおよび回路は、汎用コンピュータ、ディジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)または他のプログラム可能論理デバイス、個別ゲートまたはトランジスタ論理、個別ハードウエアコンポーネント、あるいはここで説明された機能を実行するように設計されたこれらの任意の組合せによって実現または実行され得る。

结合本文献中所揭示的方面而描述的各种说明性逻辑块、模块和电路可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来实施或执行。 - 中国語 特許翻訳例文集

代替として、処理システム500は、この開示全体において説明される種々の機能を果たすことができる、プロセッサ504、バスインターフェース508、ユーザインターフェース512(アクセス端末の場合)、サポート回路(示されていない)、及び単一のチップに組み込まれた機械によって読み取り可能な媒体506の少なくとも一部分を有するASIC(特定用途向け集積回路)を用いて、又は、1つまたは複数のFPGA(フィールドプログラマブルゲートアレイ)、PLD(プログラマブルロジックデバイス)、コントローラ、ステートマシン、ゲーテッド(gated)ロジック、ディスクリートハードウェアコンポーネント、又はその他の適切な回路、又は回路の組み合わせを用いて実装することができる。

替换地,处理系统 500可以用带有处理器 504、总线接口 508、用户接口 512(在接入终端情形中 )、支持电路体系 (未示出 )、和集成在单块芯片中的机器可读介质 506的至少一部分的 ASIC(专用集成电路 )来实现,或者用一个或更多个 FPGA(现场可编程门阵列 )、PLD(可编程逻辑器件 )、控制器、状态机、门控逻辑、分立硬件组件、或者其他任何合适的电路体系、或者能执行本公开通篇所描述的各种功能性的电路的任何组合来实现。 - 中国語 特許翻訳例文集

本明細書で開示した実施形態に関して説明した様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、縮小命令セットコンピューティング(RISC)プロセッサ、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラマブル論理デバイス、個別ゲートまたはトランジスタロジック、個別ハードウェア構成要素、あるいは本明細書で説明した機能を実行するように設計されたそれらの任意の組合せを用いて実装または実行できる。

结合本文所公开的实施例描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、精简指令集计算机 (RISC)处理器、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其他可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくは他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組合せを用いて実施しまたは実行することができる。

结合本公开描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列信号 (FPGA)或其他可编程逻辑器件 (PLD)、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

さらに、本明細書で開示される態様に関連して説明される様々な例示的ロジック、論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、または他のプログラム可能論理装置、ディスクリートゲートまたはトランジスタロジック、ディスクリートハードウェア構成要素、あるいは本明細書に記載の機能を実施するように設計されたそれらの任意の適切な組合せと共に実装または実施することができる。

另外,可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何合适的组合来实施或执行结合本文中所揭示的方面而描述的各种说明性逻辑、逻辑块、模块以及电路。 - 中国語 特許翻訳例文集

装置100に関して説明される、該機能ブロックの内の1又は複数及び/又は該機能ブロックの内の1又は複数の組合せは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(field programmable gate array)(FPGA)若しくは他のプログラム可能な論理デバイス、ディスクリート・ゲート若しくはトランジスタ・ロジック、ディスクリート・ハードウェア・コンポーネント、又は本明細書記載の諸機能を実行するために設計されたそれ等の任意の適切な組合せ、として具現化されることが出来る。

结合设备 100描述的一个或多个功能块和 /或功能块的一种或多种组合可实现为通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程的逻辑设备、分立的门或晶体管逻辑、分立的硬件组件或设计为执行本文所述功能的任何适当的组合。 - 中国語 特許翻訳例文集

図1の実施形態において、送信器12は、逆高速フーリエ変換(IFFT)ブロック21、第1補正回路22、第1ディジタル・アナログ変換器(DAC)23、第2DAC24、第1低域フィルタ25、第2低域フィルタ26、送信局部発振器27、送信周波数合成器(シンセサイザ、synthesizer)28、送信移相器(位相シフタ、phase shifter)29、同相送信ミキサ(混合器、mixer)30、直交位相送信ミキサ31、加算器32、および電力アンプ33を含んでいる。

在图 1的实施例中,发射器 12包括逆快速傅立叶变换 (IFFT)块 21、第一校正电路22、第一数 -模转换器 (DAC)23、第二 DAC 24、第一低通滤波器 25、第二低通滤波器 26、发射本机振荡器 27、发射频率合成器 28、发射移相器 29、同相发射混频器 30、正交相位发射混频器 31、求和器 32及功率放大器 33。 - 中国語 特許翻訳例文集

本明細書で開示された実施形態に関連して説明された様々な例示的な論理回路、論理ブロック、モジュール、および回路は、本明細書で説明された機能を行うように設計された汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)もしくは他のプログラマブル論理デバイス、個別のゲートもしくはトランジスタ論理回路、個別のハードウェアコンポーネント、またはそれらの任意の組合せで実現または実行することができる。

用于执行本申请所述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路(ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件或者其任意组合,可以实现或执行结合本申请所公开实施例描述的各种示例性的逻辑、逻辑框图、模块和电路。 - 中国語 特許翻訳例文集

この中に開示された実施形態に関連して記述された様々な例示の論理ブロック、モジュール、回路は、この中に記述された機能を行うために設計された汎用プロセッサ、デジタルシグナルプロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラム可能な論理装置、個別のゲートまたはトランジスターロジック、個別のハードウェア部品またはその任意の組み合わせで実装または実行されるかもしれない。

结合本文所公开的实施例描述的各种解说性逻辑板块、模块、和电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文所描述功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

一般的な構成における画像データ受信回路6は、上記のように列方向に配置される10個のデータ転送回路が使用する10本のツイストペア線が差動入力端に接続される10個の差動増幅回路と、該10個の差動増幅回路を列選択回路5が列毎に出力する各列選択信号の出力タイミングに同期して一括してアクティブにする1つの制御信号を発生する回路とを備えている。

一般构成的图像数据接收电路 6具有如上配置于列方向的 10个数据传输电路所使用的 10条双绞线连接到差动输入端的 10个差动放大电路、产生使该 10个差动放大电路与列选择电路 5对每列输出的各列选择信号的输出定时同步地一并成为有源的 1个控制信号的电路。 - 中国語 特許翻訳例文集

代替的に、プロセッサ604と、バスインターフェース608と、(アクセス端末のケースにおける)ユーザインターフェース612と、(示していない)サポート回路と、単一のチップに一体化している機械読取可能媒体606の少なくとも一部とを備えた、ASIC(特定用途向け集積回路)により、あるいは、1つ以上のFPGA(フィールドプログラム可能ゲートウェイ)により、PLD(プログラム可能論理デバイス)により、制御装置により、状態機械により、ゲート論理により、ディスクリートハードウェアコンポーネントにより、他の何らかの適した回路により、またはこの開示全体を通して記述したさまざまな機能性を実行できる回路の任意の組み合わせにより、処理システム600を実現してもよい。

或者,处理系统 600可通过具有处理器 604、总线接口 608、用户接口 612(在接入终端的状况下 )、支持电路 (未展示 )及集成到单个芯片中的机器可读媒体 606的至少一部分的 ASIC(专用集成电路 )来实施,或通过一个或一个以上 FPGA(现场可编程门阵列 )、PLD(可编程逻辑装置 )、控制器、状态机、门控逻辑 (gated logic)、离散硬件组件或任何其它合适电路或可执行本发明通篇所描述的各种功能性的电路的任何组合来实施。 - 中国語 特許翻訳例文集

本明細書で開示した実施形態に関連して説明した様々な例示の論理、論理ブロック、モジュールおよび回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、書き換え可能なゲート配列(FPGA)、または他のプログラム可能論理回路、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェア構成要素、または本明細書に記載の機能を実行するよう設計されたこれらのいかなる組合せでも実施または実行することができる。

结合本文公开的实施例所描述的各种说明性的逻辑、逻辑块、模块以及电路可以用被设计为执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路(ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或者其任意组合来实现或执行。 - 中国語 特許翻訳例文集

ビデオエンコーダ22およびビデオデコーダ28はそれぞれ、1つまたは複数のマイクロプロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、ディスクリート論理、ソフトウェア、ハードウェア、ファームウェア、またはそれらの任意の組合せ、として実装され得る。

视频编码器 22及视频解码器 28可各自实施为一个或一个以上微处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)、离散逻辑、软件、硬件、固件或其任何组合。 - 中国語 特許翻訳例文集

ICは、本明細書で述べた機能を実行するように設計された汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、またはプログラマブル論理デバイス、ディスクリートまたはトランジスタ論理、ディスクリートハードウェア部品、電気部品、光学部品、機械部品、またはその任意の組み合わせを備えて良く、そしてICは、IC内部、IC外部、またはその両方にあるコードまたは命令を実行し得る。

IC可以包括设计为执行本申请所描述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件、电组件、光组件、机械组件或者其任意组合,并且 IC可以执行代码或指令,这些代码或指令位于 IC之内、IC之外或二者中。 - 中国語 特許翻訳例文集

ここに開示された態様に関連して説明された、さまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレー(FPGA)または他のプログラマブル論理デバイス、離散ゲートまたはトランジスタ論理、離散ハードウェアコンポーネント、または、ここに説明された機能を実行するように設計された、それらの任意の組み合わせによって、実施または実行されることができる。

可用经设计以执行本文中所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列(FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任一组合来实施或执行结合本文中所揭示的方面而描述的各种说明性逻辑块、模块和电路。 - 中国語 特許翻訳例文集

ここに開示された実施形態に関連して説明された、さまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレー(FPGA)または他のプログラマブル論理デバイス、離散ゲートまたはトランジスタ論理、離散ハードウェアコンポーネント、または、ここに説明された機能を実行するように設計された、それらの任意の組み合わせによって、制御されることもできる。

结合本文所揭示的实施例而描述的各种说明性逻辑块、模块和电路可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来控制。 - 中国語 特許翻訳例文集

ハードウェア実現について、チャネル推定に使用される処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、ディジタル信号プロセッサ(DSP)、ディジタル信号処理デバイス(DSPD)、プログラマブル論理デバイス(PLD)、フィールド・プログラマブル・ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサ、ここに説明されている機能を実行するように設計されている他の電子ユニット、またはこれらの組み合わせで実現可能である。

专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)、处理器、控制器、微控制器、微处理器、设计用于执行本文所述功能的其它电子单元或它们的组合。 - 中国語 特許翻訳例文集

その代わりに、処理システム600は、プロセッサ604、バスインターフェース608、ユーザーインターフェース612(アクセス端末の場合)、サポート回路構成要素(図示せず)、および機械可読媒体606の少なくとも一部が単一のチップに組み込まれた、ASIC(特定用途向け集積回路)によって、または1つ以上のFPGA(フィールドプログラマブルゲートアレー)、PLD(プログラマブル論理デバイス)、制御装置、ステートマシン、ゲート論理、離散ハードウェアコンポーネント、または任意の他の適切な回路構成要素、または、この開示を通して説明されたさまざまな機能性を行うことのできる任意の組み合わせの回路によって、実行されることもできる。

或者,处理系统 600可用具有处理器 604、总线接口 608、用户接口 612(在接入终端的情况下 )、支持电路 (未图示 )和集成到单个芯片中的机器可读媒体 606的至少一部分的 ASIC(专用集成电路 )来实施,或用一个或一个以上 FPGA(现场可编程门阵列 )、PLD(可编程逻辑装置 )、控制器、状态机、门控逻辑、离散硬件组件或任何其它合适电路或可执行贯穿本发明而描述的各种功能性的电路的任一组合来实施。 - 中国語 特許翻訳例文集

本開示に関連して説明した様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ信号(FPGA)または他のプログラマブル論理デバイス(PLD)、個別ゲートまたはトランジスタ論理、個別ハードウェア構成要素、あるいは本明細書で説明した機能を実行するように設計されたそれらの任意の組合せを用いて実装または実行できる。

可以使用设计用于执行本文所描述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或晶体管逻辑、分立硬件元件或它们的任意组合来实现或执行与本发明相结合来描述的各种说明性的逻辑框、模块与电路。 - 中国語 特許翻訳例文集

1 2 次へ>




   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS