例文 |
「アドレス解像」の部分一致の例文検索結果
該当件数 : 15件
行アドレス503は、画素部11の各行に対するアドレスを示しており、行アドレスデコーダ14L,14Rの入力である行カウント値S15との対応を示している。
行地址 503示出与作为用于行地址解码器 14L和 14R的输入的行计数值 S15对应的像素部分 11的行的各个地址。 - 中国語 特許翻訳例文集
高解像度テレビ(HDTV)信号等のビデオデータストリームは、例えば、MACアドレス等のアドレスに含まれるグループ番号により、相互に区別される。
例如,视频数据流,诸如高清晰度电视(HDTV)信号,由包括在地址 (诸如 MAC地址 )中的组数进行相互区分。 - 中国語 特許翻訳例文集
アドレスデコーダ120、行選択回路130、タイミング制御回路140、およびセンサコントローラ150により画素駆動部が構成される。
地址解码器 120、行选择电路 130、定时控制电路 140和传感器控制器 150形成像素驱动单元。 - 中国語 特許翻訳例文集
固体撮像素子1は、奇数行と偶数行の行選択信号を保持するための選択記憶部13L,13R、行カウント値S15に対応する1行を選択する行アドレスデコーダ14L,14R、行アドレス生成部15、タイミング生成部16、行カウンタ制御部18を有する。
固态图像拾取元件 1包括用于分别存储用于奇数行和偶数行的行选择信号的选择存储单元13L和13R、用于选择与行计数值S15对应的一行的行地址解码器 14L和 14R、行地址产生单元 15、定时产生单元 16、以及行计数器控制单元 18。 - 中国語 特許翻訳例文集
バッファアドレス生成手段210は、復号化パラメータ、DMA入力データ、及びDMAバーストサイクルを受け取る入力端子を有し、復号化パラメータ及びDMAバーストサイクルに従ってブロックバッファアドレスを導き、DMA入力データを参照ピクセルデータ端子を通じて可変サイズブロックバッファ内のメモリ位置に転送する。
缓冲器地址生成单元 210具有用于接收解码参数、 DMA输入数据和 DMA突发循环的输入端子,根据解码参数和DMA突发循环,导出块缓冲器地址,并通过参照像素数据端子,将 DMA输入数据转发到可变容量块缓冲器内的存储位置。 - 中国語 特許翻訳例文集
バッファアドレス生成手段310は、復号化パラメータ、DMA入力データ、及びDMAバーストサイクルを受け取る入力端子を有し、復号化パラメータ及びDMAバーストサイクルに従ってブロックバッファアドレスを導き、DMA入力データを参照ピクセルデータ入力端子を通じてパディング手段350に転送する。
缓冲器地址生成单元 310具有用于接收解码参数、 DMA输入数据和 DMA突发循环的输入端子,根据解码参数和DMA突发循环,导出块缓冲器地址,并通过参照像素数据输入端子,将 DMA输入数据转发到填充单元 350。 - 中国語 特許翻訳例文集
バッファアドレス生成手段410は、復号化パラメータ、DMA入力データ、及びDMAバーストサイクルを有し、復号化パラメータ及びDMAバーストサイクルに従ってブロックバッファアドレスを導き、DMA入力データを参照ピクセルデータ端子を通じて可変サイズブロックバッファ内のメモリ位置に転送する。
缓冲器地址生成单元 410具有解码参数、 DMA输入数据和 DMA突发循环,根据解码参数和 DMA突发循环,导出块缓冲器地址,并通过参照像素数据端子,将 DMA输入数据转发到可变容量块缓冲器内的存储位置。 - 中国語 特許翻訳例文集
単位画素2aでは、増幅トランジスタ23はオンしているが、アドレストランジスタ24が選択解除によりオフしたので、ドレイン端子が電源から切り離された状態となる。
在单位像素 2a中,虽然放大晶体管 23导通,但由于地址晶体管 24基于选择解除而被截止,因此漏极端子成为从电源被切断的状态。 - 中国語 特許翻訳例文集
バッファアドレス生成手段210は、復号化パラメータ201とDMAバーストサイクル221とに従ってブロックバッファアドレスを導き、メモリアクセス調停手段110(図1)からのDMA入力データ212を、参照ピクセルデータ端子を通じて参照ピクセルデータ241として可変サイズブロックバッファ240内のメモリ位置に転送する。
缓冲器地址生成单元 210根据解码参数 201和 DMA突发循环 221导出块缓冲器地址,并通过参照像素数据端子,将来自内存访问仲裁单元 110(图 1)的 DMA输入数据212转发到可变容量块缓冲器 240内的存储位置作为参照像素数据 241。 - 中国語 特許翻訳例文集
バッファアドレス生成手段410は、復号化パラメータ401及びDMAバーストサイクル421に従ってブロックバッファアドレスを導き、メモリアクセス調停手段110(図1)からのDMA入力データ412をバッファリングされたピクセルデータ452としてパディング手段450に参照ピクセルデータ入力端子を通じて転送する。
缓冲器地址生成单元 410根据解码参数 401和 DMA突发循环 421导出块缓冲器地址,并通过参照像素数据输入端子,将来自内存访问仲裁单元 110(图 1)的 DMA输入数据 412转发到填充单元 450作为缓冲后的像素数据 452。 - 中国語 特許翻訳例文集
本CMOSイメージセンサ100は、画素アレイ部110、アドレスデコーダ120、行選択回路130、タイミング制御回路140、センサコントローラ150、および読み出し回路(AFE)160を有する。
CMOS图像传感器 100包括像素阵列单元 110、地址解码器 120、行选择电路 130和定时控制电路 140、传感器控制器 150和读取电路 (AFE)160。 - 中国語 特許翻訳例文集
バッファアドレス生成手段310は、復号化パラメータ301及びDMAバーストサイクル321に従ってブロックバッファアドレスを導き、メモリアクセス調停手段110(図1)からのDMA入力データ312を自身の参照ピクセルデータ端子341を通じて可変サイズブロックバッファ340内のメモリ位置に転送する。
缓冲器地址生成单元 310根据解码参数 301和 DMA突发循环 321导出块缓冲器地址,并通过自身的参照像素数据端子 341,将来自内存访问仲裁单元 110(图 1)的DMA输入数据 312转发到可变容量块缓冲器 340内的存储位置。 - 中国語 特許翻訳例文集
また、カラム処理回路113は、シフトレジスタやアドレスデコーダなどによって構成される水平駆動部を備え、水平駆動部による選択走査により、カラム処理回路113で信号処理された画素信号が順番に出力回路114に出力される。
另外,列处理电路 113设置有由移位寄存器、地址解码器等构成的水平驱动部,利用水平驱动部的选择和扫描,将已经由列处理电路 113信号处理的像素信号顺序输出到输出电路 114。 - 中国語 特許翻訳例文集
すなわち、(1)の場合、最も後に復号化したピクチャの画像データ、マクロブロック情報およびピクチャ管理情報は、エラーがある復号化対象ピクチャの実体データとして、同じデータが複数存在することになるが、(2)の場合は、エラーがある復号化対象ピクチャの画像データ、マクロブロック情報およびピクチャ管理情報として、最も後に復号化されたピクチャの画像データ、マクロブロック情報およびピクチャ管理情報のピクチャメモリ103内のアドレスが示されるだけであり、実体データは1つだけですむ。
也就是,在 (1)的情况下,对于最后解码了的图像的图像数据、宏块信息以及图像管理信息,多数存在相同数据,以作为有错误的解码对象图像的实质数据,但是,在 (2)的情况下,只是示出最后被解码了的图像的图像数据、宏块信息以及图像管理信息的图像存储器 103内的地址,以作为有错误的解码对象图像的图像数据、宏块信息以及图像管理信息,因此只存在一个实质数据即可。 - 中国語 特許翻訳例文集
垂直駆動回路112は、条件に応じて1行や全行の画素行を選択するシフトレジスタやアドレスデコーダ、選択された画素行に駆動パルスを通すスイッチング回路、それをバッファリングして画素駆動線を駆動するバッファ回路などによって構成され、画素部111の各単位画素を、全画素同時、行単位、あるいは、画素単位で駆動する画素駆動部である。
垂直驱动电路 112由根据条件选择一行或所有行像素行的移位寄存器或地址解码器、将驱动脉冲传递到选择的像素行的切换电路、缓冲该驱动脉冲并驱动像素驱动线的缓冲电路等构成,并且所述垂直驱动电路是以像素为单位、以行为单位或对所有像素同时地驱动像素部 111的每一个单元像素的像素驱动部。 - 中国語 特許翻訳例文集
例文 |