「アレイロジック」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > アレイロジックの意味・解説 > アレイロジックに関連した中国語例文


「アレイロジック」の部分一致の例文検索結果

該当件数 : 257



<前へ 1 2 3 4 5 6 次へ>

ステップS77の判別結果がYESであればステップS83に進み、顔検出枠FDの現在の位置およびサイズを顔画像情報としてレジスタRGST1に登録する。

如果步骤 S77的判别结果为“是”,则进入到步骤 S83,并将面部检测框 FD的当前位置及尺寸作为面部图像信息登录至寄存器 RGST1。 - 中国語 特許翻訳例文集

割り込み要因がコントローラ103からの復帰信号であれば、エンジン制御用のMPU104aはシリアル通信を介して、コントローラから省電力動作モード2へのモード移行コマンド2を受信する(S906)。

在由来自控制器 103的返回信号导致中断的情况下,引擎控制 MPU104a通过串行通信接收来自控制器 103的模式切换命令 #2(步骤 S906)。 - 中国語 特許翻訳例文集

一般に、トランスペアレントクロック115は、IEEE1588v2パケットを、そのパケットが受信された時点からそのパケットがノードによって伝送される時点までの間の、そのパケットの滞留時間で更新する。

一般地,透明时钟 115利用在接收分组时与节点发送分组时之间的其驻留时间来更新 IEEE1588v2。 - 中国語 特許翻訳例文集

本構成の場合、たとえば画素アレイの行数が1ブロック分で満たされ、ブロックが列方向に並ぶだけの場合は、全ての回路を同一半導体基板上に形成することも可能である。

在该配置的情况下,当像素阵列的行数是一个块中的行数,并且仅在列方向布置各块时,可以在同一半导体基底上形成所有的电路。 - 中国語 特許翻訳例文集

画像センサ・アレイ320から出力されるアナログ出力信号は、増幅され、アナログ−デジタル(A/D)変換回路1218によってデジタル・データに変換される。

从图像传感器阵列 320输出的模拟输出信号经放大且由模 /数 (A/D)转换器电路 1218转换为数字数据。 - 中国語 特許翻訳例文集

画像センサアレイ230から出力されるアナログ出力信号は、アナログ−デジタル(A/D)変換器回路1218によって増幅されてデジタルデータに変換される。

将从图像传感器阵列 230输出的模拟输出信号放大且由模 /数 (A/D)转换器电路1218将其转换为数字数据。 - 中国語 特許翻訳例文集

例えば、図3には、図2のCostasアレイパターンをリソース要素のブロック全体にわたって分散させることによって形成されるCostasアレイパターンが示されており、図3のブロックは、36副搬送波と6シンボルからなるグループ上に記入されている。

例如,图 3示出一个 Costas阵列模式,它通过将图 2的 Costas阵列模式分布于资源单元块来形成,图 3的块尺寸为 (being dimensioned over)一组 36个副载波和 6个符号。 - 中国語 特許翻訳例文集

図11に示すように、コントローラ134は、基地局ノード28の共通パイロット信号のためのCostasアレイパターンおよび基地局ノード28の専用パイロット信号のためのCostasアレイパターンを含む、ブロックに利用されるCostasアレイパターンの知識を含む、メモリ、レジスタ、または他の適切な記憶素子136などを含む。

如图 11所示,控制器 134包括例如存储器、寄存器或者其它适当存储元件 136,它包含用于块的 Costas阵列模式的知识,其中包括基站节点 28的公共导频信号的 Costas阵列模式和基站节点 28的专用导频信号的 Costas阵列模式。 - 中国語 特許翻訳例文集

この読み取りの実行中、CPU40は、読み取りが完了したブロックの有無を判別し(ステップS30)、読み取りが完了したブロックがあれば(ステップS30;Yes)、そのブロックの読取画像データをRAM41の画像バッファーから読み出してホストコンピューター200へ転送する処理を開始し(ステップS31)、転送が完了したら画像バッファー内の当該ブロックの読取画像データを削除する。

在该读取的执行中,CPU40判别有无读取完成的信息块 (步骤S30),若有读取完成的信息块 (步骤 S30;是 ),则开始将该信息块的读取图像数据从 RAM41的图像缓冲存储器中读出并向主计算机 200传送的处理 (步骤 S31),若传送完成,则删除图像缓冲存储器内的该信息块的读取图像数据。 - 中国語 特許翻訳例文集

この読み取りの実行中、CPU40は、読み取りが終了したブロックの有無を判別し(ステップS30)、読み取りが終了したブロックがあれば(ステップS30;Yes)、そのブロックの読取画像データをRAM41の画像バッファーから読み出してホストコンピューター200へ転送する処理を開始し(ステップS31)、転送が終了したら画像バッファー内の当該ブロックの読取画像データを削除する。

在此读取的执行中,CPU40判别有无读取已结束的块 (步骤 S30)。 若有读取已结束的块 (步骤 S30;是 ),CPU40则开始从 RAM41的图像缓存器中读出此块的读取图像数据,并向主计算机 200转送的处理 (步骤 S31),若转送结束,则删除图像缓存器内的该块的读取图像数据。 - 中国語 特許翻訳例文集


この読み取りの実行中、CPU40は、読み取りが完了したブロックの有無を判別し(ステップS60)、読み取りが完了したブロックがあれば(ステップS60;Yes)、そのブロックの読取画像データをRAM41の画像バッファーから読み出してホストコンピューター200へ転送する処理を開始し(ステップS61)、転送が完了したら画像バッファー内の当該ブロックの読取画像データを削除する。

在该读取的执行中,CPU40判别有无读取完成的信息块 (步骤 S60),若有读取完成的信息块 (步骤 S60;是 ),则开始将该信息块的读取图像数据从 RAM41的图像缓冲存储器中读出并向主计算机200传送的处理(步骤S61),若传送完成,则删除图像缓冲存储器内的该信息块的读取图像数据。 - 中国語 特許翻訳例文集

例えば「ブロック1」に有効画素を読み出すための設定をし、「ブロック2」ではADダミー信号を読み出すための設定をしておけば、Vリセット信号が入力され、そのときにイメージエリア20が遮光状態であれば、有効画素の読み出しが行われるようになる。

例如,在“块 1”中作出用于读取有效像素的设定并且在“块 2”中作出用于读取 AD伪信号的设定的情况中,如果当 V重置信号输入时图像区域 20处于遮光状态,则执行有效像素的读取。 - 中国語 特許翻訳例文集

当業者であればさらに、本明細書で開示された実施形態に関連して記載された例示的なさまざまな論理ブロック、モジュール、回路、およびアルゴリズム・ステップは、電子的なハードウェア、コンピュータ・ソフトウェア、あるいはこれら両方の組み合わせとして実現されることを認識するであろう。

所属领域的技术人员将进一步了解,结合本文中所揭示的实施例而描述的各种说明性逻辑块、模块、电路及算法步骤可实施为电子硬件、计算机软件或两者的组合。 - 中国語 特許翻訳例文集

よって、36×6ブロックに、第2のパターンが元のパターンの時間・周波数シフトバージョンである2つのCostasアレイパターン、すなわち、合計12パイロットシンボルが生じる。

因此,存在两个 Costas阵列模式,即 36×6块中的总共 12个导频符号,其中第二模式为原始模式的时间 -频率位移形式。 - 中国語 特許翻訳例文集

また、例えば、ASIC34が負論理(アクティブ・ロー)で動作する場合であって、ASIC34がパルス信号の立ち下がりのエッジを検知して信号を受け付けるよう構成されている場合には、第1の信号と第2の信号とが互いに立ち下がりエッジを有するパルス信号であって、ASIC34のエッジの検知に必要なだけのパルス幅を有するパルス信号であればよく、互いに同じパルス幅でなくともよい。

例如,当 ASIC 34按负逻辑 (低电平有效 )操作并且被构成为检测脉冲信号的下降沿而接收信号时,第一信号和第二信号都是具有下降沿并且具有 ASIC 34检测该沿所需要的足够脉冲宽度的脉冲信号,这些信号可以具有不同的脉冲宽度。 - 中国語 特許翻訳例文集

この中に開示された実施形態に関連して記述された様々な例示の論理ブロック、モジュール、回路は、この中に記述された機能を行うために設計された汎用プロセッサ、デジタルシグナルプロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラム可能な論理装置、個別のゲートまたはトランジスターロジック、個別のハードウェア部品またはその任意の組み合わせで実装または実行されるかもしれない。

结合本文所公开的实施例描述的各种解说性逻辑板块、模块、和电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文所描述功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

【図9】図8のCostasアレイベースパターンをシフトすることによって導出された、基地局から送信される複数のデータストリームの専用パイロット信号として使用するために情報フレームのサブブロック上に印加されたCostasアレイパターンを示す図である。

图 9是通过使图 8的 Costas阵列基本模式位移所得出并且应用到信息帧子块以便用作从基站所传送的多个数据流的专用导频信号的 Costas阵列模式的图示。 - 中国語 特許翻訳例文集

この特定の例において、図6のCostasアレイベースパターンは、図3のCostasアレイベースパターンとは異なるが、36副搬送波および時間における6シンボルのブロック上に提供されており、図3に示す型の2つのCostasアレイパターンから導出されるものであることに留意されたい。

注意,在这个具体示例中,图 6的 Costas阵列基本模式与图 3不同,但是通过时间上的 6个符号和 36个副载波的块来提供,并且从图 3所示类型的两个 Costas阵列模式来得出。 - 中国語 特許翻訳例文集

ステップ614で、PEアクションがドロップでない場合は、ステップ616で、受信フラグメントは、受信フラグメントが1つまたは複数のフラグメント間テストに失敗するかどうか判断するために、もしあれば同じPEに関連する他の受信されたフラグメントと比較される。

如果,在步骤 614,PE行为不是放弃,则在步骤 616,将所述接收片段与关联于相同PE的其他接收片段 (如果存在 )相比较,以确定接收片段是否在一个或多个片段间测试失败。 - 中国語 特許翻訳例文集

当業者であれば、ステップ710の計算は実行するのが比較的簡単ではあるが、かようにカウントされたターゲットパルスの数Npは一般にTX漏れ信号および他のジャマーの両方に起因するパルスを含んでいるのは理解できるであろう。

所属领域的技术人员将了解,虽然步骤 710的计算实施起来可相对简单,但如此计数的目标脉冲的数目 Np通常可包括可归于 TX泄漏信号和其它干扰的脉冲。 - 中国語 特許翻訳例文集

回路ブロック200は半導体基板SUB2A上にアレイ状に敷き詰められており、それらは一斉に並列動作しながら各々の回路ブロック200内で選択された画素のデータを判定し、光子の入射数をカウントしている。

在半导体基底 SUB2A上以阵列布置电路块 200,并且每次并行操作以对来自每个电路块 200中选择的像素的数据进行判决,并且计数输入光子的数目。 - 中国語 特許翻訳例文集

上記調整処理において、プロセッサは、電気消費量などによるCO2総排出量を外部システムから取得し、CO2総排出量が基準値以上であれば、紙の廃棄量の低減を促す処理を実行し、CO2総排出量が基準値未満であれば、紙の廃棄量の増加を促す処理を実行する。

在上述调整处理中,处理器从外部系统取得由电力消耗量等引起的 CO2总排放量,如 CO2总排放量大于等于基准值,则执行促使纸张作废量减少的处理,如 CO2总排放量不足基准值,则执行促使纸张作废量增加的处理。 - 中国語 特許翻訳例文集

プログラム・コード404がソフトウェアで実装され汎用コンピュータ上で実行されると本明細書で述べられているが、当業者であれば、特定用途向け集積回路(ASIC)または他のハードウェア回路等のハードウェアを使用してもタスク管理方法を実装できることを理解するだろう。

尽管在此将程序代码 404描述为在软件中执行和在通用计算机上执行,但是本领域技术人员能够认识到,可替换地,可以利用诸如专用集成电路 (ASIC)或者其它硬件电路的硬件来实现该任务管理的方法。 - 中国語 特許翻訳例文集

【図4】図3のCostasアレイベースパターンをシフトすることによって導出された、基地局の第2のアンテナの共通パイロット信号として使用するために情報フレームのブロック上に印加されたCostasアレイパターンを示す図である。

图 4是通过使图 3的 Costas阵列基本模式位移所得出并且应用到信息帧块以便用作基站的第二天线的公共导频信号的 Costas阵列模式的图示。 - 中国語 特許翻訳例文集

【図7】図6のCostasアレイベースパターンをシフトすることによって導出された、基地局から送信される第2のデータストリームの専用パイロット信号として使用するために情報フレームのブロック上に印加されたCostasアレイパターンを示す図である。

图 7是通过使图 6的 Costas阵列基本模式位移所得出并且应用到信息帧块以便用作从基站所传送的第二数据流的专用导频信号的 Costas阵列模式的图示。 - 中国語 特許翻訳例文集

【図1】トランスペアレントクロックを含む分散アーキテクチャ内で共通時間基準を配信するための方法の例示的な実施形態を示す概略図である。

图 1是示出在包括透明时钟的分布式架构中分发共同时间基准的方法的示例性实施例的示意图; - 中国語 特許翻訳例文集

図1は、トランスペアレントクロック115を含む分散アーキテクチャ内で共通時間基準を配信するための方法の例示的な実施形態を示す概略図100である。

图 1是示出在包括透明时钟 115的分布式架构中分发共同时间基准的方法的示例性实施例的示意图 100。 - 中国語 特許翻訳例文集

当業者であれば分かるように、上述のプラグインのいずれかによって提供される機能は、例えば、元のクライアント・アプリケーション・プログラム若しくはサーバ・アプリケーション・プログラム又はIPスタック管理プログラムのコードに追加する又はそれらを改変することといった他の適切ないずれかの手段によって、代わりに提供することができる。

如本领域技术人员将理解的,由上述任何插件提供的功能可替代地由任何其他适当手段提供,如通过添加或修改原始客户端或服务器应用程序或 IP栈管理程序的代码而提供。 - 中国語 特許翻訳例文集

ハードウェアインプリメンテーションにおいて、例えば、処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブルロジックデバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、制御装置、マイクロ制御装置、マイクロプロセッサ、電子デバイス、ここで記述する機能を実行するように設計されている他のデバイスユニット、および/またはこれらを組み合わせたもの内で実現してもよい。

在硬件实现中,例如,处理单元可在一个或更多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、电子器件、设计成执行本文中描述的功能的其他设备单元、和 /或其组合内实现。 - 中国語 特許翻訳例文集

ハードウェア実現について、チャネル推定に使用される処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、ディジタル信号プロセッサ(DSP)、ディジタル信号処理デバイス(DSPD)、プログラマブル論理デバイス(PLD)、フィールド・プログラマブル・ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサ、ここに説明されている機能を実行するように設計されている他の電子ユニット、またはこれらの組み合わせで実現可能である。

专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)、处理器、控制器、微控制器、微处理器、设计用于执行本文所述功能的其它电子单元或它们的组合。 - 中国語 特許翻訳例文集

ハードウェア実装の場合、処理ユニットは、1つまたは複数の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブル論理デバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサ、本明細書で説明する機能を実行するように設計された他の電子ユニット、またはそれらの組合せの中で実装できる。

对于硬件实施方案来说,处理单元可实施于一个或一个以上专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理装置 (DSPD)、可编程逻辑装置 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、经设计以执行本文中所描述的功能的其它电子单元或其组合内。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或上述各项的组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,这些处理单元可以在一个或多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列(FPGA)、处理器、控制器、微控制器、微处理器、设计成执行本文中所描述功能的其他电子单元、或其组合内实现。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロプロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现而言,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、被设计用于执行本文描述的功能的其它电子单元或者上述内容的组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,这些处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑设备 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本文所描述的功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑设备 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集

ビデオクリップは、画像センサアレイ1210の複数の画素をまとめ合わせて(たとえば、画像センサアレイ1210のそれぞれ4行×4列の領域内の同じ色の画素をまとめる)、より低い解像度のビデオ画像フレームを生成することによって作製される。

视频剪辑是通过将图像传感器阵列 1210的多个像素一起求和 (例如,对图像传感器阵列 1210的每一 4列 x4行区内的相同色彩的像素进行求和 )以形成较低分辨率的视频图像帧而产生的。 - 中国語 特許翻訳例文集

このカメラ情報は、例えばAVCHD規格であれば、モディファイドデジタルビデオパック(MDP:Modified Digital Video Pack)にストリームファイルとして記録することが可能である。

该照相机信息能够作为符合例如 AVCHD标准的流文件记录到修改数字视频分组 (modified digital video pack,MDP)上。 - 中国語 特許翻訳例文集

図1に示すように、本実施形態に係る固体撮像装置10は、半導体基板(チップ)11上に、画素アレイ部12、垂直駆動回路13、カラム回路群14、水平駆動回路15、水平信号線16、出力回路17、制御回路18および負電圧生成回路19などが搭載されたシステム構成となっている。

如图 3所示,根据该实施例的固态成像装置 10包括半导体衬底 (芯片 )11上的像素阵列 12、垂直驱动电路 13、列电路组 14、水平驱动电路 15、垂直信号线 16、输出电路 17、控制单元 18,以及负电压发生电路 19。 - 中国語 特許翻訳例文集

本開示に関連して説明した様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ信号(FPGA)または他のプログラマブル論理デバイス(PLD)、個別ゲートまたはトランジスタ論理、個別ハードウェア構成要素、あるいは本明細書で説明した機能を実行するように設計されたそれらの任意の組合せを用いて実装または実行できる。

可以使用设计用于执行本文所描述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或晶体管逻辑、分立硬件元件或它们的任意组合来实现或执行与本发明相结合来描述的各种说明性的逻辑框、模块与电路。 - 中国語 特許翻訳例文集

ここでの開示に関連して説明した、さまざまな実例となる論理ブロック、モジュール、および、回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラマブル論理デバイス、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェアコンポーネント、あるいは、ここで説明した機能を実行するために設計されたこれらの何らかの組み合わせで、実現または実行してもよい。

可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来实施或执行结合本文的揭示内容而描述的各种说明性逻辑块、模块及电路。 - 中国語 特許翻訳例文集

ビデオ・クリップは、低解像度のビデオ画像フレームを生成するために、画像センサ・アレイ320の複数の画素を合わせる(例えば、画像センサ・アレイ320の各4行4列の領域内で同じ色の画素を合わせる)ことによって生成される。

视频剪辑是通过将图像传感器阵列 320的多个像素一起求和 (例如,对图像传感器阵列 320的每一 4列×4行区内的相同色彩的像素进行求和 )以形成较低分辨率的视频图像帧而产生的。 - 中国語 特許翻訳例文集

所望であれば、メディアプロダクション28を、1つ以上の仮想アセット12を消費者に提供する製品へとグループ化、またはパッケージ化するのに使用することができる。

如果期望,则媒体产品 28能够用于将一个或多个虚拟资产 12组合或打包成用于消费者的产品供应。 - 中国語 特許翻訳例文集

当業者であれば分かるように、本発明の実施形態はIPv6に関して説明されたが、他の実施形態は、固有のネットワーク・アドレスをアプリケーション・プログラムの所与のインスタンスに動的に割り当てるための適切な機構を備える他のプロトコルを用いることができる。

如本领域技术人员将理解的,尽管关于 IPv6描述了本发明实施例,但是其他实施例可使用具有用于动态分配唯一网络地址到给定应用程序实例的适当机制的其他协议。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールド・プログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロプロセッサ、および/または、本明細書に記載された機能を実行するように設計されたその他の電子ユニット、またはこれらの組み合わせ内に処理ユニットが実装される。

对于硬件实施方案来说,处理单元可实施于一个或一个以上专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理装置 (DSPD)、可编程逻辑装置 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器及 /或经设计以执行本文中所描述的功能的其它电子单元或其组合内。 - 中国語 特許翻訳例文集

ここに開示された態様に関連して説明された、さまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレー(FPGA)または他のプログラマブル論理デバイス、離散ゲートまたはトランジスタ論理、離散ハードウェアコンポーネント、または、ここに説明された機能を実行するように設計された、それらの任意の組み合わせによって、実施または実行されることができる。

可用经设计以执行本文中所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列(FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任一组合来实施或执行结合本文中所揭示的方面而描述的各种说明性逻辑块、模块和电路。 - 中国語 特許翻訳例文集

そうであれば、ステップ133において、基本量子化テーブル値に初期倍率が掛けられ、第1のストリップの圧縮が始まる前に、量子化テーブルメモリ121(図8)にロードされる。

如果是,在步骤 133,将基本量化表值乘以初始比例因子以及在压缩第一条开始前加载到量化表存储器 121(图 8)中。 - 中国語 特許翻訳例文集

なお、上述した実施形態では、WiMAX(IEEE802.16)に基づく無線通信システム1について説明したが、WiMAXに限らず、TDD方式を採用する無線通信システムであればよく、例えば次世代PHSやiBurst(登録商標)システムなどに対しても本発明を適用可能である。

应当注意的是,虽然已在以上实施例中描述了根据 WiMAX(IEEE802.16)的无线通信系统 1,但本发明不限于 WiMAX,并且唯一必须的是无线通信系统采用 TDD方案。 相应地,本发明还适用于例如下一代 PHS或 iBurst(注册商标 )系统。 - 中国語 特許翻訳例文集

<前へ 1 2 3 4 5 6 次へ>




   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS