例文 |
「ディジタル収録」の部分一致の例文検索結果
該当件数 : 54件
各アンテナは、無線周波数(RF)フロントエンド増幅およびフィルタリング、復調、別個のデジタル化、ならびにデジタル復号を有する。
每一天线具有射频 (RF)前端放大和滤波、解调、单独数字化和数字解码。 - 中国語 特許翻訳例文集
ソフトウェアで実施される場合に、ソフトウェアを、マイクロプロセッサ、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、またはディジタル信号プロセッサ(DSP)など、1つまたは複数のプロセッサを使用して実行することができる。
如果以软件实施,则可使用一个或一个以上处理器执行软件,例如,微处理器,专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或数字信号处理器 (DSP)。 - 中国語 特許翻訳例文集
ソフトウェアとして実施されるならば、ソフトウェアは1つまたは複数のプロセッサ、例えばマイクロプロセッサ、特定用途集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)、またはディジタル信号プロセッサ(DSP)において実行される。
如果以软件实施,那么可在例如微处理器、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或数字信号处理器(DSP)等一个或一个以上处理器中执行所述软件。 - 中国語 特許翻訳例文集
7. 前記デジタル信号処理回路において、前記第1の移動平均電力値(PW1)を用いて前記伝達関数同定フィルタ(FILID)の前記フィルタ係数(HA[k])の繰返し演算の収束時間および収束誤差を動的に制御する、システム同定修正強度計算アルゴリズム(ALmu)をさらに備える、ことを特徴とする請求項6に記載の単一トランスデューサを用いた全二重通話回路。
7.根据权利要求 6的单换能器全双工电路,其中,所述数字信号处理电路中的系统识别修正强度计算算法 (ALmu)根据所述第一移动平均功率值 (PW1)来动态地控制所述传递函数识别滤波器 (FILID)的所述滤波器系数 (HA[k])的重复计算的收敛时间和收敛误差。 - 中国語 特許翻訳例文集
必要に応じ、クロストークを表すディジタル値は、送信機403に戻される前に、受信機内の内部バス435により一時記憶のために分離的または集約的のいずれかのやり方でレジスタ436に供給されてよい。
如果需要,代表串扰的数字值可由接收器内的内部总线 435输入寄存器 436,用于在被孤立地或聚集地传回发送器 403之前暂时存储。 - 中国語 特許翻訳例文集
トランシーバ10はRFループバック経路11、送信器12、受信器13、ディジタル信号プロセッサ(DSP)14、シリアル周辺インターフェース(SPI)バス15、およびI/Q較正レジスタ16を含んでいる。
收发器 10包括 RF环回路径 11、发射器 12、接收器 13、数字信号处理器 (DSP)14、串行外围接口 (SPI)总线 15及 I/Q校准寄存器 16。 - 中国語 特許翻訳例文集
無線ネットワーク・インターフェース504(例えば、RF(無線周波数)フロントエンド)が、ディジタル信号をRF信号に変調するための変調器と、受信されたRF信号をディジタル信号に復調するための復調器とを含むことが可能である。
无线网络接口 504(例如,射频 (RF)前端 )可包括用于将数字信号调制到 RF信号的调制器和用于将收到的RF信号解调成数字信号的解调器。 - 中国語 特許翻訳例文集
例えば、クライアントに至るチャンネルのビットローディング能力が最後のLMO周期以後に変化した場合、かかる変化により、上述のように、クライアントはAGのビットローディングパラメータに含まれなくなり得るため、NCは特定のAGからクライアントを除去する。
例如,如果至客户端信道的比特加载能力从最后的 LMO循环起已经改变,那么 NC从特定的 AG移除客户端,如上文的讨论,原因是这类变化可以显示客户端在 AG比特加载参数之外。 - 中国語 特許翻訳例文集
変換部310は、光入力端子305に入力されたデジタル光信号から、オーディオ信号のサンプリング周波数と同じ周波数(例えば、44.1kHz)を持つクロックLRCK、サンプリング周波数の例えば512倍あるいは256倍のマスタークロックMCKと、クロックLRCKの1周期毎に存在するそれぞれ24ビットの左右のオーディオデータLDATA,RDATAと、データの各ビットに同期したビットクロックBCKを生成して、セレクタ316に供給する。
转换单元 310产生具有与音频信号的采样频率相同频率 (如,44.1kHz)的时钟 LRCK、主时钟 MCK(其例如为采样频率的512或 256倍 )、时钟 LRCK的每个周期都出现的左右 24位音频数据 LDATA和 RDATA以及与来自输入到光输入端子 305的数字光信号的数据的每一位同步的位时钟 BCK,并将它们提供到选择器 316。 - 中国語 特許翻訳例文集
送信機23は送受信制御部21からのデジタル信号をアナログ変換、周波数変換、不要波の抑圧を行い、規定の出力電力に増幅してフィルタ24へ出力する。
发送机 23对来自发送和接收控制部件 21的数字信号执行模拟转换、频率转换、非必要波的抑制,将其放大到指定的输出功率,并且将其输出到滤波器 24。 - 中国語 特許翻訳例文集
8. アナログ−デジタル変換器(ADC)にて前記デジタルバージョンを生成する前に、合成されたサンプル・アンド・ホールドアナログ信号の前記単一アナログ信号を、無線周波数(RF)−中間周波数(IF)復調器、IF表面音響波(SAW)フィルタ、および増幅器を通過させること、および、デジタル相関器のバンクによって逆拡散させる前に、前記ADCからの前記デジタルバージョンを、数値制御式発振器(NCO)およびデジタルローパスフィルタ(LPF)を通過させることをさらに具備する請求項6に記載の方法。
在于模 /数转换器 (ADC)处产生所述数字版本之前经由射频 (RF)到中频 (IF)解调器、IF声表面波 (SAW)滤波器和放大器来传递经组合的经取样和保持的模拟信号的所述单一模拟信号; 以及在通过一组数字相关器进行解扩展之前经由数控振荡器 (NCO)和数字低通滤波器(LPF)传递来自所述 ADC的所述数字版本。 - 中国語 特許翻訳例文集
19. アナログ−デジタル変換器(ADC)にて前記デジタルバージョンを生成する前に、前記合成されたサンプル・アンド・ホールドアナログ信号の単一アナログ信号を、無線周波数(RF)−中間周波数(IF)復調器、IF表面音響波(SAW)フィルタ、および増幅器を通過させる手段と、デジタル相関器のバンクによって逆拡散させる前に、前記ADCからの前記デジタルバージョンを、数値制御式発振器(NCO)およびデジタルローパスフィルタ(LPF)を通過させる手段とをさらに備える請求項17に記載の装置。
19.根据权利要求 17所述的设备,其进一步包含: 用于在于模 /数转换器 (ADC)处产生所述数字版本之前经由射频 (RF)到中频 (IF)解调器、IF声表面波 (SAW)滤波器和放大器来传递所述经组合的经取样和保持的模拟信号的单一模拟信号的装置; - 中国語 特許翻訳例文集
本明細書で開示された実施形態に関連して記述されたさまざまな例示的なロジック、論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)あるいはその他のプログラマブル論理デバイス、ディスクリート・ゲートあるいはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または上述された機能を実現するために設計された上記何れかの組み合わせを用いて実現または実施されうる。
可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件,或其经设计以执行本文所描述的功能的任何组合来实施或执行结合本文所揭示的实施例而描述的各种说明性逻辑、逻辑块、模块和电路。 - 中国語 特許翻訳例文集
受信器13は、低ノイズ・アンプ34、受信局部発振器35、受信周波数合成器36、受信移相器37、同相受信ミキサ38、直交位相受信ミキサ39、第3低域フィルタ40、第4低域フィルタ41、第1アナログ・ディジタル変換器(ADC)42、第2ADC43、第2補正回路44、および高速フーリエ変換(FFT)ブロック45を含んでいる。
接收器 13包括低噪声放大器 34、接收本机振荡器 35、接收频率合成器 36、接收移相器 37、同相接收混频器 38、正交相位接收混频器 39、第三低通滤波器 40、第四低通滤波器 41、第一模 -数转换器 (ADC)42、第二 ADC 43、第二校正电路 44及快速傅立叶变换 (FFT)块 45。 - 中国語 特許翻訳例文集
ハードウェア実現について、チャネル推定に使用される処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、ディジタル信号プロセッサ(DSP)、ディジタル信号処理デバイス(DSPD)、プログラマブル論理デバイス(PLD)、フィールド・プログラマブル・ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサ、ここに説明されている機能を実行するように設計されている他の電子ユニット、またはこれらの組み合わせで実現可能である。
专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)、处理器、控制器、微控制器、微处理器、设计用于执行本文所述功能的其它电子单元或它们的组合。 - 中国語 特許翻訳例文集
31. 前記合成されたサンプル・アンド・ホールドアナログ信号を受信し復調する無線周波数(RF)−中間周波数(IF)復調器と、前記合成されたサンプル・アンド・ホールドアナログ信号を受信するIF表面音響波(SAW)フィルタと、前記IF SAWフィルタからの出力を増幅し、前記ADCに渡す増幅器と、前記ADCからの前記出力によって制御される数値制御式発振器(NCO)と、前記NCOからの出力をフィルタリングするデジタルローパスフィルタ(LPF)と、前記LPFからの出力を逆拡散させるデジタル相関器のバンクとをさらに備える請求項29に記載の装置。
射频 (RF)到中频 (IF)解调器,其用于接收并解调所述经组合的经取样和保持的模拟信号; IF声表面波 (SAW)滤波器,其用于接收所述经组合的经取样和保持的模拟信号; - 中国語 特許翻訳例文集
本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくは他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組合せを用いて実施しまたは実行することができる。
结合本公开描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列信号 (FPGA)或其他可编程逻辑器件 (PLD)、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集
本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくはその他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組み合わせを用いて実施または実行することができる。
结合本文公开描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其他可编程逻辑器件(PLD)、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集
本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくはその他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組み合わせを用いて実施または実行することができる。
可使用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置 (PLD)、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合来实施或执行结合本发明所描述的各种说明性逻辑块、模块和电路。 - 中国語 特許翻訳例文集
さらに、本明細書で開示される態様に関連して説明される様々な例示的ロジック、論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、または他のプログラム可能論理装置、ディスクリートゲートまたはトランジスタロジック、ディスクリートハードウェア構成要素、あるいは本明細書に記載の機能を実施するように設計されたそれらの任意の適切な組合せと共に実装または実施することができる。
另外,可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何合适的组合来实施或执行结合本文中所揭示的方面而描述的各种说明性逻辑、逻辑块、模块以及电路。 - 中国語 特許翻訳例文集
本明細書で開示された実施形態に関連して記述されたさまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)あるいはその他のプログラマブル論理デバイス、ディスクリート・ゲートあるいはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または上述された機能を実現するために設計された上記何れかの組み合わせを 用いて実現または実施されうる。
结合本文中所揭示的实施例而描述的各种说明性逻辑块、模块及电路可使用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合来实施或执行。 - 中国語 特許翻訳例文集
ここでの開示に関連して説明した、さまざまな実例となる論理ブロック、モジュール、および、回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラマブル論理デバイス、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェアコンポーネント、あるいは、ここで説明した機能を実行するために設計されたこれらの何らかの組み合わせで、実現または実行してもよい。
可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来实施或执行结合本文的揭示内容而描述的各种说明性逻辑块、模块及电路。 - 中国語 特許翻訳例文集
ビデオエンコーダ22およびビデオデコーダ28はそれぞれ、1つまたは複数のマイクロプロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、ディスクリート論理、ソフトウェア、ハードウェア、ファームウェア、またはそれらの任意の組合せ、として実装され得る。
视频编码器 22及视频解码器 28可各自实施为一个或一个以上微处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)、离散逻辑、软件、硬件、固件或其任何组合。 - 中国語 特許翻訳例文集
図1の実施形態において、送信器12は、逆高速フーリエ変換(IFFT)ブロック21、第1補正回路22、第1ディジタル・アナログ変換器(DAC)23、第2DAC24、第1低域フィルタ25、第2低域フィルタ26、送信局部発振器27、送信周波数合成器(シンセサイザ、synthesizer)28、送信移相器(位相シフタ、phase shifter)29、同相送信ミキサ(混合器、mixer)30、直交位相送信ミキサ31、加算器32、および電力アンプ33を含んでいる。
在图 1的实施例中,发射器 12包括逆快速傅立叶变换 (IFFT)块 21、第一校正电路22、第一数 -模转换器 (DAC)23、第二 DAC 24、第一低通滤波器 25、第二低通滤波器 26、发射本机振荡器 27、发射频率合成器 28、发射移相器 29、同相发射混频器 30、正交相位发射混频器 31、求和器 32及功率放大器 33。 - 中国語 特許翻訳例文集
プロセッサ904は、汎用プロセッサ、中央演算処理装置(central processing unit)(CPU)、マイクロプロセッサ、デジタル信号プロセッサ(digital signal processor)(DSP)、コントローラ、マイクロコントローラ、状態機械、特定用途向け集積回路(application specific integrated circuit)(ASIC)、プログラマブル論理デバイス(programmable logic device)(PLD)、フィールドプログラマブルゲートアレイ(field programmable gate array)(FPGA)などとすることができる。
处理器 904可为通用处理器、中央处理单元 (CPU)、微处理器、数字信号处理器(DSP)、控制器、微控制器、状态机、专用集成电路 (ASIC)、可编程逻辑装置 (PLD)、现场可编程门阵列 (FPGA)等。 - 中国語 特許翻訳例文集
装置100に関して説明される、該機能ブロックの内の1又は複数及び/又は該機能ブロックの内の1又は複数の組合せは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(field programmable gate array)(FPGA)若しくは他のプログラム可能な論理デバイス、ディスクリート・ゲート若しくはトランジスタ・ロジック、ディスクリート・ハードウェア・コンポーネント、又は本明細書記載の諸機能を実行するために設計されたそれ等の任意の適切な組合せ、として具現化されることが出来る。
结合设备 100描述的一个或多个功能块和 /或功能块的一种或多种组合可实现为通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程的逻辑设备、分立的门或晶体管逻辑、分立的硬件组件或设计为执行本文所述功能的任何适当的组合。 - 中国語 特許翻訳例文集
ワイヤレスノードのさまざまな部分は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラム可能ゲートアレイ(FPGA)、プログラム可能論理回路(PLD)、または、他のプログラム可能論理デバイス、ディスクリートゲートまたはトランジスタロジック、ディスクリートハードウェア構成部品、あるいは、ここで説明する機能を実現するように設計されているこれらの任意の組み合わせとともに、実現、または、実行してもよい。
无线节点的各种部分可通过一个或一个以上通用处理器、数字信号处理器(DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)、可编程逻辑装置 (PLD)、其它可编程逻辑组件、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合而进行实施。 - 中国語 特許翻訳例文集
本明細書で開示した実施形態に関して説明した様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、縮小命令セットコンピューティング(RISC)プロセッサ、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラマブル論理デバイス、個別ゲートまたはトランジスタロジック、個別ハードウェア構成要素、あるいは本明細書で説明した機能を実行するように設計されたそれらの任意の組合せを用いて実装または実行できる。
结合本文所公开的实施例描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、精简指令集计算机 (RISC)处理器、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其他可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集
本明細書で開示した実施形態に関連して説明した様々な例示の論理、論理ブロック、モジュールおよび回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、書き換え可能なゲート配列(FPGA)、または他のプログラム可能論理回路、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェア構成要素、または本明細書に記載の機能を実行するよう設計されたこれらのいかなる組合せでも実施または実行することができる。
结合本文公开的实施例所描述的各种说明性的逻辑、逻辑块、模块以及电路可以用被设计为执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路(ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或者其任意组合来实现或执行。 - 中国語 特許翻訳例文集
ICは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラム可能ゲートアレイ(FPGA)または他のプログラム可能論理デバイス、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェアコンポーネント、電気的コンポーネント、光学的コンポーネント、機械的コンポーネント、あるいは、ここで記述した機能を実施するように設計されたこれらの何らかの組み合わせを含んでいてもよく、そして、IC内に、ICの外部に、または双方に存在するコードまたは命令を実行してもよい。
IC可包含通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件、电组件、光学组件、机械组件,或其经设计以执行本文中所描述的功能的任何组合,且可执行驻留于 IC内、IC外或两种情况下的代码或指令。 - 中国語 特許翻訳例文集
本明細書の開示に関連して説明された、様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、ディジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)もしくは他のプログラム可能な論理回路、個別的なゲートもしくはトランジスタ論理、個別的なハードウェアコンポーネント、または本明細書で説明された機能を実行するように設計されたそれらの任意の組み合わせを用いて実施または実行することができる。
可以使用被设计为执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑设备、分立门或者晶体管逻辑、分立硬件部件或者其任意组合,来实现或执行结合本文的公开内容所描述的各种示例性的逻辑框、模块和电路。 - 中国語 特許翻訳例文集
ここに開示されている態様と関連して説明されている種々の例示的論理回路、論理ブロック、モジュールおよび回路は、汎用プロセッサ、ディジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)または他のプログラマブル論理デバイス、離散ゲートまたはトランジスタ論理回路、離散ハードウェアコンポーネント、あるいは、ここに説明されている機能を実行するように設計されているこれらの組み合わせによって実現または実行可能である。
用于执行本文所述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路(ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑、分立硬件组件或者其任意组合,可以实现或执行结合本文所公开的方面而描述的各种示例性逻辑、逻辑框图、模块和电路。 - 中国語 特許翻訳例文集
ICは、本明細書で述べた機能を実行するように設計された汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、またはプログラマブル論理デバイス、ディスクリートまたはトランジスタ論理、ディスクリートハードウェア部品、電気部品、光学部品、機械部品、またはその任意の組み合わせを備えて良く、そしてICは、IC内部、IC外部、またはその両方にあるコードまたは命令を実行し得る。
IC可以包括设计为执行本申请所描述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件、电组件、光组件、机械组件或者其任意组合,并且 IC可以执行代码或指令,这些代码或指令位于 IC之内、IC之外或二者中。 - 中国語 特許翻訳例文集
本明細書で開示された実施形態に関連して説明された様々な例示的な論理回路、論理ブロック、モジュール、および回路は、本明細書で説明された機能を行うように設計された汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)もしくは他のプログラマブル論理デバイス、個別のゲートもしくはトランジスタ論理回路、個別のハードウェアコンポーネント、またはそれらの任意の組合せで実現または実行することができる。
用于执行本申请所述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路(ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件或者其任意组合,可以实现或执行结合本申请所公开实施例描述的各种示例性的逻辑、逻辑框图、模块和电路。 - 中国語 特許翻訳例文集
ディジタル信号処理モジュール324の信号品質検出器モジュール328からの及びエネルギー検出/SNR検出モジュール334からの出力、例えば、品質指標値は、帯域選択モジュール316に入力される、帯域選択モジュール316は、本発明にしたがって、RFモジュール(周波数同期回路)320における周波数帯域設定の選択を制御する。
按照本发明,从数字信号处理模块 324的信号质量检测模块 328和从能量检测 /SNR检测模块 334输出的例如质量指示值,输入到频带选择模块 316,该模块控制 RF模块(频率同步电路 )320中设置频带的选择。 - 中国語 特許翻訳例文集
ハードウェア実装の場合、処理ユニットは、1つまたは複数の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブル論理デバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサ、本明細書で説明する機能を実行するように設計された他の電子ユニット、またはそれらの組合せの中で実装できる。
对于硬件实施方案来说,处理单元可实施于一个或一个以上专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理装置 (DSPD)、可编程逻辑装置 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、经设计以执行本文中所描述的功能的其它电子单元或其组合内。 - 中国語 特許翻訳例文集
ハードウェアインプリメンテーションにおいて、例えば、処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブルロジックデバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、制御装置、マイクロ制御装置、マイクロプロセッサ、電子デバイス、ここで記述する機能を実行するように設計されている他のデバイスユニット、および/またはこれらを組み合わせたもの内で実現してもよい。
在硬件实现中,例如,处理单元可在一个或更多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、电子器件、设计成执行本文中描述的功能的其他设备单元、和 /或其组合内实现。 - 中国語 特許翻訳例文集
ハードウェア実装では、処理装置は、1つまたは複数の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理装置(DSPD)、プログラム可能論理装置(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサ、本明細書に記載の機能を実施するように設計された他の電子ユニット、あるいはそれらの組合せの中で実装することができる。
对于硬件实施方案,处理单元可实施于一个或一个以上专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理装置 (DSPD)、可编程逻辑装置 (PLD)、现场可编程门阵列(FPGA)、处理器、控制器、微控制器、微处理器、经设计以执行本文中所描述的功能的其它电子单元,或其组合内。 - 中国語 特許翻訳例文集
8. 前記デジタル信号処理回路において、前記伝達関数同定デジタルフィルタ(FILID)の前記第1のフィルタ係数(HA[k])の更新に際して、前記第2の移動平均電力値(PW2)と前記第3の移動平均電力値(PW3)を比較し、動的更新するか否かを判定しと誤修正を検出する機能を有する、誤修正検出および同時通話検出アルゴリズム(ALDB)をさらに備える、ことを特徴とする請求項6に記載の単一トランスデューサを用いた全二重通話回路。
8.根据权利要求 6的单换能器全双工电路,其中,所述数字信号处理电路中的误差修正检测和同时通话检测算法 (ALDB)更新所述第一滤波器系数 (HA[k]),并通过比较所述第二移动平均功率值 (PW2)和所述第三移动平均功率值 (PW3)来评估是否要动态地更新该第一滤波器系数 (HA[k])。 - 中国語 特許翻訳例文集
本文書において開示される態様に関連して説明される種々の例示的論理ブロック、モジュールおよび回路は、汎用コンピュータ、ディジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)または他のプログラム可能論理デバイス、個別ゲートまたはトランジスタ論理、個別ハードウエアコンポーネント、あるいはここで説明された機能を実行するように設計されたこれらの任意の組合せによって実現または実行され得る。
结合本文献中所揭示的方面而描述的各种说明性逻辑块、模块和电路可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来实施或执行。 - 中国語 特許翻訳例文集
一方、上記の例示的なソフトウェア要素によって実現されるそれぞれの方法も、例えば、構成されプログラムされたプロセッサ、特定用途向け集積回路(ASIC:application specific integrated circuit)、フィールド・プログラマブル・ゲート・アレイ(FPGA:field programmable gate array)およびデジタル信号プロセッサ(DSP:digital signal processor)などによって、同様に上述のハードウェア要素において符号化することが可能であることに留意する必要がある。
然而应当注意,借助于所述示例性软件元件实现的相应方法例如还可以借助于配置和编程处理器、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)和数字信号处理器 (DSP)而编码在所述硬件元件中。 - 中国語 特許翻訳例文集
ハードウェアインプリメンテーションのために、処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブルロジックデバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、制御装置、マイクロ制御装置、マイクロプロセッサ、ここで説明した機能を実行するように設計されている他の電子ユニット、あるいはこれらを組み合わせたもの内で実現されてもよい。
例如,对于硬件实现,这些处理单元可实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件(PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、设计成执行本文中所述功能的其他电子单元、或其组合内。 - 中国語 特許翻訳例文集
この中に開示された実施形態に関連して記述された様々な例示の論理ブロック、モジュール、回路は、この中に記述された機能を行うために設計された汎用プロセッサ、デジタルシグナルプロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラム可能な論理装置、個別のゲートまたはトランジスターロジック、個別のハードウェア部品またはその任意の組み合わせで実装または実行されるかもしれない。
结合本文所公开的实施例描述的各种解说性逻辑板块、模块、和电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文所描述功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集
本開示に関連して説明した様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ信号(FPGA)または他のプログラマブル論理デバイス(PLD)、個別ゲートまたはトランジスタ論理、個別ハードウェア構成要素、あるいは本明細書で説明した機能を実行するように設計されたそれらの任意の組合せを用いて実装または実行できる。
可以使用设计用于执行本文所描述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或晶体管逻辑、分立硬件元件或它们的任意组合来实现或执行与本发明相结合来描述的各种说明性的逻辑框、模块与电路。 - 中国語 特許翻訳例文集
RFモジュール320、受信機チェーン増設モジュール322、ディジタル信号処理モジュール324、及びエネルギー検出/SNR検出モジュール334は、種々の信号を受信するため、デコーディングするため、測定するため、そして評価するために使用され、種々の信号は、特定の第1のキャリア周波数に関係付けられた現在選択されている第1の帯域を使用して複数のセル/セクタ基地局送信機によって伝送される、例えば、割り当て信号、ダウンリンク・トラフィック・チャネル・データ及び情報信号、パイロット信号、及び/又はビーコン信号を含む。
RF模块 320、接收机链附加模块 322、数字信号处理模块 324和能量检测 /SNR检测模块 334是用于接收、解码、测量和评估各种信号的,该信号包括例如分配信号、下行链路业务信道数据和信息信号、导频信号和 /或信标信号,由多个小区 /扇区基站发射机利用当前选中的第一频带进行通信,选择的第一频带和专用的第一载频相关联。 - 中国語 特許翻訳例文集
ここに開示された態様に関連して説明された、さまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレー(FPGA)または他のプログラマブル論理デバイス、離散ゲートまたはトランジスタ論理、離散ハードウェアコンポーネント、または、ここに説明された機能を実行するように設計された、それらの任意の組み合わせによって、実施または実行されることができる。
可用经设计以执行本文中所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列(FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任一组合来实施或执行结合本文中所揭示的方面而描述的各种说明性逻辑块、模块和电路。 - 中国語 特許翻訳例文集
ICは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)もしくは他のプログラマブル論理デバイス、個別ゲートもしくはトランジスタロジック、個別ハードウェア構成要素、電子的構成要素、光学的構成要素、機械的構成要素、または本明細書に記載の機能を実行するように設計されたそれらの任意の組合せを備えることができ、ICの内部に、ICの外側に、またはその両方に常駐するコードまたは命令を実行することができる。
IC包括用于执行本文所述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑、分立硬件组件、电子组件、光学组件、机械组件或者其任意组合,并可以执行存储在 IC内部、IC外部或者两者都有的代码或指令。 - 中国語 特許翻訳例文集
ICは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)もしくは他のプログラマブル論理デバイス、個別ゲートもしくはトランジスタ論理、個別ハードウェア構成要素、電子的構成要素、光学的構成要素、機械的構成要素、または本明細書で説明する機能を実行するように設計されたそれらの任意の組合せを備えることができ、ICの内部に、ICの外側に、またはその両方に常駐するコードまたは命令を実行することができる。
IC可包含通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件、电组件、光学组件、机械组件或其经设计以执行本文所述的功能的任何组合,且可执行驻存于 IC内或 IC外或 IC内及 IC外的代码或指令。 - 中国語 特許翻訳例文集
ここに開示された実施形態に関連して説明された、さまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレー(FPGA)または他のプログラマブル論理デバイス、離散ゲートまたはトランジスタ論理、離散ハードウェアコンポーネント、または、ここに説明された機能を実行するように設計された、それらの任意の組み合わせによって、制御されることもできる。
结合本文所揭示的实施例而描述的各种说明性逻辑块、模块和电路可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来控制。 - 中国語 特許翻訳例文集
ディジタル信号処理モジュール918から転送された信号品質推定情報(933,935,937)は、RF処理モジュール902によって使用されようとしているキャリア周波数帯域の設定に関する判断を行うために、帯域選択コントローラ910によって使用される、例えば、どの帯域そしてそれゆえどの基地局セクタ送信機が、ダウンリンク通信を受信するために選択されるべきであるかである。
从数字信号处理模块 918发出的信号分量质量信息 (933、935、937)由频带选择控制器 910用来进行判定的,所述判定和 RF处理模块 902所用的载波频带的设置相关,例如对于下行链路通信的接收应该选择哪个频带以及哪个基站扇区发射机。 - 中国語 特許翻訳例文集
例文 |