例文 |
「プランジャモーター」の部分一致の例文検索結果
該当件数 : 7件
図8は、図1および2の例示的な構成データベース110、アップロードマネージャ112、コントローラ122、ランタイムデータベース124、および/またはモジュール126のいずれかまたは全部を実装する目的で使用され、かつ/またはプログラムされ得るプロセッサプラットフォーム例P100の概略図である。
图 8是示例性处理器平台 P100的示意图,其可以被使用和 /或编程,用以实现图1和 2中的配置数据库 110、上传管理器 112、控制器 122、运行时间数据库 124和 /或模块126中的任意一个或全部。 - 中国語 特許翻訳例文集
さらに、図1および図2の例示的な構成データベース110、アップロードマネージャ112、コントローラ122、ランタイムデータベース124、および/またはモジュール126が、ハードウェア、ソフトウェア、および/またはファームウェアによって実装され得る。
进一步,图 1和 2的示例性配置数据库 110、上传管理器 112、控制器 122、运行时间数据库 124和 /或模块 126可以由硬件、软件和 /或固件实现。 - 中国語 特許翻訳例文集
セッションマネージャ74は、メディアアダプタ84などのトランスコーダによりセッションを開始する。 トランスコーダは、適切なレンダリングが可能なコンテンツ項目をストリーミングサーバ76から受信し、コンテンツ項目をユーザデバイス70に適したフォーマットにトランスコードし、トランスコードされたコンテンツ項目をユーザデバイス70にストリームする。
会话管理器 74启动与诸如媒体适配器 84等转码器的会话,转码器从流传送服务器 76接收从其能够生成适合的再现的内容项,将内容项转码成适合于用户装置 70的格式,并且将转码的内容项流传送到用户装置 70。 - 中国語 特許翻訳例文集
バックオフアルゴリズムの実施は、少なくとも1つのランタイムパラメータ又は構成可能なバックオフパラメータに少なくとも部分的に基づくことができ、他の実施形態は、他のWSGから受信するアプリケーション層応答の待ち時間を決定し、待ち時間に少なくとも部分的に基づいて、バックオフアルゴリズムを実施するメッセージングマネージャ33を含む。
退避算法实现可以至少部分地基于至少一个运行时参数或者可配置退避参数,并且其他实施方式包括消息收发管理器 33,其确定用于将从其他WSG接收的应用层响应的等待时间,并且至少部分地基于该等待时间来实现退避算法。 - 中国語 特許翻訳例文集
複数のモジュール126が示されているが、その数よりも多いまたは少ない数のモジュールが、コントローラ122および/または現場装置130によって実行される追加機能ブロックを有する(例えば、プラントマネージャや構成エンジニアなどによって構成された)ワークステーション120で構成され得る。
虽然示出了多个模块 126,但是可以在具有由控制器 122和/或现场设备 130执行的附加功能块的工作站 120中配置更多或更少数目的模块 (例如,由工厂管理者、配置工程师等配置 )。 - 中国語 特許翻訳例文集
また、ロック機構が設けられていることで、ガイドオープン状態におけるジャム解除時に上ユニット20と排出ガイド30との間のクリアランスを確保して媒体Sの挟み込みを抑制することができる。
进一步地,因为设置了锁定机构,在导向件打开状态清除卡纸时,在上部单元 20与纸张排出导向件 30之间确保该间隙,从而阻止介质 S滞留在上部单元 20和纸张排出导向件 30之间。 - 中国語 特許翻訳例文集
たとえば、図8は、マルチギガビット送受信装置(multi-gigabit transceiver:MGT801)、設定可能論理ブロック(configurable logic block:CLB802)、ランダムアクセスメモリブロック(BRAM803)、入出力ブロック(IOB804)、設定およびクロックロジック(CONFIG/CLOCKS805)、デジタル信号処理ブロック(digital signal processing block:DSP806)、専用入出力ブロック(I/O807)(たとえば、設定ポートおよびクロックポート)、および、デジタルクロックマネージャ、アナログ−デジタル変換器、システム監視論理などのような、他のプログラマブル論理808を含む、多くの数の異なるプログラマブルタイルを含むFPGAアーキテクチャ800を示す。
举例来说,图 8说明 FPGA架构 800,其包含大量不同的可编程瓦,包含多千兆位收发器 (MGT 801)、可配置逻辑块 (CLB 802)、随机存取存储器块 (BRAM 803)、输入 /输出块 (IOB 804)、配置与计时逻辑 (CONFIG/CLOCKS 805)数字信号处理块 (DSP 806)、专用输入 /输出块 (I/O 807)(例如,配置端口和时钟端口 )和其它可编程逻辑 808,例如数字时钟管理器、模 /数转换器、系统监视逻辑等等。 - 中国語 特許翻訳例文集
例文 |