例文 |
「ラッチ回路」の部分一致の例文検索結果
該当件数 : 42件
行選択記憶回路131は、Dラッチ135と、論理積(AND)回路136と、SRラッチ137を含んで構成される。
行选择存储电路 131被配置为包括 D锁存器 135、逻辑积 (AND)电路 136和 SR锁存器 137。 - 中国語 特許翻訳例文集
一実施形態において、エッジ発生回路705は、SRラッチである。
在一个实施例中,边沿产生器 705是 SR锁存器。 - 中国語 特許翻訳例文集
本行選択回路130Bには、センサコントローラ150Bから、ラッチリセット信号LATCHRSTと、リードラッチセット信号RLSETと、シャッターラッチセット信号SLSETおよび複数行ラッチセット信号SETALLが入力される。
将锁存器重置信号 LATCHRST、读取锁存器设置信号 RLSET、快门锁存器设置信号SLSET和多行锁存器设置信号 SETALL从传感器控制器 150B输入到行选择电路 130B。 - 中国語 特許翻訳例文集
ラッチリセット信号LATCHRSTがHになると、行選択回路内の全てのリードラッチRL、シャッターラッチSL、最上位リードラッチRL_Hおよび最上位シャッターラッチSL_Hがリセットされ、全ての行が非選択状態となる。
当使锁存器重置信号 LATCHRST为 H时,重置行选择电路中的读取锁存器 RL、快门锁存器SL以及最高读取锁存器RL_H和最高快门锁存器SL_H,并使所有行处于未被选状态。 - 中国語 特許翻訳例文集
スイッチ(ラッチ出力制御部)SW2の他端はオア回路OR1の入力に接続される。
开关 (闩锁输出控制部 )SW2的另一端连接到逻辑或电路 OR1的输入端上。 - 中国語 特許翻訳例文集
ラッチ回路はオンオフスイッチSW2を備えているが、リセット信号読み出し時はオフにしておく。
闩锁电路具备导通截止开关SW2,在读取复位信号时,预先设置成截止。 - 中国語 特許翻訳例文集
このような構成を有する行選択回路130Aには、センサコントローラ150Aから、ラッチリセット信号LATCHRST、リードラッチセット信号RLSET、並びにシャッターラッチセット信号SLSET1およびSLSET2が入力される。
将锁存器重置信号 LATCHRST、读取锁存器设置信号 RLSET和快门锁存器设置信号SLSET1、SLSET2从传感器控制器 150A输入到具有以上配置的行选择电路 130A。 - 中国語 特許翻訳例文集
ラッチリセット信号LATCHRSTがHになると、行選択回路内の全てのリードラッチRLおよびシャッターラッチSL1、SL2がリセットされ、全ての行が非選択状態となる。
当使锁存器重置信号 LATCHRST为 H时,重置行选择电路中的所有读取锁存器 RL和快门锁存器 SL1、SL2,并且使所有行处于未被选状态。 - 中国語 特許翻訳例文集
本第3の実施形態の行選択回路130Bは、最上位アドレスを記録するラッチを設けることで、リードラッチおよびシャッターラッチに、連続するアドレスを複数回書き込むことができる。
通过提供记录最高地址的锁存器,行选择电路 130B可以在读取锁存器和快门锁存器中多次写入连续地址。 - 中国語 特許翻訳例文集
オア回路(論理回路)OR1の入力はさらにコンパレータ8の出力およびラッチ回路14の入力に接続され、出力はエッジ検出器10の入力に接続される。
逻辑或电路 (逻辑电路 )OR1的输入进一步连接到比较器 8的输出端和闩锁电路14的输入端,输出端连接到边缘检测器 10的输入端。 - 中国語 特許翻訳例文集
受信モードにおいて、インタフェース回路は、絶縁バリアを横切って信号を受信しかつラッチする。
在接收模式下,接口电路接收并锁存跨越隔离屏障所接收到的信号。 - 中国語 特許翻訳例文集
図12の行選択回路130Aは、2入力ORゲートOG31〜OG34、2入力ANDゲートAG31〜AG36、インバータIV31、およびラッチLTC31〜LTC33を有する。
图 12的行选择电路 130A包括二 -输入 OR门 OG31至 OG34、二 -输入 AND门 AG31至 AG36、反相器 IV31和锁存器 LTC31至 LTC33。 - 中国語 特許翻訳例文集
本行選択回路130Aは、シャッターラッチを2系統(SL1およびSL2)有することで、2フレーム分のシャッターアドレスを記録することができる。
行选择电路 130A可以通过包括快门锁存器 (SL1、SL2)的两个系统,来记录两个帧的快门地址。 - 中国語 特許翻訳例文集
図14の行選択回路130Bは、2入力ANDゲートAG41〜AG48、2入力ORゲートOG41,OG42、およびラッチLTC41〜LTC44を有する。
图 14的行选择电路 130B包括 2-输入 AND门 AG41至 AG48、2-输入 OR门 OG41、OG42和锁存器 LTC41至 LTC44。 - 中国語 特許翻訳例文集
エンコーダ&ラッチ2は、サンプリング信号CKsに同期してパルス走行回路1からの出力信号をエンコードして保持する。
锁存器 2与采样信号 CKs同步地对来自脉冲行进电路 1的输出信号编码并保持。 - 中国語 特許翻訳例文集
演算器6は、ラッチ5を用いて前信号と現信号との差分を演算し、外部の後段回路へ出力する。
运算器 6使用锁存器 5运算前信号与当前信号之差,并输出给外部的后级电路。 - 中国語 特許翻訳例文集
上記のように、本例では、コンパレータ8の出力の後であってエッジ検出器10の入力の前に、ラッチ回路14が配置されている。
如上所述,在本例中,在比较器 8的输出端之后、边缘检测器 10的输入端之前配置了闩锁电路 14。 - 中国語 特許翻訳例文集
演算器6は、ラッチ5にて保持した後のデジタルデータと、ラッチ5にて保持する前のデジタルデータとの差分を演算し、外部の後段回路に出力する。
运算器 6运算通过锁存器 5保持之后的数字数据与通过锁存器 5保持之前的数字数据之差,并输出给外部的后级电路。 - 中国語 特許翻訳例文集
CMOSイメージセンサ100Bにおいて、画素は回路基板上に積層されており、2つの画素DX1、DX2が一つのセンス回路121Bとラッチ(レジスタ)152B−0〜152B−3を共有している。
在 CMOS成像传感器 100中,像素以这样的方式层叠在电路基底上,使得两个像素DPX1、DPX2共享单个感测电路 121B和寄存器 (锁存器 )152B-0到 152B-3。 - 中国語 特許翻訳例文集
このような処理フローを繰り返すことで、センス回路121B、ラッチ152B−0〜152B−3、カウント回路153B、メモリ154Bは共有された複数画素のデータをパイプライン的に処理していく。
当以此方式重复处理流程时,感测电路 121B、锁存器 152B-0到 152B-3、计数电路153B和存储器 154B以流水线方式处理来自共享各组件的多个像素的数据。 - 中国語 特許翻訳例文集
センサ基板10は誘電体基板の表面に直線的に形成された多数の受光部(光電変換部)を含み受光部を駆動するシフトレジスタ、ラッチ回路及びスイッチなどの駆動回路部からなる。
传感器基板 10包括多个在介质基板表面形成为直线形的受光部 (光电转换部 ),由驱动受光部的移位寄存器、锁存电路及开关等驱动电路部构成。 - 中国語 特許翻訳例文集
図示するように、比較例2では、リセット信号制御回路として信号制御用コンパレータ113、およびラッチ回路114を備える点で、上記構成と相違する。
如图所示,在比较例 2中,具备信号控制用比较器 113和闩锁电路 114来作为复位信号控制电路,在这一点上不同于上述结构。 - 中国語 特許翻訳例文集
特に、復号メトリック論理回路360は、1つまたは複数のラッチ、フリップフロップ、他の記憶デバイス、またはそれらの任意の組合せを含む位置記憶回路362において、位置アキュムレータ回路380から受信した更新された復号位置データを記憶することができる。
特定来说,解码量度逻辑电路 360可将从位置累加电路 380接收的经更新解码位置数据存储于位置存储电路 362处,位置存储电路 362包括一个或一个以上锁存器、触发器、其它存储装置,或其任何组合。 - 中国語 特許翻訳例文集
時刻T11になるとA/D変換部11は、時刻T9においてラッチ5に保持したカウント値(C2)から時刻T5においてラッチ5に保持したカウント値(C1)を減算する演算を開始すると共に、図示しない後段の信号処理回路への信号出力を開始する。
到达时刻 T11时,A/D转换部 11开始从在时刻 T9保持于锁存器 5中的计数值 (C2)减去在时刻 T5保持于锁存器 5中的计数值 (C1)的运算。 另外,A/D转换部 11开始向未图示的后级的信号处理电路的信号输出。 - 中国語 特許翻訳例文集
時刻T11になるとA/D変換部11は、時刻T9においてラッチ5に保持したカウント値(C2)から時刻T5においてラッチ5に保持したカウント値(C1)を減算する演算を開始すると共に、図示しない後段の信号処理回路への信号出力を開始する。
到达时刻 T11时,A/D转换部 11开始从在时刻 T9保持于锁存器 5中的计数值 (C2)中减去在时刻 T5保持于锁存器 5中的计数值 (C1)的运算。 另外,A/D转换部 11开始向未图示的后级的信号处理电路的信号输出。 - 中国語 特許翻訳例文集
また、A/D変換部11に対する時刻T4及びT8におけるカウント開始時のカウント値を初期値とすることにより、カウント開始時のカウント値を保持する必要がなくなり、A/D変換部11内のラッチ回路の数を削減することが可能となるため、回路規模を低減することができる。
另外,通过使针对 A/D转换部 11的时刻 T4和 T8时的计数开始时的计数值为初始值,从而无需保持计数开始时的计数值。 其结果能削减 A/D转换部 11内锁存电路的数量,因而能降低电路规模。 - 中国語 特許翻訳例文集
センス回路121は、たとえば選択画素に光子が入射されていれば「1」を、入射されていなければ「0」を判定値として確定し、その判定値をラッチする。
感测电路 121设置“1”作为当将光子输入到所选的像素时的判决值,并且设置“0”作为当光子没有被输入到所选的像素时的判决值,并且锁存判决值。 - 中国語 特許翻訳例文集
読み出しRDでセンス回路121にラッチされた判定値は、さらにレジスタ152に転送されてカウント処理されるが、このとき露光EXPと、転送TRFおよびカウント処理CNTはパイプライン的に実行される。
在以流水线方式执行曝光 EXP和传送处理 TRF和计数处理 CNT时,在读取 RD中已经锁存在感测电路 121中的判决值被传送到要计数的寄存器 152。 - 中国語 特許翻訳例文集
センス回路121A(−0〜−3)は、たとえば選択画素に光子が入射されていれば「1」を、入射されていなければ「0」を判定値として確定して、その判定値をラッチする。
例如,感测电路 121A(121A-0、121A-1、121A-2、121A-3)设置“1”作为当将光子输入到所选的像素时的判决值,并且设置“0”作为当光子没有被输入到所选的像素时的判决值,并且锁存判决值。 - 中国語 特許翻訳例文集
同期タイミングを確保する第2の方法では、水平走査回路103での水平走査でデータが出力されるタイミングで、A/D変換部11Aは入力信号をラッチする。
在用于确保同步时序的第二方法中,在水平扫描电路 103执行的水平扫描中,在输出数据时的时刻,A/D转换器 11A将输入信号锁存。 - 中国語 特許翻訳例文集
ラッチ部63は、シフトレジスタ61から出力されるタイミング信号に基づいて、画素データDinを対応する記憶領域に取り込む記憶回路である。
所述锁存单元 63是基于从所述移位寄存器 61输出的时序信号获取相应的存储区域中的像素数据 Din的存储电路。 - 中国語 特許翻訳例文集
AND回路136は、セット信号wen_sh及びデコード信号132の内の1ビットとが入力され、その論理積を、SRラッチ137のセット端子(S)に出力する。
设定信号 wen_sh和解码信号 132内的一比特被输入到 AND电路 136,并且其逻辑积被输出到 SR锁存器 137的设定端子 (S)。 - 中国語 特許翻訳例文集
ラッチ回路(LATCH)14は、コンパレータ8が反転したか否かを検出し、入力はコンパレータ8に接続され、出力はスイッチSW2の一端に接続される。
闩锁电路 (LATCH)14检测比较器 8是否反转,其输入端连接到比较器 8上,输出端连接到开关 SW2的一端上。 - 中国語 特許翻訳例文集
本例では、後述する比較例と比較すると、ラッチ回路14を追加するだけで良く、デジタルCDS方式のコンパレータとカウンタ部でCDS処理時に画素信号処理ができる。
在本例中,例如与后述的比较例比较,则只要追加闩锁电路 14就可以,由数字 CDS方式的比较器和计数器部在进行 CDS处理时能够进行像素信号处理。 - 中国語 特許翻訳例文集
図7に示すように、本例に係る構成例は、ラッチ回路14の入力がカウンタ11の出力に接続される点で、上記第1の実施形態と相違する。
如图 7所示,本例的结构例,在闩锁电路 14的输入端与计数器 11的输出端连接的这一点上,不同于上述第一实施方式。 - 中国語 特許翻訳例文集
つまり、この状態でリセットレベルのAD変換結果と画素信号レベルのAD変換結果との差分処理(CDS)が行なわれるが、リセットレベル検出時にコンパレータ8が反転せずにラッチ回路14がラッチ信号を保持している場合は、画素信号AD期間時にコンパレータ8が反転しても、このラッチ信号を考慮する事により画素(PD)カウント値をフルカウント値を出力する。
即,在该状态下,进行复位电平的模数变换结果和像素信号电平的模数变换结果之间的差分处理(CDS),但是在检测复位电平时,比较器8不反转而闩锁电路14保持闩锁信号的情况下,即使在像素信号模数变换期间时比较器 8反转,也通过考虑该闩锁信号,来输出像素 (PD)计数值的全部计数值。 - 中国語 特許翻訳例文集
そして、非常に強力な過大光が入射されリセット信号検出時にコンパレータ8が反転しない場合には、コンパレータ8が反転しなかった事を示すラッチ信号をラッチ回路14に保持し、画素信号AD期間時にコンパレータ8が反転しても、このラッチ信号を考慮する事によりAD変換時(CDS処理時)に画素(PD)カウント値をフルカウントに強制的にカウンタに出力させる。
此外,在入射极强光、且在检测复位信号时比较器 8不反转的情况下,将表示比较器 8不反转的情况的闩锁信号保持在闩锁电路 14中,即使在像素信号模数变换期间时比较器 8反转,通过考虑该闩锁信号,在模数变换时 (CDS处理时 ),也将像素 (PD)计数值的全部计数值强制性地输出到计数器。 - 中国語 特許翻訳例文集
つまり、この状態でリセットレベルのAD変換結果と信号レベルのAD変換結果との差分処理(CDS)が行なわれるが、リセットレベル検出時(時刻t5〜t7の期間)にカウンタのある判定bitが立ったらラッチ信号を出力し、ラッチ回路14にその信号を保持しておき、画素信号AD期間時にコンパレータ8が反転しても、このラッチ信号を考慮する事により画素(PD)カウント値をフルカウントに強制的にする。
即,在该状态下,进行复位电平的模数变换结果和信号电平的模数变换结果之间的差分处理 (CDS),但是在检测复位电平时 (时刻 t5~ t7的器件 ),若计数器的某个判断比特成立,则输出闩锁信号,预先在闩锁电路 14保持该信号,在像素信号模数变换期间时,即使比较器 8反转,也通过考虑该闩锁信号,将像素 (PD)计数值强制性地计数到全部计数。 - 中国語 特許翻訳例文集
画素DX1のカウント処理は、まずメモリ154Bから対応するカウントデータがカウント回路153Bにセットされ、たとえばラッチ152B−0〜152B−3に保存された値が1であれば値がカウントアップされるが、0であれば何もなされない。
在用于像素 DPX1的计数处理中,首先,在计数电路 153B中设置来自存储器 154B的相应计数数据,并且如果在锁存器 152B-0到 152B-3中锁存的值是“1”,则将计数值相加,但是如果锁存器 152B-0到 152B-3中锁存的值是“0”,则不更新。 - 中国語 特許翻訳例文集
本第2の実施形態の行選択回路130Aは、センサコントローラ150Aからのラッチセット信号LSETおよびリセット信号LATCHRSTと、アドレスデコーダ120からのアドレス信号に従い、リード行とシャッター行の行アドレスをそれぞれ記録する。
根据第二实施例的行选择电路 130A根据锁存器设置信号 LSET和重置信号LATCHRST和来自地址解码器 120的地址信号,记录读取行和快门行的行地址。 - 中国語 特許翻訳例文集
本第3の実施形態の行選択回路130Bは、センサコントローラ150Bからのラッチセット・リセット信号と、アドレスデコーダ120からのアドレス信号に従い、リード行とシャッター行の行アドレスをそれぞれ記録する。
根据第三实施例的行选择电路 130B根据来自传感器控制器 150B的锁存器设置信号和锁存器重置信号以及来自地址解码器 120的地址信号,记录读取行和快门行的地址。 - 中国語 特許翻訳例文集
代替的に、復号するための第1および第2の手段は、1つまたは複数のメモリデバイス、レジスタ、キャッシュ、ラッチ、フリップフロップ、状態機械、プログラマブルアレイ、あるいは他の回路または回路デバイスなど、データ記憶および検索を可能にする他の構造、ハードウェア、ファームウェア、あるいはそれらの任意の組合せを含むことができる。
或者,用于解码的所述第一装置和所述第二装置可包括启用数据存储和检索的其它结构 (例如,一个或一个以上存储器装置、寄存器、高速缓冲存储器、锁存器、触发器、状态机、可编程阵列或其它电路或电路装置、硬件、固件,或其任何组合 )。 - 中国語 特許翻訳例文集
例文 |