例文 |
「レジスタ転送」の部分一致の例文検索結果
該当件数 : 54件
転送範囲設定レジスタ801は、画像データの転送範囲を設定するための2ビット構成のレジスタである。
传送范围设置寄存器 801是用于设置图像数据的传送范围的两位寄存器。 - 中国語 特許翻訳例文集
転送範囲設定レジスタ801の値は0、1、2が設定可能である。
可以将传送范围设置寄存器 801设置为值 0、1或者 2。 - 中国語 特許翻訳例文集
よって、転送範囲設定レジスタ801には2が設定される。
因此,将传送范围设置寄存器 801设置为 2。 - 中国語 特許翻訳例文集
よって、転送範囲設定レジスタ801には1が設定される。
因此,将传送范围设置寄存器 801设置为 1。 - 中国語 特許翻訳例文集
そのため、転送範囲設定レジスタ801には0が設定される。
因此,将传送范围设置寄存器 801设置为0。 - 中国語 特許翻訳例文集
センス回路121A(−0〜−3)の判定値は、まずレジスタ152A(−0〜−3)に転送される。
将感测电路 121A(121A-0、121A-1、121A-2、121A-3、......)中的判决值首先传送到寄存器 152A(152A-0、152A-1、152A-2、152A-3)。 - 中国語 特許翻訳例文集
レジスタ152A−0〜152A−3は、転送線141A−0〜141A−3を転送された対応するセンス回路121−0〜121−3の判定値を保持する。
寄存器 152A-0到 152A-3保持已经通过传送线 141A-0到 141A-3传送的各个感测电路 121-0到 121-3中的判决值。 - 中国語 特許翻訳例文集
サンプルホールド信号変換回路群4bは、各列において列方向に並ぶ2個の1ビットレジスタ回路毎に、該2個の1ビットレジスタ回路の保持データが入力される5個のデータ転送回路(Bit No.0,No.1データ転送回路〜Bit No.8,No.9データ転送回路)18bが列方向に配置されている。
采样保持信号转换电路组 4b中,在各列,对沿列方向排列的每 2个 1位寄存器电路,沿着列方向配置有输入有该 2个 1位寄存器电路的保持数据的数据传输电路 (Bit No.0,No.1数据传输电路~ Bit No.8,No.9数据传输电路 )18b,共 5个。 - 中国語 特許翻訳例文集
続いて、S107において、パケット読出DMAC122は、転送範囲設定レジスタ801のレジスタ値に従って、実行する画像処理においてオーバラップデータ領域が必要であるか否かを判定する。
随后,在 S107中,包读出 DMAC 122根据传送范围设置寄存器 801的寄存器值,确定要执行的图像处理是否需要交叠数据区域。 - 中国語 特許翻訳例文集
なお、転送開始タイミングは、図31のセット用シフトレジスタ211およびセット用シフトレジスタ217と同様に、スタートパルスst21により与えられる。
以与图 31的用于设置的移位寄存器 211和用于设置的移位寄存器 217相同的方式,由起始脉冲 st21给出开始传送的时序。 - 中国語 特許翻訳例文集
また、転送開始タイミングは、図31のリセット用シフトレジスタ213およびリセット用シフトレジスタ219と同様に、スタートパルスst22によって与えられる。
以与图 31的用于重置的移位寄存器 213和用于重置的移位寄存器 219相同的方式,由起始脉冲 st22给出开始传送的时序。 - 中国語 特許翻訳例文集
シフトレジスターに転送された電荷は、シフトレジスターの末端の出力部により、電気信号(アナログデータ)に変換されて、A/D変換部110に送られる。
向移动寄存器转送的电荷通过移位寄存器末端的输出部来变换为电信号 (模拟数据 ),并发送至 A/D变换部 110。 - 中国語 特許翻訳例文集
図8に示すように、パケット読出DMAC122は、転送範囲設定レジスタ801及びパケットバッファ読出部802を含む。
如图 8所示,包读出 DMAC 122包括传送范围设置寄存器 801和包缓冲器读出单元 802。 - 中国語 特許翻訳例文集
なお、転送開始タイミングは、奇数ライン用のセット用シフトレジスタ211と同じく、スタートパルスst21により与えられる。
以与奇数线的用于设置的移位寄存器 211一样的方式,由起始脉冲 st21给出开始传送的时序。 - 中国語 特許翻訳例文集
なお、転送開始タイミングは、奇数ライン用のリセット用シフトレジスタ213と同じく、スタートパルスst22によって与えられる。
以与奇数线的用于重置的移位寄存器 213一样的方式,由起始脉冲 st22给出开始传送的时序。 - 中国語 特許翻訳例文集
判定結果集積回路151−0は、転送線141−0を転送された判定値を保持するレジスタ152−0、レジスタ152−0の保持値をカウントするカウント回路153−0、およびカウント回路153−0のカウント結果を格納するメモリ154−0を有する。
判决结果 IC 151-0具有保持沿着传送线 141-0传送的判决值的寄存器 152-0、计数寄存器152-0中保持的值的计数电路153-0、以及存储来自计数电路153-0的计数结果的存储器 154-0。 - 中国語 特許翻訳例文集
判定結果集積回路151−1は、転送線141−1を転送された判定値を保持するレジスタ152−1、レジスタ152−1の保持値をカウントするカウント回路153−1、およびカウント回路153−1のカウント結果を格納するメモリ154−1を有する。
判决结果 IC 151-1具有保持沿着传送线 141-1传送的判决值的寄存器 152-1、计数寄存器152-1中保持的值的计数电路153-1、以及存储来自计数电路153-1的计数结果的存储器 154-1。 - 中国語 特許翻訳例文集
読み出しRDでセンス回路121にラッチされた判定値は、さらにレジスタ152に転送されてカウント処理されるが、このとき露光EXPと、転送TRFおよびカウント処理CNTはパイプライン的に実行される。
在以流水线方式执行曝光 EXP和传送处理 TRF和计数处理 CNT时,在读取 RD中已经锁存在感测电路 121中的判决值被传送到要计数的寄存器 152。 - 中国語 特許翻訳例文集
図12において、サンプルホールド信号変換回路群4cは、各列方向において、1ビットレジスタ回路17毎に、1ビット転送を行うデータ転送回路18cが設けられている。
图 12中,采样保持信号转换电路组 4c在各列方向的每个 1位寄存器电路 1设有进行 1位传输的数据传输电路 18c。 - 中国語 特許翻訳例文集
半導体基板SUB2Aには、複数の回路ブロック200を制御するための制御回路210、並びに、回路ブロック200の出力のためのデマルチプレクサ(DEMUX)220、レジスタ群230、転送線240、および出力回路250が形成される。
在半导体基底 SUB2A上形成控制多个电路块 200的控制电路 210、用于解多路复用电路块 200的输出的解多路复用器 (DEMUX)220、寄存器 230、传送线 240、以及输出电路250。 - 中国語 特許翻訳例文集
図10において、複数画素DPXと選択回路を含む画素ブロック160からの出力データは、センス回路121A−0により判定され、レジスタ152Aに転送される。
在图 10中,来自包括多个像素 DPX和选择电路的像素块 160的输出数据在感测电路 121A-0中经历判决,然后被传送到寄存器 152A。 - 中国語 特許翻訳例文集
S108において、パケット読出DMAC122は、転送範囲設定レジスタ801の値に従って必要なオーバラップ領域のデータを含むパケットデータを読み出し、S110に進む。
在 S108中,包读出 DMAC 122根据传送范围设置寄存器 801的值,读出包括所需的交叠区域的数据的包数据,并且处理前进到S110。 - 中国語 特許翻訳例文集
セット用シフトレジスタ71は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にセットパルスを転送する。
基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于设置的移位寄存器 71,并且其在每次输入所述第一偏移时钟 CK1时将设置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
同じく、リセット用シフトレジスタ73は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にリセットパルスを転送する。
也基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于重置的移位寄存器 73,并且,其在每次输入所述第一偏移时钟 CK1时将重置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
セット用シフトレジスタ81は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にセットパルスを転送する。
基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于设置的移位寄存器 81,并且其在每次输入所述第一偏移时钟 CK1时将设置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
同じく、リセット用シフトレジスタ83は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にリセットパルスを転送する。
也基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于重置的移位寄存器 83,并且,其在每次输入所述第一偏移时钟 CK1时将重置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
セット用シフトレジスタ91は、水平走査クロックよりも高速の第2のシフトクロックCK2に基づいて動作し、第2のシフトクロックCK2が入力される度、次段の遅延段にセットパルスを転送する。
基于比水平扫描时钟更高的第二偏移时钟 CK2操作所述用于设置的移位寄存器 91,并且,其在每次输入所述第二偏移时钟 CK2时将设置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
同じく、リセット用シフトレジスタ93は、水平走査クロックよりも高速の第2のシフトクロックCK2に基づいて動作し、第2のシフトクロックCK2が入力される度、次段の遅延段にリセットパルスを転送する。
也基于比水平扫描时钟更高的第二偏移时钟 CK2操作所述用于重置的移位寄存器 93,并且,其在每次输入所述第二偏移时钟 CK2时将重置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
セット用シフトレジスタ211は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にセットパルスを転送する。
基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于设置的移位寄存器 211,并且,其在每次输入所述第一偏移时钟 CK1时将设置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
同じく、リセット用シフトレジスタ213は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にリセットパルスを転送する。
也基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于重置的移位寄存器 213,并且,其在每次输入所述第一偏移时钟 CK1时将重置脉冲传送到下一延迟级。 - 中国語 特許翻訳例文集
セット用シフトレジスタ217は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にセットパルスを転送する。
基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于设置的移位寄存器 217,并且,其在每次输入所述第一偏移时钟 CK1时将设置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
同じく、リセット用シフトレジスタ219は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にリセットパルスを転送する。
也基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于重置的移位寄存器 219,并且,其在每次输入所述第一偏移时钟 CK1时将重置脉冲传送至下个延迟级。 - 中国語 特許翻訳例文集
セット用シフトレジスタ311は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にセットパルスを転送する。
基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于设置的移位寄存器 311,并且,其在每次输入所述第一偏移时钟 CK1时将设置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
同じく、リセット用シフトレジスタ313は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にリセットパルスを転送する。
也基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于重置的移位寄存器 313,并且,其在每次输入所述第一偏移时钟 CK1时将重置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
セット用シフトレジスタ411は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にセットパルスを転送する。
基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于设置的移位寄存器 411,并且,其在每次输入所述第一偏移时钟 CK1时将设置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
同じく、リセット用シフトレジスタ413は、水平走査クロックに同期した第1のシフトクロックCK1に基づいて動作し、第1のシフトクロックCK1が入力される度、次段の遅延段にリセットパルスを転送する。
也基于与水平扫描时钟同步的第一偏移时钟 CK1操作所述用于重置的移位寄存器 413,并且,其在每次输入所述第一偏移时钟 CK1时将重置脉冲传送至下一延迟级。 - 中国語 特許翻訳例文集
光電変換素子は、常時、光の受光量に応じて電荷を蓄積しているため、電荷のシフトレジスターへの転送タイミングが、次の発光色の光についての電荷を蓄積する開始タイミングとなる。
通常,光电变换元件根据光的受光量来积蓄电荷,所以电荷向移位寄存器的转送定时为积蓄针对下一发光色光的电荷的开始定时。 - 中国語 特許翻訳例文集
シフトパルス毎にシフトレジスターに転送されたRGB各色の電荷は、読み出しクロックによりA/D変換部110へアナログ電気信号として順次出力される(Rデータ、Gデータ、Bデータ)。
针对每一移动脉冲向移位寄存器转送的 RGB各个色的电荷根据读出时钟向 A/D变换部 110作为模拟电信号依次输出 (R数据、G数据、B数据 )。 - 中国語 特許翻訳例文集
なお、本読み出し開始のタイミング(T0)でシフトレジスターに転送され、その後(T0〜T1の間)にA/D変換部110へ出力されるアナログデータは、無効なデータ(invalid)としてデータ処理部130により読み捨てられる。
此外,以本读出开始的定时 (T0)向移位寄存器转送、并在之后 (T0~ T1之间 )向 A/D变换部 110输出的模拟数据作为无效的数据 (invalid)由数据处理部 130读取并丢弃。 - 中国語 特許翻訳例文集
すなわち、LED光源が点灯されない状態で、RGB各色に対応する電荷が光電変換素子に蓄積され、各シフトパルスのタイミングでシフトレジスターに転送される。
即,在 LED光源未点亮的状态下,将与 RGB各色对应的电荷积蓄到光电变换元件内,并以各移动脉冲的定时转送到移位寄存器。 - 中国語 特許翻訳例文集
シフトパルス毎にシフトレジスターに転送されたRGB各色の電荷は、読み出しクロックによりA/D変換部110へアナログ電気信号として順次出力される。
将按照移动脉冲向移位寄存器转送的 RGB各色的电荷利用读出时钟向 A/D变换部110作为模拟电信号依次输出。 - 中国語 特許翻訳例文集
1ライン分のデータが各シフトパルスのタイミング(T0、T2、T4、T6、…)でシフトレジスターに転送され、A/D変換部110へ出力されて読み捨てられた後、読取制御部120は、読み出しクロックを継続する。
在 1线的数据以各移动脉冲的定时 (T0、T2、T4、T6、……)转送到移位寄存器、并向 A/D变换部 110输出进行读取并丢弃之后,读取控制部 120继续读出时钟。 - 中国語 特許翻訳例文集
シフトパルス毎にシフトレジスターに転送されたRGB各色の電荷は、読み出しクロックによりA/D変換部110へアナログ電気信号として順次出力される。
针对每一移动脉冲向移位寄存器转送的 RGB各色的电荷根据读出时钟向 A/D变换部 110作为模拟电信号依次输出。 - 中国語 特許翻訳例文集
従って、あるシフトパルスにより光電変換素子からシフトレジスターに1ライン分の電荷が転送され、さらにA/D変換部110への出力が終了した後であっても、読み出しクロックに応じて、シフトレジスターに格納されている電荷(例えば、ノイズ等により蓄積された電荷など)を出力することができる。
因此,即使在利用某移动脉冲从光电变换元件向移位寄存器转送 1线的电荷、而且结束向 A/D变换部110的输出之后,也可以根据读出时钟来输出移位寄存器所存储的电荷 (例如,通过噪声等而积蓄的电荷等 )。 - 中国語 特許翻訳例文集
この黒基準読み取り制御によれば、光電変換素子に蓄積された電荷がシフトレジスターに転送され、その後シフトレジスターから出力される際に、LED光源210の点灯によるクロストークの影響を反映させた電気信号を、黒基準データとして取得することができる。
根据该黑基准读取控制,在将光电变换元件所积蓄的电荷转送到移位寄存器内、然后从移位寄存器输出时,可将反映由 LED光源210的点亮而引起的串扰影响的电信号作为黑基准数据取得。 - 中国語 特許翻訳例文集
サンプルホールド信号変換回路群4aは、列毎の垂直信号線9と1対1で配置される10ビット出力のADC16と、各列において対応するADC16が出力する10ビットデータを保持する10個の1ビットレジスタ回路(Bit No.0 Reg.〜Bit No.9 Reg.)17と、各2列において各行方向に並ぶ2個の1ビットレジスタ回路毎に列方向に配置される10個のデータ転送回路(Bit No.0 データ転送回路〜Bit No.9 データ転送回路)18aとを備えている。
采样保持信号转换电路组 4a具有与每列的垂直信号线 9一对一配置的 10位输出的 ADC16、在各列保持由对应的 ADC16输出的 10位数据的 10个 1位寄存器电路 (Bit No.0Reg.~ Bit No.9Reg.)17、按各 2列中并列于各行方向的 2个 1位寄存器电路来配置于列方向的 10个数据传输电路 (BitNo.0数据传输电路~ Bit No.9数据传输电路 )18a。 - 中国語 特許翻訳例文集
N個のサンプルホールド信号変換回路は、それぞれ、画素アレイ2の各列の垂直信号線9と1対1に設けられ、対応する垂直信号線9から電圧信号を取り込み、デジタル信号(例えば10ビットとする)へ変換するアナログデジタル変換器(ADC)と、変換された10ビットのデジタル信号を保持するレジスタ回路と、レジスタ回路が保持する10ビットの画像データを列選択回路5からの列選択信号に従って並列に画像データ受信回路6へ転送する10個のデータ転送回路とを備えている。
N个采样保持信号转换电路分别具有与像素阵列 2的各列的垂直信号线 9一对一地设置,从对应的垂直信号线 9读入电压信号并转换为数字信号 (例如为 10位 )的模拟数字转换器 (ADC)、保持转换后的 10位数字信号的寄存器电路、按照来自列选择电路 5的列选择信号将寄存器电路所保持的 10位图像数据并行传输到图像数据接收电路 6的 10个数据传输电路。 - 中国語 特許翻訳例文集
メインメモリ502は、一般に、汎用で不揮発性の記憶装置の場合と、システム構成、データ転送同期、メモリマップされたI/O、I/Oサブシステム等の機能のために用いられる特定目的のハードウェアレジスタまたはアレイの両方の場合を含む。
典型地,主存储器 502包括通用和非易失性存储器两者,以及用于诸如系统配置,数据传输同步,映射存储器 I/O,和 I/O子系统的功能的专用硬件寄存器或者阵列。 - 中国語 特許翻訳例文集
具体的には、読取制御部120は、イメージセンサー220に対してシフトパルスの供給を行い、光電変換素子に蓄積された電荷のシフトレジスターへの転送タイミング(次の電荷蓄積の開始タイミング)を制御する。
具体地说,读取控制部 120对图像传感器 220进行移动脉冲的供给,并控制光电变换元件所积蓄的电荷向移位寄存器的转送定时 (下一电荷积蓄的开始定时 )。 - 中国語 特許翻訳例文集
ここで、各シフトパルスのタイミング(T0、T2、T4、T6、…)でシフトレジスターに転送され、その後(T0〜T1、T2〜T3、T4〜T5、T6〜T7、…の間)にA/D変換部110へ出力された1ライン分のデータは、無効のデータ(invalid)として、データ処理部130により読み捨てられる。
这里,以各移动脉冲的定时 (T0、T2、T4、T6、……)向移位寄存器转送、然后 (T0~T1、T2~ T3、T4~ T5、T6~ T7、……的期间 )向 A/D变换部 110输出的 1线的数据作为无效的数据 (invalid)由数据处理部 130进行读取并丢弃。 - 中国語 特許翻訳例文集
例文 |