例文 |
「数据线」を含む例文一覧
該当件数 : 84件
配置于行方向的 N个数据传输电路 18c分别构成为例如图 13所示,按照来自列选择电路 5b的列选择信号,并行驱动 1条数据线 10。
行方向に配置されるN個のデータ転送回路18cは、それぞれ、例えば図13に示すように構成され、列選択回路5bからの列選択信号に従って、1本のデータ線10を並列に駆動する。 - 中国語 特許翻訳例文集
图 13中,各数据传输电路 18b构成都相同,包括串联连接于数据线 10与电路接地端之间的 2个 NMOS晶体管 25、26。
図13において、各データ転送回路18bは、同じ構成であって、データ線10とグランドとの間に直列接続された2つのNMOSトランジスタ25,26で構成されている。 - 中国語 特許翻訳例文集
而且还设有对基准电压线 Vref和数据线 10进行预充电的预充电电路46,在经由逻辑匹配电路 48与控制端 47连接的控制信号线 21也设有预充电电路 49。
そして、基準電圧線Vrefおよびデータ線10をプリチャージするプリチャージ回路46が設けられ、制御端47に論理整合回路48を介して接続される制御信号線21にもプリチャージ回路49が設けられている。 - 中国語 特許翻訳例文集
数据传输电路 18c传输 1位的 2值“0”、“1”中的某个,而在图 16(4)中表示出传输该 2值“0”、“1”时数据线 10的电位变化的特性 h,i。
データ転送回路18cは、1ビットの2値“0”“1”のいずれか一つを転送するが、図16(4)では、その2値“0”“1”を転送するときのデータ線10の電位変化の特性h,iが示されている。 - 中国語 特許翻訳例文集
如上,基准电压驱动电路 19b所驱动的基准电压线 Vref的电位取的是与传输 1位的 2值对应的数据线 10的电位的中间电位。
このように、基準電圧駆動回路19bが駆動する基準電圧線Vrefの電位は、転送1ビットの2値に対応したデータ線10の電位の中間電位を取るようになっている。 - 中国語 特許翻訳例文集
而且布线数量是10条单心线的数据线加上 1条基准电压线再加上 1条控制信号线而一共为 13条,比一般的构成少 7条,能实现布线的简化。
併せて、配線数も、単線10本のデータ線と1本基準電圧線と1本の制御信号線との都合13本となり、一般的な構成よりも7本少なくなり、配線の簡素化も図れる。 - 中国語 特許翻訳例文集
此时,由于PMOS晶体管 54、55导通,因此差动放大电路 45a、45b、45c的正相内部节点 D1、D2、D3和反相内部节点 /D1、/D2、/D3连接着数据线 10、基准电压线 Vref1、Vref2、Vref3中对应的基准电压线。
このとき、PMOSトランジスタ54,55がオンしているので、差動増幅回路45a,45b,45cの正相内部ノードD1,D2,D3、および逆相内部ノード/D1,/D2,/D3は、データ線10、基準電圧線Vref1,Vref2,Vref3の対応するものが接続される。 - 中国語 特許翻訳例文集
数据传输电路 18d传输 2位 (Dn+1,Dn)中 4种组合 (0,0)、(0,1)、(1,0)、(1,1)中的某个,图 23(4)中表示出传输这 4种组合时数据线 10的电位变化特性 o、p、q、r。
データ転送回路18dは、2ビット(Dn+1,Dn)の4通りの組み合わせ(0.0)(0,1)(1,0)(1,1)のいずれか一つを転送するが、図23(4)では、その4通りの組み合わせを転送するときのデータ線10の電位変化の特性o,p,q,rが示されている。 - 中国語 特許翻訳例文集
如图 7所示,BK分量 702的特征在于,如同现有技术,亮度 L*关于输入信号值 (即与分色处理获得的颜色分量对应的各条图像数据 )线性推移。
図7に示すように、入力信号値(すなわち色分解処理後の各色の画像データ)に対して、BK成分702は従来の技術と同様に明度L*が線形になるような特性を持つ。 - 中国語 特許翻訳例文集
3a...扫描线,6a...数据线,9a...像素电极,10...TFT阵列基板,10a...图像显示区域,20...对向基板,30...TFT,50...液晶层,100...液晶装置,101...数据线驱动电路,102...外部电路连接端子,104...扫描线驱动电路,210...图像信号分析电路,211...图像信号分析部,212...光源辉度控制信号生成部,213...图像校正信号生成部,220...灯驱动电路,221...光源辉度控制部,230...视频处理电路,231...图像信号校正部,500...超高压水银灯。
3a…走査線、6a…データ線、9a…画素電極、10…TFTアレイ基板、10a…画像表示領域、20…対向基板、30…TFT、50…液晶層、100…液晶装置、101…データ線駆動回路、102…外部回路接続端子、104…走査線駆動回路、210…映像信号解析回路、211…映像信号解析部、212…光源輝度制御信号生成部、213…映像補正信号生成部、220…ランプ駆動回路、221…光源輝度制御部、230…ビデオ処理回路、231…映像信号補正部、500…超高圧水銀ランプ - 中国語 特許翻訳例文集
像素电极 9a与 TFT30的漏极电气连接,使开关元件即 TFT30在一定期间闭合其开关,从而将从数据线 6a供给的图像信号 S1、S2、...、Sn在规定的定时写入。
画素電極9aは、TFT30のドレインに電気的に接続されており、スイッチング素子であるTFT30を一定期間だけそのスイッチを閉じることにより、データ線6aから供給される画像信号S1、S2、・・・、Snが所定のタイミングで書き込まれる。 - 中国語 特許翻訳例文集
在第 n帧周期 Fn的寻址周期 ADDR期间,数据驱动电路把左眼图像数据 RGBL的数据电压提供给显示面板 15的数据线,并将左眼图像数据 RGBL寻址到显示面板 15的像素。
データ駆動回路は、第nフレーム期間Fnのアドレス期間ADDRの間左目映像データRGBLのデータ電圧を表示パネル15のデータラインに供給して表示パネル15のピクセルに左目映像データRGBLをアドレッシングする。 - 中国語 特許翻訳例文集
在第 (n+2)帧周期 Fn+2的寻址周期 ADDR期间,数据驱动电路将右眼图像数据 RGBR的数据电压提供给显示面板 15的数据线,并将右眼图像数据 RGBR寻址到显示面板 15的像素。
データ駆動回路は第n+2フレーム期間Fn+2のアドレス期間ADDRに右目映像データRGBRのデータ電圧を表示パネル15のデータラインに供給して表示パネル15のピクセルに右目映像データRGBRをアドレッシングする。 - 中国語 特許翻訳例文集
在第 n帧周期 Fn的寻址周期 ADDR期间,数据驱动电路给显示面板 15的数据线提供高伽马特性的左眼图像数据 RGBL(HG)的数据电压,并把左眼图像数据 RGBL(HG)寻址到显示面板 15的像素。
データ駆動回路は第nフレーム期間Fnのアドレス期間ADDRの間、ハイガンマ特性の左目映像データRGBL(HG)のデータ電圧を表示パネル15のデータラインに供給して表示パネル15のピクセルに左目映像データRGBL(HG)をアドレッシングする。 - 中国語 特許翻訳例文集
在第 (n+2)帧周期 Fn+2的寻址周期 ADDR期间,数据驱动电路将高伽马特性的右眼图像数据 RGBR(HG)的数据电压提供给显示面板 15的数据线,并将右眼图像数据 RGBR(HG)寻址到显示面板 15的像素。
データ駆動回路は、第n+2フレーム期間Fn+2のアドレス期間ADDRにハイガンマ特性の右目映像データRGBR(HG)のデータ電圧を表示パネル15のデータラインに供給して表示パネル15のピクセルに右目映像データRGBR(HG)をアドレッシングする。 - 中国語 特許翻訳例文集
在第 n帧周期 Fn的寻址周期 ADDR期间,数据驱动电路将第一左眼图像数据 RGBL(1)的数据电压提供给显示面板 15的数据线,并将第一左眼图像数据 RGBL(1)寻址到显示面板 15的像素。
データ駆動回路は、第nフレーム期間Fnのアドレス期間ADDRに第1左目映像データRGBL(1)のデータ電圧を表示パネル15のデータラインに供給して表示パネル15のピクセルに第1左目映像データRGBL(1)をアドレッシングする。 - 中国語 特許翻訳例文集
在第 (n+1)帧周期 Fn+1的寻址周期 ADDR期间,数据驱动电路将第二左眼图像数据 RGBL(2)的数据电压提供到显示面板 15的数据线,并将第二左眼图像数据 RGBL(2)寻址到显示面板 15的像素。
データ駆動回路は、第n+1フレーム期間Fn+1のアドレス期間ADDRに第2左目映像データRGBL(2)のデータ電圧を表示パネル15のデータラインに供給して表示パネル15のピクセルに第2左目映像データRGBL(2)をアドレッシングする。 - 中国語 特許翻訳例文集
在第 (n+2)帧周期 Fn+2的寻址周期 ADDR期间,数据驱动电路将第一右眼图像数据 RGBR(1)的数据电压提供给显示面板 15的数据线,并将第一右眼图像数据 RGBR(1)寻址到显示面板 15的像素。
データ駆動回路は、第n+2フレーム期間Fn+2のアドレス期間ADDRに第1右目映像データRGBR(1)のデータ電圧を表示パネル15のデータラインに供給して表示パネル15のピクセルに第1右目映像データRGBR(1)をアドレッシングする。 - 中国語 特許翻訳例文集
在第 (n+3)帧周期 Fn+3的寻址周期 ADDR期间,数据驱动电路将第二右眼图像数据 RGBR(2)的数据电压提供到显示面板 15的数据线,并将第二右眼图像数据 RGBR(2)寻址到显示面板 15的像素。
データ駆動回路は、第n+3フレーム期間Fn+3のアドレス期間ADDRに第2右目映像データRGBR(2)のデータ電圧を表示パネル15のデータラインに供給して表示パネル15のピクセルに第2右目映像データRGBR(2)をアドレッシングする。 - 中国語 特許翻訳例文集
参照图 3和图 4,在输入图像数据以使液晶分子呈卧式的方法中,将栅极导通电压Von施加到显示面板 100的多条栅极线,并且向多条数据线施加公共电压 Vcom。
図3及び図4を参照すると、液晶分子を殆ど横たわる状態にするイメージデータを入力する方法としては、表示パネル100の複数のゲート線にゲートオン電圧Vonを印加し、複数のデータ線に共通電圧Vcomを印加する方法がある。 - 中国語 特許翻訳例文集
此时,根据反相信号 RVS的特性,在一帧中,流过数据线的数据信号的极性可被反相,施加到一行像素的数据信号的极性可相同 (“行反相”)。
このとき、1フレーム内でも、反転信号の特性により、1データ線上を流通するデータ信号の極性が変わったり(行反転、点反転)、1画素行に印加されるデータ信号の極性が異なったりする(列反転、点反転)。 - 中国語 特許翻訳例文集
而且,将本实施方式中配置于列方向的数据传输电路 (本实施方式中为小于等于 10个 )与图像数据接收电路 6连接起来的数据线 10分别为单心线,这也是特征之一。
そして、本実施の形態による列方向に配置されるデータ転送回路(本実施の形態では10個を含みそれ以下である)と画像データ受信回路6とを接続するデータ線10は、それぞれ単線である点も特徴点の一つである。 - 中国語 特許翻訳例文集
而且分别都设有对基准电压线 Vref1、Vref2、Vref3和数据线 10进行预充电的相同构成的预充电电路 46,在经由逻辑匹配电路 48与公共的控制端 47连接的控制信号线 21也设有预充电电路46。
そして、それぞれに、基準電圧線Vref1,Vref2,Vref3およびデータ線10をプリチャージする同じ構成のプリチャージ回路46が設けられ、共通の制御端47に論理整合回路48を介して接続される制御信号線21にもプリチャージ回路49が設けられている。 - 中国語 特許翻訳例文集
图 8(4)中表示出作为数据传输电路 18a传输 2位 (Dn+1,Dn)的 4种组合 (0,0)、(0,1)、(1,0)、(1,1)的某个的情况,当传输 2位为 (0,1)时的图 7(4)所示的数据线 10的电位变化特性 b和基准电压线 Vref1、Vref2、Vref3的特性 e、f、g。
図8(4)では、データ転送回路18aが、2ビット(Dn+1,Dn)の4通りの組み合わせ(0.0)(0,1)(1,0)(1,1)のいずれか一つを転送する場合として、転送2ビットが(0,1)である場合の図7(4)に示したデータ線10の電位変化の特性bと、基準電圧線Vref1,Vref2,Vref3の特性e,f,gとが示されている。 - 中国語 特許翻訳例文集
也就是说,数据传输电路 18b对于列方向的相邻每 2位 (Dn+1,Dn)的 4种组合 (0,0)、(0,1)、(1,0)、(1,1),能通过与数据传输电路18a完全相同的栅极宽度W驱动数据线10,因此能引起图 7(4)所示的特性 a、b、c、d的电位变化。
つまり、データ転送回路18bは、列方向の隣り合う2ビット(Dn+1,Dn)毎の4通りの組み合わせ(0,0)(0,1)(1,0)(1,1)について、データ転送回路18aと完全に同じゲート幅Wでもってデータ線10を駆動できるので、図7(4)に示す特性a,b,c,dの電位変化を起こさせる。 - 中国語 特許翻訳例文集
反相内部节点 /D作为“差动放大电路的一个差动输入端”,经由 PMOS晶体管 54与数据线连接,正相内部节点 D作为“差动放大电路的另一个差动输入端”,经由 PMOS晶体管 55与基准电压线 Vref连接。
逆相内部ノード/Dは、「差動増幅回路の一方の差動入力端」として、PMOSトランジスタ54を介してデータ線に接続され、正相内部ノードDは、「差動増幅回路の他方の差動入力端」として、PMOSトランジスタ55を介して基準電圧線Vrefに接続されている。 - 中国語 特許翻訳例文集
在图 23(1)、(2)中,通过输出列选择信号的时间间隔的期间中的预充电信号,使得预充电电路 80、49接通,数据线 10、基准电压线 Vref1、Vref2、Vref3被预充电至 VDD/2,控制信号线 21被预充电至电源电位 VDD。
図23(1)(2)において、列選択信号が出力される時間間隔の期間におけるプリチャージ信号により、プリチャージ回路80,49がオンし、データ線10、基準電圧線Vref1,Vref2,Vref3がVDD/2にプリチャージされ、制御信号線21が電源電位VDDにプリチャージされる。 - 中国語 特許翻訳例文集
如上,基准电压驱动电路 19d所驱动的基准电压线 Vref1、Vref3和固定电压(VDD/2)的基准电压线 Vref2的电位与第一实施例同样地,取与传输 2位中 4种位模式对应的数据线 10的电位的中间电位。
このように、基準電圧駆動回路19dが駆動する基準電圧線Vref1,Vref3,および固定電圧(VDD/2)の基準電圧線Vref2の電位は、第1の実施例と同様に、転送2ビットの4通りのビットパターンに対応したデータ線10の電位の中間電位を取るようになっている。 - 中国語 特許翻訳例文集
图 24(4)中,作为数据传输电路 18d传输 2位 (Dn+1,Dn)中 4种组合 (0,0)、(0,1)、(1,0)、(1,1)中的某个的情况,表示出传输 2位为 (0,1)时图 23(4)所示的数据线 10的电位变化的特性 p、基准电压线 Vref1、Vref2、Vref3的特性 s、t、u。
図24(4)では、データ転送回路18dが、2ビット(Dn+1,Dn)の4通りの組み合わせ(0.0)(0,1)(1,0)(1,1)のいずれか一つを転送する場合として、転送2ビットが(0,1)である場合の図23(4)に示したデータ線10の電位変化の特性pと、基準電圧線Vref1,Vref2,Vref3の特性s,t,uとが示されている。 - 中国語 特許翻訳例文集
总之能够理解到,通过以上所说明的各实施例,能够使用多电平的数据线将数字化后的各图像数据按多个位集中地传输给信号处理电路,能实现电路规模的削减和传输时间的缩短。
要するに以上説明した各実施の形態から、デジタル化された各画像データを複数ビット毎にまとめてマルチレベルのデータ線を用いて信号処理回路へ転送することが可能となり、回路規模の削減や転送時間の短縮化が図れることが理解できる。 - 中国語 特許翻訳例文集
例如,在给定子带中的一条线可以称为“子带中的系数线”; 并且从第一级的相同两条数据线生成的给定级别 (划分级 )上的所有子带 (LH、HL和 HH(在最高级的情况下包括 LL))中的一条线可以称为“给定划分级 (或简称为级 )上的系数线”。
例えば、あるサブバンドのある1ラインを「あるサブバンドの係数ライン」と称し、1つ下位の階層の同じ2係数ラインから生成された、ある階層(分割レベル)の全サブバンド(LH,HL、およびHH(最上位層の場合LLも含む))の1ラインを「ある分割レベル(または階層)の係数ライン」と称する。 - 中国語 特許翻訳例文集
这种情况下,对图像数据接收电路 6a内每条数据线 10所设置的各 3个差动放大电路分别具有公共的控制端,构成为能施加统一为有源的控制信号,因此能使用设置于图像数据接收电路 6a内的与列选择电路 5a的输出定时同步地产生该控制信号的电路。
この場合、画像データ受信回路6a内にデータ線10毎に備える各3個の差動増幅回路は、それぞれ共通の制御端を有し、一括してアクティブにする制御信号を印加できる構成となるので、画像データ受信回路6a内に備える、該制御信号を列選択回路5aの出力タイミングと同期して発生する回路を用いることができる。 - 中国語 特許翻訳例文集
反相内部节点 /D1、/D2、/D3分别作为“差动放大电路的一个差动输入端”,经由 PMOS晶体管 54与数据线连接,正相内部节点 D1、D2、D3分别作为“差动放大电路的另一个差动输入端”,经由 PMOS晶体管 55与基准电压线 Vref1、Vref2、Vref3连接。
逆相内部ノード/D1,/D2,/D3は、それぞれ「差動増幅回路の一方の差動入力端」として、PMOSトランジスタ54を介してデータ線に接続され、正相内部ノードD1,D2,D3は、それぞれ「差動増幅回路の他方の差動入力端」として、PMOSトランジスタ55を介して基準電圧線Vref1,Vref2,Vref3に接続されている。 - 中国語 特許翻訳例文集
如上所述,根据第三实施例,进行与一般构成相同的 1位传输的情况下,列方向的数据传输电路的个数不会发生变化,而各数据传输电路不会如一般构成那样个别地驱动双绞线,而是驱动单心线的数据线,因此能缩小数据传输电路的电路规模。
以上のように、第3の実施例によれば、一般的な構成と同様の1ビット転送を行う場合に、列方向のデータ転送回路の個数は変わらないが、各データ転送回路は、一般的な構成のようにツイストペア線を個別に駆動するのではなく、単線のデータ線を駆動する構成であるので、データ転送回路の回路規模を縮小化することができる。 - 中国語 特許翻訳例文集
例文 |