「电路」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > 电路の意味・解説 > 电路に関連した中国語例文


「电路」を含む例文一覧

該当件数 : 3521



<前へ 1 2 .... 61 62 63 64 65 66 67 68 69 70 71

结合设备 100描述的一个或多个功能块和 /或功能块的一种或多种组合可实现为通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程的逻辑设备、分立的门或晶体管逻辑、分立的硬件组件或设计为执行本文所述功能的任何适当的组合。

装置100に関して説明される、該機能ブロックの内の1又は複数及び/又は該機能ブロックの内の1又は複数の組合せは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(field programmable gate array)(FPGA)若しくは他のプログラム可能な論理デバイス、ディスクリート・ゲート若しくはトランジスタ・ロジック、ディスクリート・ハードウェア・コンポーネント、又は本明細書記載の諸機能を実行するために設計されたそれ等の任意の適切な組合せ、として具現化されることが出来る。 - 中国語 特許翻訳例文集

从以上可知,根据本发明的实施方式 2所涉及的图像读取装置,由于通过计时器电路使处于远离光轴线中心的位置上的受光部列的光电转换后的输出值、相对于位于透镜体 9的光轴中心上的受光部,进行了延迟后再进行运算处理,因此相关度高于在实施方式 1中所说明的图像读取装置,并且可以得到精度更高的图像读取装置。

以上からこの発明の実施の形態2による画像読取装置によれば、レンズ体9の光軸中心に位置する受光部に対して光軸ラインの中心位置から離れた位置にある受光部列の光電変換された出力値をタイマー回路で遅延させてから演算処理するので実施の形態1で説明したものより、補正の相関程度が高まり、より高精度の画像読取装置を得ることができる。 - 中国語 特許翻訳例文集

放大晶体管 23在构成源极跟踪器电路的期间中,将被复位晶体管 22复位后的 FD25的电压 (复位电压 )变换为同电平的像素信号并输出至垂直信号线 VSL,另外,通过读出晶体管 21,在从光电二极管 20将信号电荷读出至 FD25之后的 FD25的电压 (复位电压 +变换信号电压 )变换为同电平的像素信号并输出至垂直信号线 VSL。

増幅トランジスタ23は、ソースフォロワ回路を構成している期間において、リセットトランジスタ22によりリセットされた後のFD25の電圧(リセット電圧)を同レベルの画素信号に変換して垂直信号線VSLに出力し、さらに、読み出しトランジスタ21により、フォトダイオード20から信号電荷がFD25に読み出された後のFD25の電圧(リセット電圧+変換信号電圧)を同レベルの画素信号に変換して垂直信号線VSLに出力する。 - 中国語 特許翻訳例文集

在配置于电源侧的 PMOS晶体管 60、61和 PMOS晶体管 66、67中,在源极端子连接到电源 64的 PMOS晶体管 60、66中 PMOS晶体管 60的栅极端子被直接输入第 n+1列的寄存器数据 Dn+1,PMOS晶体管 66的栅极端子经由 NAND电路 70被输入对第 n+1列寄存器数据Dn+1进行逻辑反转后的数据 (/Dn+1)和对第 n列寄存器数据 Dn进行逻辑反转后的数据 (/Dn)。

電源側に直列配置されるPMOSトランジスタ60,61およびPMOSトランジスタ66,67において、電源64にソース端子が接続されるPMOSトランジスタ60,66のうち、PMOSトランジスタ60のゲート端子には、n+1列目のレジスタデータDn+1が直接入力され、PMOSトランジスタ66のゲート端子には、n+1列目のレジスタデータDn+1を論理反転したデータ(/Dn+1)とn列目のレジスタデータDnを論理反転したデータ(/Dn)とがNAND回路70を介して入力される。 - 中国語 特許翻訳例文集

在硬件实现中,例如,处理单元可在一个或更多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、电子器件、设计成执行本文中描述的功能的其他设备单元、和 /或其组合内实现。

ハードウェアインプリメンテーションにおいて、例えば、処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブルロジックデバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、制御装置、マイクロ制御装置、マイクロプロセッサ、電子デバイス、ここで記述する機能を実行するように設計されている他のデバイスユニット、および/またはこれらを組み合わせたもの内で実現してもよい。 - 中国語 特許翻訳例文集

现在参看图 4,其是图解适于与多个天线联用而无需双工器或其他类似电路且可例如在无线通信接口 200中的 RF前端 202中实现和 /或以其他方式在设备 102中实现的示例性单频带 RF前端 400的某些组件的示意图。

図4に対する参照をこれから行うと、図4は、デュプレクサまたはこれに類する他の回路を必要とせずに、複数のアンテナとともに使用するように適合されている、例示的な単一帯域PFフロントエンド400のいくつかのコンポーネントを図示している概略図である。 そして、この単一帯域PFフロントエンド400は、例えば、ワイヤレス通信インターフェース200中の、および/またはそうでなければデバイス102内のRFフロントエンド202で実現されてもよい。 - 中国語 特許翻訳例文集

因此,在某些示例实现中,当与图 5的 RF前端 500相比时,两个或多个选择性放大器电路可具有比 5个 PA更低的增益,但是由于通过避免使用双工器可以在输出功率中节省~ 3dB或更多,因此可利用更低效率的功率放大器来提供可能更大的输出功率。

したがって、いくつかの例示的なインプリメンテーションにおいて、図5のRFフロントエンド500と比較すると、1つまたは2つの選択的な増幅器回路は、5つのPAのものよりも利得が低いかもしれない。 しかしながら、デュプレクサの使用を避けることによって、出力電力において〜3dBまたはそれ以上余裕があるかもしれないので、より高くなるかもしれない出力電力を提供するために、より効率性が低い電力増幅器を利用することができる。 - 中国語 特許翻訳例文集

即,在该状态下,进行复位电平的模数变换结果和像素信号电平的模数变换结果之间的差分处理(CDS),但是在检测复位电平时,比较器8不反转而闩锁电路14保持闩锁信号的情况下,即使在像素信号模数变换期间时比较器 8反转,也通过考虑该闩锁信号,来输出像素 (PD)计数值的全部计数值。

つまり、この状態でリセットレベルのAD変換結果と画素信号レベルのAD変換結果との差分処理(CDS)が行なわれるが、リセットレベル検出時にコンパレータ8が反転せずにラッチ回路14がラッチ信号を保持している場合は、画素信号AD期間時にコンパレータ8が反転しても、このラッチ信号を考慮する事により画素(PD)カウント値をフルカウント値を出力する。 - 中国語 特許翻訳例文集

此外,在入射极强光、且在检测复位信号时比较器 8不反转的情况下,将表示比较器 8不反转的情况的闩锁信号保持在闩锁电路 14中,即使在像素信号模数变换期间时比较器 8反转,通过考虑该闩锁信号,在模数变换时 (CDS处理时 ),也将像素 (PD)计数值的全部计数值强制性地输出到计数器。

そして、非常に強力な過大光が入射されリセット信号検出時にコンパレータ8が反転しない場合には、コンパレータ8が反転しなかった事を示すラッチ信号をラッチ回路14に保持し、画素信号AD期間時にコンパレータ8が反転しても、このラッチ信号を考慮する事によりAD変換時(CDS処理時)に画素(PD)カウント値をフルカウントに強制的にカウンタに出力させる。 - 中国語 特許翻訳例文集

即,在该状态下,进行复位电平的模数变换结果和信号电平的模数变换结果之间的差分处理 (CDS),但是在检测复位电平时 (时刻 t5~ t7的器件 ),若计数器的某个判断比特成立,则输出闩锁信号,预先在闩锁电路 14保持该信号,在像素信号模数变换期间时,即使比较器 8反转,也通过考虑该闩锁信号,将像素 (PD)计数值强制性地计数到全部计数。

つまり、この状態でリセットレベルのAD変換結果と信号レベルのAD変換結果との差分処理(CDS)が行なわれるが、リセットレベル検出時(時刻t5〜t7の期間)にカウンタのある判定bitが立ったらラッチ信号を出力し、ラッチ回路14にその信号を保持しておき、画素信号AD期間時にコンパレータ8が反転しても、このラッチ信号を考慮する事により画素(PD)カウント値をフルカウントに強制的にする。 - 中国語 特許翻訳例文集


对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑设备 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本文所描述的功能的其它电子单元或其组合中。

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。 - 中国語 特許翻訳例文集

对于硬件实现,处理单元可以实现在一个或多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑设备 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。 - 中国語 特許翻訳例文集

对于硬件实施方案,处理单元可实施于一个或一个以上专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理装置 (DSPD)、可编程逻辑装置 (PLD)、现场可编程门阵列(FPGA)、处理器、控制器、微控制器、微处理器、经设计以执行本文中所描述的功能的其它电子单元,或其组合内。

ハードウェア実装では、処理装置は、1つまたは複数の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理装置(DSPD)、プログラム可能論理装置(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサ、本明細書に記載の機能を実施するように設計された他の電子ユニット、あるいはそれらの組合せの中で実装することができる。 - 中国語 特許翻訳例文集

此外,优选的是,在再生装置上动作的应用、请求利用电子分发记录到半导体存储卡中的应用在经由存储卡 I/F向控制电路发出向记录在第 2记录区域中数据 (例如半导体存储器固有的识别号码 )的访问请求之前、事前检查是否没有应用的篡改。

また、再生装置上で動作するアプリケーションで、電子配信を利用して半導体メモリーカードに記録を要求するアプリケーションは、メモリーカードI/Fを介して制御回路へ第2の記録領域に記録されたデータ(例えば半導体メモリ固有の識別番号)へのアクセス要求を発行する前に、アプリケーションの改竄がされていないかを事前にチェックすることが望ましい。 - 中国語 特許翻訳例文集

一个或多个第 1时钟生成部,有选择地生成频率不同的多种第 1时钟信号; 以及一个或多个构成电路,与上述已生成的第 1时钟信号同步进行动作,上述动作模式变更部控制上述一个或多个第 1时钟生成部,通过对所生成的上述第 1时钟信号的频率进行变更,来变更上述中继处理装置的动作模式。

2. 請求項1に記載のネットワーク中継装置において、前記中継処理部は、周波数の異なる複数種類の第1のクロック信号を選択的に生成する1または複数の第1のクロック生成部と、前記生成された第1のクロック信号に同期して動作する1または複数の構成回路と、を備え、前記動作モード変更部は、前記1または複数の第1のクロック生成部を制御し、生成される前記第1のクロック信号の周波数を変更することにより、前記中継処理装置の動作モードを変更する、ネットワーク中継装置 - 中国語 特許翻訳例文集

所属领域的技术人员将进一步了解,结合本文所揭示的方面而描述的各种说明性逻辑块、模块、处理器、装置、电路及算法步骤中的任一者可实施为电子硬件 (例如,可使用源编码或某一其它技术而设计的数字实施方案、模拟实施方案或两者的组合 )、并入有指令的各种形式的程序代码或设计代码 (为方便起见,其在本文中可称为“软件”或“软件模块”),或两者的组合。

さらに、本明細書で開示された態様に関して説明した様々な例示的な論理ブロック、モジュール、プロセッサ、手段、回路、およびアルゴリズムステップのいずれかは、電子ハードウェア(たとえば、ソースコーディングまたは何らかの他の技法を使用して設計できる、デジタル実装形態、アナログ実装形態、またはそれら2つの組合せ)、命令を組み込んだ様々な形態のプログラムまたは設計コード(便宜上、本明細書では「ソフトウェア」または「ソフトウェアモジュール」と呼ぶことがある)、あるいは両方の組合せとして実装できることを当業者は諒解されよう。 - 中国語 特許翻訳例文集

所属领域的技术人员将进一步了解,结合本文所揭示的方面而描述的各种说明性逻辑块、模块、处理器、装置、电路及算法步骤中的任一者可实施为电子硬件 (例如,可使用源编码或某一其它技术而设计的数字实施方案、模拟实施方案或两者的组合 )、并入有指令的各种形式的程序代码或设计带码 (为方便起见,其在本文中可称为“软件”或“软件模块”),或两者的组合。

さらに、本明細書で開示された態様に関して説明した様々な例示的な論理ブロック、モジュール、プロセッサ、手段、回路、およびアルゴリズムステップのいずれかは、電子ハードウェア(たとえば、ソースコーディングまたは何らかの他の技法を使用して設計できる、デジタル実装形態、アナログ実装形態、またはそれら2つの組合せ)、命令を組み込んだ様々な形態のプログラムまたは設計コード(便宜上、本明細書では「ソフトウェア」または「ソフトウェアモジュール」と呼ぶことがある)、あるいは両方の組合せとして実装できることを当業者は諒解されよう。 - 中国語 特許翻訳例文集

然而,实际上,随着单个并行测试电路 700的扇出 /扇入增多,变得难以维持信号完整性和DUT隔离。 例如,随着更多的 DUT I/O块 704、706、708、710被耦合到单个通道 I/O块 702,变得更加难以在 DUT I/O块 704、706、708、710和通道 I/O块 702之间路由信CN 10201748913 AA 说 明 书 2/6页号以使得在不同的信号路由之间维持类似的信号传播特性。

理論上は、単一チャネルのI/Oブロック702をより多くのDUTのI/Oブロック704、706、708、710に連結することで、信号のファンアウト/ファンインを任意の数の信号経路分(例えば4つ、若しくは8つ、若しくはその他任意の数の信号経路)のみ増加させ、‘378号出願に記載された並列試験回路を拡張することができる。しかし実際には、単一の並列試験回路700のファンアウト/ファンインを増加させると、信号精度とDUTの分離を維持することがより困難となる。例えば、より多くのDUTのI/Oブロック704、706、708、710を単一のチャネルI/Oブロック702に連結すると、類似した信号伝播特性同士を異なる信号ルート間で維持しながら、DUTのI/Oブロック704、706、708、710とチャネルI/Oブロック702との間の信号のルート設定を行うことがより困難となる。 - 中国語 特許翻訳例文集

(a)指示 N个积分电路 S1~ SN的各个的放电CN 10201761202 AA 说 明 书 8/17页用开关 SW21的开闭动作的重设控制信号 Reset(b)指示受光部 10A中的第 1行及第 2行的像素部 P1,1~ P1,N、P2,1~ P2,N的各个的读出用开关 SW1的开闭动作的第 1行选择控制信号 Vsel(1)及第 2行选择控制信号 Vsel(2); (c)指示受光部 10A中的第 3行及第 4行的像素部 P3,1~ P3,N、P4,1~ P4,N的各个的读出用开关 SW1的开闭动作的第 3行选择控制信号 Vsel(3)及第 4行选择控制信号 Vsel(4);

この図には、上から順に、(a) N個の積分回路S1〜SNそれぞれの放電用スイッチSW21の開閉動作を指示するリセット制御信号Reset、(b) 受光部10Aにおける第1行および第2行の画素部P1,1〜P1,N,P2,1〜P2,Nそれぞれの読出用スイッチSW1の開閉動作を指示する第1行選択制御信号Vsel(1)および第2行選択制御信号Vsel(2)、(c) 受光部10Aにおける第3行および第4行の画素部P3,1〜P3,N,P4,1〜P4,Nそれぞれの読出用スイッチSW1の開閉動作を指示する第3行選択制御信号Vsel(3)および第4行選択制御信号Vsel(4)、ならびに、(d) N個の保持回路H1〜HNそれぞれの入力用スイッチSW31の開閉動作を指示する保持制御信号Hold が示されている。 - 中国語 特許翻訳例文集

至少部分地响应于至少部分地接收该信息 202,一个或多个处理器 12、电路 118和/或 NIC 120可以至少部分地选择 (在至少一个节点已经进入相对较低功耗状态之后 )所经过的至少一个时间段 Tw,Tw是在至少一个节点 10至少部分地接收至少一个分组 204之后,在请求至少一个节点 60的至少一个功耗状态的至少一个改变 (例如,从相对较低功耗状态变为在其中至少一个节点 60能够接收和处理至少一个分组 204的相对较高功耗状态(例如,其当前相对较高功耗状态 ))之前所经过的时间段。 该时间段 Tw可以等于以下条件 (1)或 (2)先发生的时间:

この情報202の受信に少なくとも部分的に基づいて、1以上のプロセッサ12 、回路118、および/または、NIC120は、少なくとも1つのノード60の少なくとも1つの電力消費状態の少なくとも1つの変更を要求する前に、少なくとも1つのパケット204の少なくとも1つのノード10による少なくとも部分的な受信の後に(比較的低い電力消費状態から、少なくとも1つのノード60が少なくとも1つのパケット204を受信および処理することができる比較的高い電力消費状態(例えば、現在の比較的高い電力消費状態)へ移る間)、少なくとも1つの期間Twの経過を少なくとも部分的に選択することができる。 - 中国語 特許翻訳例文集

相反地,如果在至少一个节点 60处于相对较低功耗状态时,至少一个节点 60能够缓冲由至少一个节点 60接收的一个或多个分组,那么至少一个节点 60中的一个或多个处理器 12’、电路 118’和 /或 NIC 120’可以至少部分地确定时间 Td,以使得 Td可以等于 Bd除以 Su或 Tu减去 L1之差乘以 Sd后除以 Su中的较小者 (即,Td= min{Bd,(Tu-L1)*Sd}/Su),其中 Bd是专门用于缓冲在至少一个节点 60处于相对较低功耗状态时由至少一个节点60接收的一个或多个分组的一个或多个缓冲器 22’和 /或 26’的大小 (例如,存储容量 ),L1是一个或多个链路 50的通信链路恢复时延,并且 Sd是当至少一个节点 60处于相对较低功耗状态时,到一个或多个缓冲器 22’和 /或 26’的实际或期望的进入分组传输速率。

逆に、少なくとも1つのノード60が、自身が比較的低い電力消費状態にある間に受け取った1以上のパケットをバッファすることができる場合には、少なくとも1つのノード60の1以上のプロセッサ12'、回路118'、および/または、NIC120'は、少なくとも部分的に、時間Tdを、BdをSuで割った値、またはTuからLlを引いた差異をSdで乗算して、Suで割った値(つまりTd=min{Bd,(Tu−Ll)*Sd}/Su)となるように設定し、ここでBdは、少なくとも1つのノード60が比較的低い電力消費状態にある間に受信する1以上のパケットのバッファ専用の1以上のバッファ22'および/または26'の格納容量等のサイズであり、Llは、1以上のリンク50の通信リンク待ち時間であり、Sdは、少なくとも1つのノード60が比較的低い電力消費状態にある間の1以上のバッファ22'および/または26'に対する期待または実際の入力パケット送信レートである。 - 中国語 特許翻訳例文集

<前へ 1 2 .... 61 62 63 64 65 66 67 68 69 70 71




   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS