意味 | 例文 |
「选择电路」を含む例文一覧
該当件数 : 145件
具体地,对于给定的应用,选择电路 101、102、103和 104可以被配置为选择性地旁路 (或者不旁路 )以下中的一个或者更多个:
具体的には、所与の用途に対して、選択回路101、102、103、および104は、以下のうちの1つ以上を選択的にバイパスする(または、バイパスしない)ように構成されてもよい: - 中国語 特許翻訳例文集
如果全链路时钟补偿电路 110被旁路,选择电路 101将被配置为不选择输出 B而选择输出 A。
リンクワイドクロック補償回路110が、バイパスされるべきである場合、選択回路101は、出力Bを非選択状態にし、出力Aを選択するように構成されるであろう。 - 中国語 特許翻訳例文集
相反地,如果全链路时钟补偿电路 110将被利用,选择电路 101将被配置为不选择输出 A而选择输出 B。
反対に、リンクワイドクロック補償回路110が、利用されるべきである場合、選択回路101は、出力Aを非選択状態にし、出力Bを選択するように構成されるであろう。 - 中国語 特許翻訳例文集
本领域技术人员将理解可以进行类似的关于选择电路 102的配置选择以旁路或者不旁路 Gearboxing电路 140。
当業者は、選択回路102に関する類似構成も、ギヤボクシング回路140をバイパスする、またはバイパスしないように選択可能であることを理解するであろう。 - 中国語 特許翻訳例文集
具体地,对于给定的应用,选择电路 201、202、203和 204可以被配置为选择性地旁路 (或者不旁路 )以下的一个或者更多个:
具体的には、所与の用途に対して、選択回路201、202、203、および204は、以下のうちの1つ以上を選択的にバイパスする(または、バイパスしない)ように構成されてもよい: - 中国語 特許翻訳例文集
如果全链路时钟补偿电路 210将被旁路,选择电路 201将被配置为不选择输出 A而选择输出 B。
リンクワイドクロック補償回路210が、バイパスされるべきである場合、選択回路201は、出力Aを非選択状態にし、出力Bを選択するように構成されるであろう。 - 中国語 特許翻訳例文集
相反地,如果全链路时钟补偿电路 210将被利用,选择电路 201将被配置为不选择输出 B而选择输出 A。
反対に、リンクワイドクロック補償回路210が、利用されるべきである場合、選択回路201は、出力Bを非選択状態にし、出力Aを選択するように構成されるであろう。 - 中国語 特許翻訳例文集
本领域技术人员将理解可以进行关于选择电路 202的类似配置选择以旁路或者不旁路 Gearboxing电路 204。
当業者は、選択回路202に関する類似構成も、ギヤボクシング回路240をバイパスする、またはバイパスしないように選択可能であることを理解するであろう。 - 中国語 特許翻訳例文集
类似地,选择电路 203可以被配置为旁路或者不旁路全通路时钟补偿和解码电路261。
同様に、選択回路203は、レーンワイドクロック補償およびデコーディング回路261をバイパスする、またはバイパスしないように構成されてもよい。 - 中国語 特許翻訳例文集
为了通过再修正 ROM170a的缺陷像素位置数据对修正的像素位置范围进行扩张,设置有缺陷像素运算电路和地址选择电路。
欠陥画素演算回路及びアドレス選択回路は、再補正ROM170aの欠陥画素位置データにより、補正する画素位置範囲を拡張するために設けられている。 - 中国語 特許翻訳例文集
列选择电路 5一般以规定的时间间隔反复输出处于按顺序指定像素阵列 2的各列的关系的列选择信号。
列選択回路5は、一般には、画素アレイ2の各列を順に指定する関係にある列選択信号を所定の時間間隔で出力することを繰り返す。 - 中国語 特許翻訳例文集
进而,本实施方式的列选择电路 5以规定的时间间隔反复输出处于集中像素阵列2的 N列 (N≥ 1)且按顺序指定的关系的列选择信号。
さて、本実施の形態による列選択回路5は、画素アレイ2のn列(n≧1)をまとめて順に指定する関係にある列選択信号を所定の時間間隔で出力することを繰り返す。 - 中国語 特許翻訳例文集
图 2中,除了采样保持信号转换电路组 4a、列选择电路 5a、图像数据接收电路 6a、信号处理电路 7、基准电压驱动电路组 8a之外,还示出了控制信号驱动电路组 15。
図2では、サンプルホールド信号変換回路群4aと、列選択回路5aと、画像データ受信回路6aと、信号処理回路7と、基準電圧駆動回路群8aとに加えて、制御信号駆動回路群15が示されている。 - 中国語 特許翻訳例文集
图 2中,列选择电路 5a以规定的时间间隔按顺序对像素阵列 2的每 2列反复输出处于集中各 2列按顺序指定的关系的列选择信号。
図2において、列選択回路5aは、画素アレイ2の2列毎に、各2列をまとめて順に指定する関係にある列選択信号を所定の時間間隔で順に出力することを繰り返す。 - 中国語 特許翻訳例文集
各控制信号驱动电路 20构成为按照来自列选择电路 5a的列选择信号,并行驱动与图像数据接收电路 6a连接的 1条控制信号线 21。
各制御信号駆動回路20は、列選択回路5aからの列選択信号に従って、画像データ受信回路6aに接続される1本の制御信号線21を並列に駆動する構成である。 - 中国語 特許翻訳例文集
图 3中,表示出了在配置于行方向的多个数据传输电路 18a分别从列选择电路 5a输入所对应的列选择信号的情况。
図3では、行方向に配置される複数のデータ転送回路18aのそれぞれに、列選択回路5aから対応する列選択信号が入力されることが示されている。 - 中国語 特許翻訳例文集
图 4中表示出在配置于行方向的多个基准电压驱动电路 19a分别由列选择电路 5a输入对应的列选择信号的情形。
図4では、行方向に配置される複数の基準電圧駆動回路19aのそれぞれに、列選択回路5aから対応する列選択信号が入力される様子が示されている。 - 中国語 特許翻訳例文集
基准电压线 Vref1、Vref2、Vref3侧的 3个 NMOS晶体管 30、33、35的各栅极端子被公共输入来自列选择电路 5a的列选择信号。
基準電圧線Vref1,Vref2,Vref3側の3つのNMOSトランジスタ30,33,35の各ゲート端子には、列選択回路5aからの列選択信号が共通に入力される。 - 中国語 特許翻訳例文集
图 5中表示出配置于行方向的多个控制信号驱动电路 20分别由列选择电路 5a输入所对应的列选择信号的情形。
図5では、行方向に配置される複数の制御信号駆動回路20のそれぞれに、列選択回路5aから列選択回路5aから対応する列選択信号が入力される様子が示されている。 - 中国語 特許翻訳例文集
在该第二实施例中,列选择电路 5b以规定的时间间隔反复输出处于按顺序指定像素阵列 2的各列的关系的列选择信号。
列選択回路5bは、この第2の実施例では、画素アレイ2の各列を順に指定する関係にある列選択信号を所定の時間間隔で出力することを繰り返す。 - 中国語 特許翻訳例文集
如图 12所示,在图 10(第二实施例 )所示的构成中,变更了列选择电路 5b、控制信号驱动电路组 15和信号处理电路7之外的要素的符号。
図12に示すように、図10(第2の実施例)に示した構成において、列選択回路5b、制御信号駆動回路群15および信号処理回路7以外の要素の符号が変更されている。 - 中国語 特許翻訳例文集
配置于行方向的 N个数据传输电路 18c分别构成为例如图 13所示,按照来自列选择电路 5b的列选择信号,并行驱动 1条数据线 10。
行方向に配置されるN個のデータ転送回路18cは、それぞれ、例えば図13に示すように構成され、列選択回路5bからの列選択信号に従って、1本のデータ線10を並列に駆動する。 - 中国語 特許翻訳例文集
各基准电压驱动电路 19b分别构成为例如图 14所示,按照来自列选择电路 5b的列选择信号,并行驱动 1条基准电压线 11b。
各基準電圧駆動回路19bは、それぞれ、例えば図14に示すように構成され、列選択回路5bからの列選択信号に従って、1本の基準電圧線11bを並列に駆動する。 - 中国語 特許翻訳例文集
如图 19所示,在图 2(第一实施例 )所示构成中,变更了除列选择电路 5a、控制信号驱动电路组 15和信号处理电路 7之外的要素的符号。
図19に示すように、図2(第1の実施例)に示した構成において、列選択回路5a、制御信号駆動回路群15および信号処理回路7以外の要素の符号が変更されている。 - 中国語 特許翻訳例文集
接收电路 2000还包括全通路时钟补偿和解码电路 261、选择电路 203、块同步电路 263、物理介质接入 (“PMA”)子层电路 262(示例 PMA电路块 0-N被示出;PMA电路 262将数据解串行 )、比特解复用 (M到 N通道转换 )电路 270、选择电路 204和物理介质相关(“PMD”)子层电路 281(示例电路块 2810-M被示出 )。
さらに、受信回路2000は、レーンワイドクロック補償およびデコーディング回路261と、選択回路203と、ブロック同期回路263と、物理的媒体アクセス(「PMA」)副層回路262(例示的PMA回路ブロック0−Nが示される;PMA回路262は、データを非直列化する)と、ビットデマルチプレクシング(M/Nチャネル変換)回路270と、選択回路204と、物理的媒体依存(「PMD」)副層回路281(例示的回路ブロック281 0−Mが示される)と、を含む。 - 中国語 特許翻訳例文集
由选择电路 66从这两个输入中选择的一者即来自普通像素 22的合并信号被输入给减法电路 71,而来自漏光修正用像素 24的漏光信号即上述两个输入中的另一者被输入给存储电路 67并存储在存储电路 67中。
この選択回路66選択された一方の通常画素22からの合算信号が減算回路67に入力され、他方の漏れ込み光用補正画素24からの漏れ信号がメモリ回路67に入力されて格納なさる。 - 中国語 特許翻訳例文集
计数电路 153A对来自多个像素 (该实施例中的 4个像素 )的判决值执行计数处理,并且将每个像素的计数结果存储在存储器 154A中,其中已经选择了该多个像素以读出并且已经经由选择电路 155提供了该多个像素。
カウント回路153Aは、行選択されて読み出され、選択回路155を介した複数画素(本例では4画素)の判定値に対するカウント処理を順次行い、画素ごとのカウント結果をメモリ154Aに格納する。 - 中国語 特許翻訳例文集
行选择电路 130输出根据来自地址解码器 120的地址信号 ADDR从其中读取信号的读取行以及从其中清除并重置累积在光电转换元件 PD中的电荷的快门行的行地址的行选择信号 RLSEL、SLSEL。
行選択回路130は、アドレスデコーダ120からのアドレス信号ADDRに従い、信号の読み出しを行うリード行と、光電変換素子PDに蓄積された電荷をはき捨ててリセットするシャッター行の行アドレスの行選択信号RLSEL,SLSELを出力する。 - 中国語 特許翻訳例文集
定时控制电路 140根据来自传感器控制器 150的选择定时控制信号以及来自行选择电路 130的行选择信号 RLSEL、SLSEL,控制处于 H电平的各自都是 M条像素选择线的控制线 SEL、RST、TRG的一部分或全部。
タイミング制御回路140は、センサコントローラ150からの選択タイミング制御信号と行選択回路130からの行選択信号RLSEL,SLSELに従い、各M本の画素選択線である制御線SEL、RST、TRGの一部または全てをHにする。 - 中国語 特許翻訳例文集
读取电路 160进行关于通过输出信号线 LSGN从由行选择电路 130的驱动而选择的读取行的各个像素电路 110A输出的信号 VSL的给定处理,并且例如在信号处理之后临时存储像素信号。
読み出し回路160は、行選択回路130の駆動により選択された読み出し行の各画素回路110Aからの出力信号線LSGNを通して出力される信号VSLに対して所定の処理を行い、たとえば信号処理後の画素信号を一時的に保持する。 - 中国語 特許翻訳例文集
行选择电路 130根据通过解码来自地址解码器 120的行地址信号获得的地址解码信号,选择 M个读取行选择信号 RLSEL和 M个快门行选择信号 SLSEL中的任意个或全部。
行選択回路1130は、アドレスデコーダ120からの行アドレス信号をデコードしたアドレスデコード信号に従い、M本のリード行選択信号RLSELおよびM本のシャッター行選択信号SLSELの内いずれか、または全てを選択する。 - 中国語 特許翻訳例文集
根据第二实施例的行选择电路 130A根据锁存器设置信号 LSET和重置信号LATCHRST和来自地址解码器 120的地址信号,记录读取行和快门行的行地址。
本第2の実施形態の行選択回路130Aは、センサコントローラ150Aからのラッチセット信号LSETおよびリセット信号LATCHRSTと、アドレスデコーダ120からのアドレス信号に従い、リード行とシャッター行の行アドレスをそれぞれ記録する。 - 中国語 特許翻訳例文集
根据第三实施例的行选择电路 130B根据来自传感器控制器 150B的锁存器设置信号和锁存器重置信号以及来自地址解码器 120的地址信号,记录读取行和快门行的地址。
本第3の実施形態の行選択回路130Bは、センサコントローラ150Bからのラッチセット・リセット信号と、アドレスデコーダ120からのアドレス信号に従い、リード行とシャッター行の行アドレスをそれぞれ記録する。 - 中国語 特許翻訳例文集
当使锁存器重置信号 LATCHRST为 H时,重置行选择电路中的读取锁存器 RL、快门锁存器SL以及最高读取锁存器RL_H和最高快门锁存器SL_H,并使所有行处于未被选状态。
ラッチリセット信号LATCHRSTがHになると、行選択回路内の全てのリードラッチRL、シャッターラッチSL、最上位リードラッチRL_Hおよび最上位シャッターラッチSL_Hがリセットされ、全ての行が非選択状態となる。 - 中国語 特許翻訳例文集
各基准电压驱动电路 19a使用图 4所示构成,按照来自列选择电路 5b的列选择信号,并行驱动与图像数据接收电路 6a连接的 3条基准电压线 (Vref1、Vref2、Vref3)11a,引起图 7(4)所示的特性 e、f、g的电压变化。
各基準電圧駆動回路19aは、図4に示す構成によって、画像データ受信回路6aに接続される3本の基準電圧線(Vref1,Vref2,Vref3)11aを、列選択回路5bからの列選択信号に従って並列に駆動し、図7(4)のに示す特性e,f,gの電位変化を起こさせる。 - 中国語 特許翻訳例文集
各控制信号驱动电路 20使用图 5所示的构成,按照来自列选择电路 5b的列选择信号,并行驱动与图像数据接收电路 6a连接的 1条控制信号线 21,向图像数据接收电路 6a内的控制端 47输出控制信号 (图 7(3))。
各制御信号駆動回路20は、図5に示す構成によって、画像データ受信回路6aに接続される1本の制御信号線21を、列選択回路5bからの列選択信号に従って並列に駆動し、画像データ受信回路6a内の制御端47に制御信号(図7(3))を出力させる。 - 中国語 特許翻訳例文集
若这样构成,无需分别在选择天线模块和选择电路模块中设置用于存储识别信息的存储部,而仅仅将第一导体端子 (第二导体端子 )或第一凹凸部 (第二凹凸部 )配置在规定的位置就能够取得第一识别信息 (第二识别信息 )。
このように構成すれば、選択アンテナモジュールおよび選択回路モジュールのそれぞれに識別情報を記憶するための記憶部を設ける必要がなく、第1導体端子(第2導体端子)または第1凹凸部(第2凹凸部)を所定の位置に配置するだけで第1識別情報(第2識別情報)を取得することができる。 - 中国語 特許翻訳例文集
所述便携式电子装置进一步包括选择电路,其用以响应于所述高清晰度视频信号的宏块的未经解码系数的数目且进一步响应于可用于解码所述宏块的所述未经解码系数的剩余处理循环的数目而动态地选择所述第一装置或所述第二装置。
該ポータブル電子デバイスは、該高精細度ビデオ信号のマクロブロックの復号されていない係数の数に応答して、さらに、マクロブロックの復号されていない係数を復号するために利用可能な残りの処理サイクルの数に応答して、該第1の手段または該第2の手段を動的に選択する選択回路をさらに含む。 - 中国語 特許翻訳例文集
这种情况下,对图像数据接收电路 6a内每条数据线 10所设置的各 3个差动放大电路分别具有公共的控制端,构成为能施加统一为有源的控制信号,因此能使用设置于图像数据接收电路 6a内的与列选择电路 5a的输出定时同步地产生该控制信号的电路。
この場合、画像データ受信回路6a内にデータ線10毎に備える各3個の差動増幅回路は、それぞれ共通の制御端を有し、一括してアクティブにする制御信号を印加できる構成となるので、画像データ受信回路6a内に備える、該制御信号を列選択回路5aの出力タイミングと同期して発生する回路を用いることができる。 - 中国語 特許翻訳例文集
选择电路模块具有以与第二识别信息相对应的方式配置的第二导体端子或第二凹凸部; 主体侧控制部,基于第一导体端子的配置或第一凹凸部的配置来取得选择天线模块的第一识别信息,并且基于第二导体端子的配置或第二凹凸部的配置来取得选择电路模块的第二识别信息。
上記制御部が本体側制御部を含む構成において、好ましくは、選択アンテナモジュールは、第1識別情報に対応するように配置された第1導体端子または第1凹凸部を有し、選択回路モジュールは、第2識別情報に対応するように配置された第2導体端子または第2凹凸部を有し、本体側制御部は、第1導体端子の配置または第1凹凸部の配置に基づいて選択アンテナモジュールの第1識別情報を取得するとともに、第2導体端子の配置または第2凹凸部の配置に基づいて選択回路モジュールの第2識別情報を取得するように構成されている。 - 中国語 特許翻訳例文集
在上述控制部包括主体侧控制部的结构中,较为理想的是,选择天线模块包括存储第一识别信息的第一存储部,选择电路模块包括存储第二识别信息的第二存储部; 主体侧控制部,通过分别从第一存储部及第二存储部读出第一识别信息及第二识别信息,来取得第一识别信息及第二识别信息。
上記制御部が本体側制御部を含む構成において、好ましくは、選択アンテナモジュールおよび選択回路モジュールは、それぞれ、第1識別情報を記憶する第1記憶部および第2識別情報を記憶する第2記憶部を含み、本体側制御部は、第1記憶部および第2記憶部からそれぞれ第1識別情報および第2識別情報を読み出すことによって第1識別情報および第2識別情報を取得するように構成されている。 - 中国語 特許翻訳例文集
具有用以基于解码量度选择解码路径的动态开关的视频解码器系统 664还可包括选择电路,其用以响应于高清晰度视频信号 668的宏块的未经解码系数的数目且进一步响应于可用于解码所述宏块的所述未经解码系数的剩余处理循环的数目而动态地选择所述第一装置或所述第二装置。
復号メトリックに基づいて復号パスを選択する動的スイッチをもつビデオ復号器システム664はまた、高精細度ビデオ信号668のマクロブロックの復号されていない係数の数に応答して、さらに、マクロブロックの復号されていない係数を復号するために利用可能な残りの処理サイクルの数に応答して、第1の手段または第2の手段を動的に選択する選択回路を含むことができる。 - 中国語 特許翻訳例文集
N个采样保持信号转换电路分别具有与像素阵列 2的各列的垂直信号线 9一对一地设置,从对应的垂直信号线 9读入电压信号并转换为数字信号 (例如为 10位 )的模拟数字转换器 (ADC)、保持转换后的 10位数字信号的寄存器电路、按照来自列选择电路 5的列选择信号将寄存器电路所保持的 10位图像数据并行传输到图像数据接收电路 6的 10个数据传输电路。
N個のサンプルホールド信号変換回路は、それぞれ、画素アレイ2の各列の垂直信号線9と1対1に設けられ、対応する垂直信号線9から電圧信号を取り込み、デジタル信号(例えば10ビットとする)へ変換するアナログデジタル変換器(ADC)と、変換された10ビットのデジタル信号を保持するレジスタ回路と、レジスタ回路が保持する10ビットの画像データを列選択回路5からの列選択信号に従って並列に画像データ受信回路6へ転送する10個のデータ転送回路とを備えている。 - 中国語 特許翻訳例文集
一般构成的图像数据接收电路 6具有如上配置于列方向的 10个数据传输电路所使用的 10条双绞线连接到差动输入端的 10个差动放大电路、产生使该 10个差动放大电路与列选择电路 5对每列输出的各列选择信号的输出定时同步地一并成为有源的 1个控制信号的电路。
一般的な構成における画像データ受信回路6は、上記のように列方向に配置される10個のデータ転送回路が使用する10本のツイストペア線が差動入力端に接続される10個の差動増幅回路と、該10個の差動増幅回路を列選択回路5が列毎に出力する各列選択信号の出力タイミングに同期して一括してアクティブにする1つの制御信号を発生する回路とを備えている。 - 中国語 特許翻訳例文集
本实施方式的采样保持信号转换电路组 4的构成为,在上述一般构成的采样保持信号转换电路组中,不对 ADC和寄存器电路进行变更,分别设于像素阵列 2的每列,但数据传输电路按照来自本实施方式的列选择电路 5的列选择信号,还进行像素阵列 2的每 N列中的 n位的传输和同一列内的 n位的传输。
本実施の形態によるサンプルホールド信号変換回路群4は、上記した一般的な構成のサンプルホールド信号変換回路群において、ADCとレジスタ回路には変更無く、それぞれ画素アレイ2の列毎に備えているが、データ転送回路が、本実施の形態による列選択回路5からの列選択信号に従って、画素アレイ2のn列毎のnビットの転送や、同一列内のnビットの転送も行えるように構成されている。 - 中国語 特許翻訳例文集
意味 | 例文 |