「アレスI」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > アレスIの意味・解説 > アレスIに関連した中国語例文


「アレスI」の部分一致の例文検索結果

該当件数 : 1525



<前へ 1 2 .... 21 22 23 24 25 26 27 28 29 30 31 次へ>

41. 前記電力増幅器アレンジメントは、スイッチと周波数ドメインマルチプレクサとの間に動作可能に配置されている少なくとも2つの増幅器を備え、前記少なくとも2つの増幅器のうちの少なくとも1つは、選択的にバイパスされるように適合されている請求項38記載の方法。

41.如权利要求 38所述的方法,其特征在于,所述功率放大器布置包括操作地布置于开关与频域复用器之间的至少两个放大器,并且其中所述至少两个放大器中的至少一者适于被选择性地绕开。 - 中国語 特許翻訳例文集

N個のサンプルホールド信号変換回路は、それぞれ、画素アレイ2の各列の垂直信号線9と1対1に設けられ、対応する垂直信号線9から電圧信号を取り込み、デジタル信号(例えば10ビットとする)へ変換するアナログデジタル変換器(ADC)と、変換された10ビットのデジタル信号を保持するレジスタ回路と、レジスタ回路が保持する10ビットの画像データを列選択回路5からの列選択信号に従って並列に画像データ受信回路6へ転送する10個のデータ転送回路とを備えている。

N个采样保持信号转换电路分别具有与像素阵列 2的各列的垂直信号线 9一对一地设置,从对应的垂直信号线 9读入电压信号并转换为数字信号 (例如为 10位 )的模拟数字转换器 (ADC)、保持转换后的 10位数字信号的寄存器电路、按照来自列选择电路 5的列选择信号将寄存器电路所保持的 10位图像数据并行传输到图像数据接收电路 6的 10个数据传输电路。 - 中国語 特許翻訳例文集

また、ゲートアレイ45は、光学読取装置110から出力された各受光素子の検出値をもとに各画素のデータを生成してデータ保持部45Aに記憶し、このデータ保持部45Aに記憶した各画素のデータを、リニアイメージセンサー111A、112Aの各受光素子の検出値の読み出し順と同じ順序で、或いは、その逆の順序で出力し、CPU40は、ゲートアレイ45が出力した各画素のデータに基づいて読取画像データを生成する。

另外,门阵列 45以从光学读取装置 110输出的各受光元件的检测值为基础来生成各像素的数据,并存储到数据保持部 45A,并以与线性图像传感器 111A、112A的各受光元件的检测值的读出顺序相同的顺序或者与其相反的顺序来输出存储在此数据保持部 45A中的各像素的数据,CPU40基于门阵列 45输出的各像素的数据来生成读取图像数据。 - 中国語 特許翻訳例文集

最適性能のために、適切な基本量子化テーブルが、代表的な画像セットおよびカメラにおいて使用されるセンサを用いて実験を行うことにより前もって一番うまく選択されるが、これに不合格であれば、多くの同様の用途について有用であることが経験から知られている基本テーブルを、文献中に、例えばJPEG標準におけるサンプルとして提供されたテーブル中に見出すことができる。

为最佳性能,通过用代表性图像集,以及将用在照相机中的传感器来实施实验,预先最佳选择适当的基本量化表,但如果失败,从实验已知、将用于许多类似的应用的基表能在文献中找到,例如在 JPEG标准中提供为样本的表。 - 中国語 特許翻訳例文集

本発明は、いくつかの透視画像からの画像情報を表示することができる複数の半透明な画像素子と、波長フィルタ・アレイ(3)と、少なくとも2つのモードで動作し、トリガすることができる照明デバイスとを含む画像再生デバイス(1)を備える二次元または三次元表示用の装置に関する。 光は、半透明フィルタ素子の少なくとも一部を通過し、次に第1の動作モードで画像再生デバイス(1)の画像素子の関連する部分を通過して、波長フィルタ・アレイ(3)の後ろに配置されている第1の照明源(2)から観察者(7)に届き、その結果、観察者はシーンまたは対象物を三次元画像としてみることができる。

本发明涉及一种用于二维或三维显示的装置,其具有由多个透光的图像元件构成的图像显示设备(1),在这些图像元件上可以显示多个透视图中的图像信息,还具有波长滤波器阵列(3),具有包括至少两种工作方式的、可控的照明设备,其中在第一工作方式中,光从被布置在波长滤波器阵列(3)后面的第一照明源(2)出发通过透光的滤波器元件中的至少一部分、并且随后通过图像显示设备(1)的所分配的部分图像元件到达观察者(7),因此场景或物体对于观察者来说是三维可见的。 - 中国語 特許翻訳例文集

回路ブロック200は半導体基板SUB2A上にアレイ状に敷き詰められており、それらは一斉に並列動作しながら各々の回路ブロック200内で選択された画素のデータを判定し、光子の入射数をカウントしている。

在半导体基底 SUB2A上以阵列布置电路块 200,并且每次并行操作以对来自每个电路块 200中选择的像素的数据进行判决,并且计数输入光子的数目。 - 中国語 特許翻訳例文集

このアーキテクチャ300では、ハードウェアレイヤ301とFM受信機ASICレイヤ302との間に物理インターフェースが提供されてもよく、これにより、プロセッサ12は、FM受信機ASIC22からデータを受け取ったり、FM受信機ASIC22にコマンドを送出できるようになる。

在此架构 300中,物理接口可提供于硬件层 301与 FM接收器ASIC层 302之间,以使得处理器 12能够从 FM接收器ASIC 22接收数据和将命令传递到 FM接收器 ASIC 22。 - 中国語 特許翻訳例文集

図5A及び5Bに関連付けて上記しているように、光アレイ44a及び44bからの交互の照明は、偏光ビームスプリッタ62を介して、立体画像を与えるために空間光変調器60に直交偏光状態の光を方向付ける。

如先前参照图 5A及 5B所描述,来自光阵列 44a及 44b的交替照明透过偏振光束分离器 62、将正交偏振状态的光引导到空间光调制器 60以用于提供立体图像。 - 中国語 特許翻訳例文集

低解像度化部36は、濃度差縮小部34が生成した背景レイヤに対して、単純間引き、ニアレストネイバー、バイリニア又はバイキュービック等の補間処理を行うことにより、背景レイヤの低解像度化処理を行う。

低分辨率化部 36对于浓度差缩小部 34生成的背景层通过进行单纯抽样、邻域分析 (NearestNeighbor)、双线性法 (Bi-linear)或三次内插法 (Bicubic)等内插处理,进行背景层的低分辨率化处理。 - 中国語 特許翻訳例文集

ソフトウェアとして実施されるならば、ソフトウェアは1つまたは複数のプロセッサ、例えばマイクロプロセッサ、特定用途集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)、またはディジタル信号プロセッサ(DSP)において実行される。

如果以软件实施,那么可在例如微处理器、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或数字信号处理器(DSP)等一个或一个以上处理器中执行所述软件。 - 中国語 特許翻訳例文集


3つの光変調アセンブリ40r、40g及び40bが示され、それらの各々は、1つ又はそれ以上のレーザアレイ光源(例えば、図4における参照番号44)を有することが可能であるレーザに基づく照明コンバイナ42からの光路49に沿って原色の赤色、緑色又は青色(RGB)の一の光41を投影する。

图中显示三个光调制组合件 40r、40g及 40b,其各自从基于激光器的照明组合器 42沿光路径 49投影具有红色、绿色或蓝色三原色 (RGB)中的一者的光 41,所述照明组合器可包含一个或一个以上激光器阵列光源 (例如,图 4中的 44)。 - 中国語 特許翻訳例文集

一方、上記の例示的なソフトウェア要素によって実現されるそれぞれの方法も、例えば、構成されプログラムされたプロセッサ、特定用途向け集積回路(ASIC:application specific integrated circuit)、フィールド・プログラマブル・ゲート・アレイ(FPGA:field programmable gate array)およびデジタル信号プロセッサ(DSP:digital signal processor)などによって、同様に上述のハードウェア要素において符号化することが可能であることに留意する必要がある。

然而应当注意,借助于所述示例性软件元件实现的相应方法例如还可以借助于配置和编程处理器、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)和数字信号处理器 (DSP)而编码在所述硬件元件中。 - 中国語 特許翻訳例文集

2. 前記電力増幅器アレンジメントは、少なくとも2つの増幅器間に結合されているフィルタと直列に、または、スイッチと周波数ドメインマルチプレクサとの間で別々に、のいずれかで動作可能に配置されている少なくとも2つの増幅器を備えている請求項1記載の装置。

2.如权利要求 1所述的装置,其特征在于,所述功率放大器布置包括至少两个放大器,所述至少两个放大器被操作地布置成或者与耦合于其间的滤波器串联或者分开地布置于开关与频域复用器之间。 - 中国語 特許翻訳例文集

30. 前記電力増幅器アレンジメントは、少なくとも2つの増幅器間に結合されているフィルタと直列に、または、スイッチと周波数ドメインマルチプレクサとの間で別々に、のいずれかで動作可能に配置されている少なくとも2つの増幅器を備えている請求項29記載の方法。

30.如权利要求 29所述的方法,其特征在于,所述功率放大器布置包括至少两个放大器,所述至少两个放大器被操作地布置成或者与耦合于其间的滤波器串联或者分开地布置于开关与频域复用器之间。 - 中国語 特許翻訳例文集

40. 前記電力増幅器アレンジメントは、少なくとも2つの増幅器間に結合されているフィルタと直列に、または、スイッチと周波数ドメインマルチプレクサとの間で別々に、のいずれかで動作可能に配置されている少なくとも2つの増幅器を備えている請求項38記載の方法。

40.如权利要求 38所述的方法,其特征在于,所述功率放大器布置包括至少两个放大器,所述至少两个放大器被操作地布置成或者与耦合于其间的滤波器串联或者分开地布置于开关与频域复用器之间。 - 中国語 特許翻訳例文集

しかし決定サポート方法は、汎用または専用コンピュータ、プログラムされたマイクロプロセッサまたはマイクロコントローラ、周辺集積回路素子、特定用途向け集積回路または他の集積回路、ハードウェア/電子論理回路、たとえば個別素子回路、プログラマブル・ロジック・デバイス、たとえばプログラマブル・ロジック・アレイ、フィールド・プログラマブル・ゲート・アレイなどの上で実施しても良い。

然而,还可以在通用或专用计算机、编程微处理器或微控制器、外围集成电路元件、专用集成电路或其他集成电路、硬件 /电子逻辑电路 (诸如离散元件电路 )、可编程逻辑器件 (诸如可编程逻辑阵列 )、现场可编程门阵列等上实现判定支持方法。 - 中国語 特許翻訳例文集

本実施の形態によるサンプルホールド信号変換回路群4は、上記した一般的な構成のサンプルホールド信号変換回路群において、ADCとレジスタ回路には変更無く、それぞれ画素アレイ2の列毎に備えているが、データ転送回路が、本実施の形態による列選択回路5からの列選択信号に従って、画素アレイ2のn列毎のnビットの転送や、同一列内のnビットの転送も行えるように構成されている。

本实施方式的采样保持信号转换电路组 4的构成为,在上述一般构成的采样保持信号转换电路组中,不对 ADC和寄存器电路进行变更,分别设于像素阵列 2的每列,但数据传输电路按照来自本实施方式的列选择电路 5的列选择信号,还进行像素阵列 2的每 N列中的 n位的传输和同一列内的 n位的传输。 - 中国語 特許翻訳例文集

5. 請求項4の方法であって、前記同調可能フィルタが、画素のアレイを有する空間光変調器(SLM)を含み、かつさらに、各チャンネルが複数の画素に入射するように、前記SLM上へ前記WDM光信号を空間的に分散させるステップと、前記画素の選択的な調整によって前記同調可能フィルタを第1のまたは第2の状態に構成して、かつ再構成するステップと、を含むことを特徴とする方法。

5.根据权利要求 4所述的方法,其中,所述可调滤波器包括具有像素阵列的空间光调制器 (SLM),并且所述方法进一步包括: 将所述 WDM光信号在空间上散布到所述 SLM上,以便每一个信道入射在多个像素上; - 中国語 特許翻訳例文集

プロセッサ904は、汎用プロセッサ、中央演算処理装置(central processing unit)(CPU)、マイクロプロセッサ、デジタル信号プロセッサ(digital signal processor)(DSP)、コントローラ、マイクロコントローラ、状態機械、特定用途向け集積回路(application specific integrated circuit)(ASIC)、プログラマブル論理デバイス(programmable logic device)(PLD)、フィールドプログラマブルゲートアレイ(field programmable gate array)(FPGA)などとすることができる。

处理器 904可为通用处理器、中央处理单元 (CPU)、微处理器、数字信号处理器(DSP)、控制器、微控制器、状态机、专用集成电路 (ASIC)、可编程逻辑装置 (PLD)、现场可编程门阵列 (FPGA)等。 - 中国語 特許翻訳例文集

モジュール208、210、212、230、232のうちの1又は複数が、プロセッサ206において実行するプログラム命令群を含むコンピュータ実行可能コードとしてか、専用ハードウェア回路としてか、順序回路としてか、フィールド・プログラマブル・ゲート・アレイ(FPGA)としてか、あるいはそれら任意の組み合わせとして実施されうる。

模块 208、210、212、230及 232中的一者或一者以上可实施为包括在处理器 206处执行的程序指令的计算机可执行代码、实施为专用硬件电路、实施为状态机、实施为现场可编程门阵列 (FPGA)或其任何组合。 - 中国語 特許翻訳例文集

垂直走査回路3は、タイミング制御回路10から指定されたタイミングで、アドレス信号線ADDRESS_1〜ADDRESS_Nを順に選択駆動して画素アレイ2の各行を順に選択し、選択した一行において、アドレス信号線ADDRESS、リセット信号線RESET、および読み出し信号線READを個別に制御し、一行の各単位画素2aを動作させる。

垂直扫描电路 3以由定时控制电路 10指定的定时,依次选择驱动地址信号线ADDRESS_1-ADDRESS_N并依次选择像素阵列 2的各行,在所选择的一行中,独立地控制地址信号线 ADDRESS、复位信号线 RESET、以及读出信号线 READ,使一行的各单位像素 2a动作。 - 中国語 特許翻訳例文集

ICは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)もしくは他のプログラマブル論理デバイス、個別ゲートもしくはトランジスタ論理、個別ハードウェア構成要素、電子的構成要素、光学的構成要素、機械的構成要素、または本明細書で説明する機能を実行するように設計されたそれらの任意の組合せを備えることができ、ICの内部に、ICの外側に、またはその両方に常駐するコードまたは命令を実行することができる。

IC可包含通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件、电组件、光学组件、机械组件或其经设计以执行本文所述的功能的任何组合,且可执行驻存于 IC内或 IC外或 IC内及 IC外的代码或指令。 - 中国語 特許翻訳例文集

ワイヤレスノードのさまざまな部分は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラム可能ゲートアレイ(FPGA)、プログラム可能論理回路(PLD)、または、他のプログラム可能論理デバイス、ディスクリートゲートまたはトランジスタロジック、ディスクリートハードウェア構成部品、あるいは、ここで説明する機能を実現するように設計されているこれらの任意の組み合わせとともに、実現、または、実行してもよい。

无线节点的各种部分可通过一个或一个以上通用处理器、数字信号处理器(DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)、可编程逻辑装置 (PLD)、其它可编程逻辑组件、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合而进行实施。 - 中国語 特許翻訳例文集

本発明は、基地局(2)を囲む空間の立体角を規定する少なくとも1つのセル(C1、C2)を生成するために適合された少なくとも1つの地上ベースの基地局(2)を備える機内ブロードバンド移動体通信サービスを提供するための地上ベースの無線セルラ通信システム(1a)に関し、この地上ベースの基地局(2)は、空間分割多元接続、SDMAを使用する少なくとも1つのセル(C1、C2)によって範囲に含まれる空間内の少なくとも1つの飛行機(8a〜c、8c〜e)にサービスを提供するための少なくとも1つのビーム(6a〜c、7a〜c)を生成するために2次元ビーム形成を使用する少なくとも1つのアンテナ・アレイ(5a、5a)をさらに備える。

至少一个陆基基站(2),适合于产生至少一个小区(C1、C2),所述小区限定基站(2)周围空间的立体角; 陆基基站(2)还包括至少一个天线阵列(5a、5b),所述天线阵列使用二维波束赋形来产生至少一个波束(6a-6c、7a-7c),用于使用空分多址接入(SDMA)来服务在由至少一个小区(C1、C2)所覆盖的空间中的至少一架飞机(8a-8c、8c-8e)。 - 中国語 特許翻訳例文集

水平走査部12や垂直走査部14などの駆動制御部7の各要素は、画素アレイ部10とともに、半導体集積回路製造技術と同様の技術を用いて単結晶シリコンなどの半導体領域に一体的に形成されたいわゆる1チップもの(同一の半導体基板上に設けられているもの)として、本実施形態の固体撮像装置1が構成される。

根据本实施例的固态成像器件 1以单芯片器件 (提供在同一半导体衬底上 )的形式构成,其中在单晶硅或其他半导体区域中使用与半导体集成电路制造技术相同的技术而集成地形成驱动控制部件 7的各个组件 (如水平和垂直扫描部件 12和 14)与像素阵列部件 10。 - 中国語 特許翻訳例文集

第1スキャナー111及び第2スキャナー112が読み取った1ラインの読取画像は、読取範囲Rの左端(矢印の元)から右端(矢印の先)の順に1ライン毎に、ゲートアレイ45を介して出力されるので、読取範囲Rの後端の左端が読取開始位置、先端の右端が終了位置となる。

第一扫描器 111及第二扫描器 112读取的 1线的读取图像从读取范围 R的左端 (箭头的尾 )到右端 (箭头的首 )依次按 1线经由门阵列 45输出,因此读取范围 R的后端的左端为读取开始位置,前端的右端为结束位置。 - 中国語 特許翻訳例文集

ビデオエンコーダ22およびビデオデコーダ28はそれぞれ、1つまたは複数のマイクロプロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、ディスクリート論理、ソフトウェア、ハードウェア、ファームウェア、またはそれらの任意の組合せ、として実装され得る。

视频编码器 22及视频解码器 28可各自实施为一个或一个以上微处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)、离散逻辑、软件、硬件、固件或其任何组合。 - 中国語 特許翻訳例文集

ICは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)もしくは他のプログラマブル論理デバイス、個別ゲートもしくはトランジスタロジック、個別ハードウェア構成要素、電子的構成要素、光学的構成要素、機械的構成要素、または本明細書に記載の機能を実行するように設計されたそれらの任意の組合せを備えることができ、ICの内部に、ICの外側に、またはその両方に常駐するコードまたは命令を実行することができる。

IC包括用于执行本文所述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑、分立硬件组件、电子组件、光学组件、机械组件或者其任意组合,并可以执行存储在 IC内部、IC外部或者两者都有的代码或指令。 - 中国語 特許翻訳例文集

無線端末フレームハンドラ46は、パイロット信号第1型の第1のパイロット信号が第1のCostasアレイから導出されたブロックの周波数・時間リソースのベースパターンとして表され、第2型の第1のパイロット信号が第2のCostasから導出されたブロックの周波数・時間リソースのベースパターンとして表されることを確認するように事前に構成され、または別様にプログラムされている。

无线终端帧处理单元 46预先配置成或者以其它方式编程为确定导频信号第一类型的第一导频信号表达为从第一 Costas阵列所得出的块的频率 -时间资源的基本模式,并且第二类型的第一导频信号表达为从第二 Costas所得出的块的频率 -时间资源的基本模式。 - 中国語 特許翻訳例文集

本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくは他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組合せを用いて実施しまたは実行することができる。

结合本公开描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列信号 (FPGA)或其他可编程逻辑器件 (PLD)、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくはその他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組み合わせを用いて実施または実行することができる。

结合本文公开描述的各个说明性逻辑框、模块、以及电路可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其他可编程逻辑器件(PLD)、分立的门或晶体管逻辑、分立的硬件组件、或其设计成执行本文中描述的功能的任何组合来实现或执行。 - 中国語 特許翻訳例文集

ICは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラム可能ゲートアレイ(FPGA)または他のプログラム可能論理デバイス、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェアコンポーネント、電気的コンポーネント、光学的コンポーネント、機械的コンポーネント、あるいは、ここで記述した機能を実施するように設計されたこれらの何らかの組み合わせを含んでいてもよく、そして、IC内に、ICの外部に、または双方に存在するコードまたは命令を実行してもよい。

IC可包含通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件、电组件、光学组件、机械组件,或其经设计以执行本文中所描述的功能的任何组合,且可执行驻留于 IC内、IC外或两种情况下的代码或指令。 - 中国語 特許翻訳例文集

本開示に関連して説明されたさまざまな例示的な論理ブロック、モジュール、および回路を、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲートアレイ信号(FPGA)もしくはその他のプログラマブル論理デバイス(PLD)、ディスクリート・ゲートもしくはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または本明細書で説明される機能を実行するように設計されたその任意の組み合わせを用いて実施または実行することができる。

可使用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置 (PLD)、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合来实施或执行结合本发明所描述的各种说明性逻辑块、模块和电路。 - 中国語 特許翻訳例文集

装置100に関して説明される、該機能ブロックの内の1又は複数及び/又は該機能ブロックの内の1又は複数の組合せは、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(field programmable gate array)(FPGA)若しくは他のプログラム可能な論理デバイス、ディスクリート・ゲート若しくはトランジスタ・ロジック、ディスクリート・ハードウェア・コンポーネント、又は本明細書記載の諸機能を実行するために設計されたそれ等の任意の適切な組合せ、として具現化されることが出来る。

结合设备 100描述的一个或多个功能块和 /或功能块的一种或多种组合可实现为通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程的逻辑设备、分立的门或晶体管逻辑、分立的硬件组件或设计为执行本文所述功能的任何适当的组合。 - 中国語 特許翻訳例文集

ハードウェアインプリメンテーションにおいて、例えば、処理ユニットは、1つ以上の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブルロジックデバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、制御装置、マイクロ制御装置、マイクロプロセッサ、電子デバイス、ここで記述する機能を実行するように設計されている他のデバイスユニット、および/またはこれらを組み合わせたもの内で実現してもよい。

在硬件实现中,例如,处理单元可在一个或更多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、电子器件、设计成执行本文中描述的功能的其他设备单元、和 /或其组合内实现。 - 中国語 特許翻訳例文集

ここで、前述の固体撮像装置1におけるモジュールとの関係においては、図示のように、画素アレイ部10(撮像部)と、AD変換機能や差分(CDS)処理機能を具備したカラムAD変換部26などの画素アレイ部10側と密接に関連した信号処理部(カラムAD変換部26の後段のカメラ信号処理部は除く)が纏めてパッケージングされた状態で撮像機能を有するモジュール状の形態で固体撮像装置1を提供するようにし、そのモジュール状の形態で提供された固体撮像装置1の後段に、残りの信号処理部であるカメラ信号処理部810を設けて撮像装置8の全体を構成するようにしてもよい。

如图中所示,该模块具有与信号处理部件 (除了列 AD转换部件 26的下一级的相机信号处理块之外 )(如与像素阵列部件 10密切相关的具有 AD转换和差 (CDS)处理功能的列 AD转换部件 26)一起封装的像素阵列部件 10(成像部件 )。 然后,在以模块形式提供的固态成像器件 1的下一级提供作为剩余信号处理部件的相机信号处理块 810。 - 中国語 特許翻訳例文集

尚、図1及び図2に示したTFTアレイ基板10上には、上述したデータ線駆動回路101、走査線駆動回路104等の駆動回路に加えて、画像信号線上の画像信号をサンプリングしてデータ線に供給するサンプリング回路、複数のデータ線に所定電圧レベルのプリチャージ信号を画像信号に先行して各々供給するプリチャージ回路、製造途中や出荷時の当該液晶装置100の品質、欠陥等を検査するための検査回路等を形成してもよい。

另外,在图 1及图 2所示的 TFT阵列基板 10上,添加上述数据线驱动电路 101,扫描线驱动电路 104等的驱动电路,也形成对图像信号线上的图像信号进行采样并供给数据线的采样电路,对多个数据线先于图像信号分别供给规定电压电平的预充电信号的预充电电路,用于检查制造途中、负载时的该液晶装置 100的品质,缺陷等的检查电路等。 - 中国語 特許翻訳例文集

ハードウェア実装の場合、処理ユニットは、1つまたは複数の特定用途向け集積回路(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラマブル論理デバイス(PLD)、フィールドプログラマブルゲートアレイ(FPGA)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサ、本明細書で説明する機能を実行するように設計された他の電子ユニット、またはそれらの組合せの中で実装できる。

对于硬件实施方案来说,处理单元可实施于一个或一个以上专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理装置 (DSPD)、可编程逻辑装置 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、经设计以执行本文中所描述的功能的其它电子单元或其组合内。 - 中国語 特許翻訳例文集

さらに、本明細書で開示される態様に関連して説明される様々な例示的ロジック、論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、または他のプログラム可能論理装置、ディスクリートゲートまたはトランジスタロジック、ディスクリートハードウェア構成要素、あるいは本明細書に記載の機能を実施するように設計されたそれらの任意の適切な組合せと共に実装または実施することができる。

另外,可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何合适的组合来实施或执行结合本文中所揭示的方面而描述的各种说明性逻辑、逻辑块、模块以及电路。 - 中国語 特許翻訳例文集

本明細書で開示された実施形態に関連して記述されたさまざまな例示的なロジック、論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)あるいはその他のプログラマブル論理デバイス、ディスクリート・ゲートあるいはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または上述された機能を実現するために設計された上記何れかの組み合わせを用いて実現または実施されうる。

可用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件,或其经设计以执行本文所描述的功能的任何组合来实施或执行结合本文所揭示的实施例而描述的各种说明性逻辑、逻辑块、模块和电路。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或上述各项的组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,这些处理单元可以在一个或多个专用集成电路 (ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列(FPGA)、处理器、控制器、微控制器、微处理器、设计成执行本文中所描述功能的其他电子单元、或其组合内实现。 - 中国語 特許翻訳例文集

ICは、本明細書で述べた機能を実行するように設計された汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、またはプログラマブル論理デバイス、ディスクリートまたはトランジスタ論理、ディスクリートハードウェア部品、電気部品、光学部品、機械部品、またはその任意の組み合わせを備えて良く、そしてICは、IC内部、IC外部、またはその両方にあるコードまたは命令を実行し得る。

IC可以包括设计为执行本申请所描述功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件、电组件、光组件、机械组件或者其任意组合,并且 IC可以执行代码或指令,这些代码或指令位于 IC之内、IC之外或二者中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロプロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现而言,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、被设计用于执行本文描述的功能的其它电子单元或者上述内容的组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,这些处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールド・プログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロプロセッサ、および/または、本明細書に記載された機能を実行するように設計されたその他の電子ユニット、またはこれらの組み合わせ内に処理ユニットが実装される。

对于硬件实施方案来说,处理单元可实施于一个或一个以上专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理装置 (DSPD)、可编程逻辑装置 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器及 /或经设计以执行本文中所描述的功能的其它电子单元或其组合内。 - 中国語 特許翻訳例文集

ここでの開示に関連して説明した、さまざまな実例となる論理ブロック、モジュール、および、回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラマブル論理デバイス、ディスクリートゲートまたはトランジスタ論理、ディスクリートハードウェアコンポーネント、あるいは、ここで説明した機能を実行するために設計されたこれらの何らかの組み合わせで、実現または実行してもよい。

可用经设计以执行本文所描述的功能的通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来实施或执行结合本文的揭示内容而描述的各种说明性逻辑块、模块及电路。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理器件 (DSPD)、可编程逻辑器件 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集

本明細書で開示された実施形態に関連して記述されたさまざまな例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールド・プログラマブル・ゲート・アレイ(FPGA)あるいはその他のプログラマブル論理デバイス、ディスクリート・ゲートあるいはトランジスタ・ロジック、ディスクリート・ハードウェア構成要素、または上述された機能を実現するために設計された上記何れかの組み合わせを 用いて実現または実施されうる。

结合本文中所揭示的实施例而描述的各种说明性逻辑块、模块及电路可使用通用处理器、数字信号处理器 (DSP)、专用集成电路 (ASIC)、现场可编程门阵列 (FPGA)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其经设计以执行本文中所描述的功能的任何组合来实施或执行。 - 中国語 特許翻訳例文集

ハードウェアで実現する場合、処理ユニットは、1または複数の特定用途向けIC(ASIC)、デジタル信号プロセッサ(DSP)、デジタル信号処理デバイス(DSPD)、プログラム可能論理回路(PLD)、フィールドプログラム可能ゲート・アレイ(FPGA)、プロセッサ、コントローラ、マイクロ・コントローラ、マイクロ・プロセッサ、本明細書に記載の機能を実行するために設計されたその他の電子ユニット、あるいはこれらの組み合わせ内に実装されうる。

对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器 (DSP)、数字信号处理设备 (DSPD)、可编程逻辑设备 (PLD)、现场可编程门阵列 (FPGA)、处理器、控制器、微控制器、微处理器、用于执行本文所描述的功能的其它电子单元或其组合中。 - 中国語 特許翻訳例文集

<前へ 1 2 .... 21 22 23 24 25 26 27 28 29 30 31 次へ>




   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS