「並列ロード」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > 並列ロードの意味・解説 > 並列ロードに関連した中国語例文


「並列ロード」の部分一致の例文検索結果

該当件数 : 114



<前へ 1 2 3 次へ>

図12において、サンプルホールド信号変換回路群4cは、各列方向において、1ビットレジスタ回路17毎に、1ビット転送を行うデータ転送回路18cが設けられている。

图 12中,采样保持信号转换电路组 4c在各列方向的每个 1位寄存器电路 1设有进行 1位传输的数据传输电路 18c。 - 中国語 特許翻訳例文集

各列選択信号は、サンプルホールド信号変換回路群4aと基準電圧駆動回路群8aと制御信号駆動回路群15とに入力される。

各列选择信号被输入到采样保持信号转换电路组 4a、基准电压驱动电路组 8a、控制信号驱动电路组 15。 - 中国語 特許翻訳例文集

汎用OS121は、UNIX(登録商標)などの汎用オペレーティングシステムであり、プラットホーム120並びにアプリケーション130の各ソフトウェアをそれぞれプロセスとして並列実行する。

通用 OS 121(例如 UNIX(注册商标 )等通用操作系统 )同时执行平台 120和应用 140的软件程序作为并行处理。 - 中国語 特許翻訳例文集

汎用OS121は、UNIX(登録商標)などの汎用オペレーティングシステムであり、プラットホーム120並びにアプリケーション130の各ソフトウェアをそれぞれプロセスとして並列実行する。

通用 OS 121是用于 UNIX(注册商标 )等的通用操作系统,通用 OS 121作为处理平行地执行平台 120和应用 130的各个软件。 - 中国語 特許翻訳例文集

汎用OS121は、UNIX(登録商標)などの汎用オペレーティングシステムであり、プラットホーム120およびアプリケーション130の各ソフトウェアをそれぞれプロセスとして並列実行する。

通用 OS 121是诸如 UNIX(注册商标 )的通用操作系统,并执行平台 120和应用130的软件元件作为并行的单独处理。 - 中国語 特許翻訳例文集

動作上、並列試験回路700のTESTER_IOノードにおいて受信した信号を、DUT_IOノードのいずれか若しくは全てにファンアウトし得る、又はDUT_IOノードのいずれかにおいて読み取った信号を、選択的にTESTER_IOノードに戻すよう伝送し得る。

在操作中,在并行测试电路 700的 TESTER_IO节点处接收的信号可被扇出到任意或全部 DUT_IO节点,或者在任意 DUT_IO节点处读取的信号可被选择性地传回TESTER_IO节点。 - 中国語 特許翻訳例文集

同様に、第2のパーティションに依存している第1のマクロブロック列を復号するとき、第1のパーティションで現在処理されているマクロブロックは、指定したマクロブロック数だけオフセットされる。 これにより、第2のパーティションの復号出力の少なくとも一部が、第1のパーティションで現在処理されているマクロブロックの復号への入力として用いることができる。

类似地,当对第一分区中依赖于第二分区的宏块行进行解码时,第一分区中当前正在处理的宏块被偏移指定数目的宏块,以使得解码第二分区的输出的至少一部分可以用作解码第一分区中当前正在处理的宏块的输入。 - 中国語 特許翻訳例文集

そこで、図19(b)に示すように、水平走査回路103で列の値が出力されるタイミングと一致させた駆動クロックφADCをタイミングジェネレータ13Aで生成し、A/D変換部11Aに供給する。

因此,如图 19的 (b)中所示,由时序发生器 13A产生与水平扫描电路 103输出列值时的时刻相匹配的驱动时钟φADC,以将其提供到 A/D转换器 11A。 - 中国語 特許翻訳例文集

バスとしては、並列または直列リンク、データ送信線または制御またはアドレス線、クロックまたは他の特殊目的信号線を含む任意のタイプの通信経路または線を挙げることができる。

总线可以包括任何类型的通信路径或线路,包括并行或串行链接、数据传输线路或者控制或地址线、时钟或其他特殊用途的信号。 - 中国語 特許翻訳例文集

また、上述したフローチャートに記述した各ステップは、時系列的な処理に限らず、複数のステップを並列的に処理したり、別個独立して処理したりするようにしてもよい。

另外,上述的流程图中描述的各个步骤并不局限于时序的处理,也可以并行地处理多个步骤,或者个别独立出来进行处理。 - 中国語 特許翻訳例文集


図1において、本実施の形態の固体撮像装置であるCMOSイメージセンサ1は、画素アレイ2、行選択回路3、サンプルホールド信号変換回路群4、列選択回路5、および画像データ受信回路6を入力段に備える信号処理回路7等を備える一般的な構成において、サンプルホールド信号変換回路群4、列選択回路5および画像データ受信回路6を本実施の形態による修正を加えた構成とし、基準電圧駆動回路群8を追加した構成である。

图 1中,作为本实施方式的固体摄像装置的 CMOS图像传感器 1的构成如下,在具有在输入级具备像素阵列 2、行选择电路 3、采样保持信号转换电路组 4、列选择电路 5和图像数据接收电路 6的信号处理电路 7等的一般构成中,还追加有基准电压驱动电路 8,作为对采样保持信号转换电路组 4、列选择电路 5和图像数据接收电路 6施加本实施方式的修改的构成。 - 中国語 特許翻訳例文集

そこで、第1アンテナスイッチ10Aでは、第1並列共振回路26aの第1インダクタ30aの定数を調整して、第1PINダイオード28aのオフ時の第1並列共振回路26aの共振周波数と第1アンテナスイッチ10Aの中心周波数foとが同じになるようにしている。

对于第一天线开关10A,调节第一并联谐振电路26a的第一电感器30a的常数以使在第一 PIN二极管 28a被关断时第一并联谐振电路 26a的谐振频率与第一天线开关 10A的中心频率 fo均衡 (equalize)。 - 中国語 特許翻訳例文集

差動増幅回路45は、2つのCMOSインバータを並列接続し、互いの入力端と出力側とを接続し、一方の交差接続端を正相内部ノードDとし、他方の交差接続端を逆相内部ノード/Dとした構成であり、正相内部ノードDが信号処理回路7への出力端である。

差动放大电路 45的构成为,并联连接 2个 CMOS反相器,将彼此的输入端与输出侧连接起来,将一个交叉连接端作为正相内部节点 D,将另一个交叉连接端作为反相内部节点/D,正相内部节点 D是对于信号处理电路 7的输出端。 - 中国語 特許翻訳例文集

M個のスイッチトランジスタ12の各ドレイン端子はバイアス電圧生成回路5の出力端子に並列に接続され、各ゲート端子はタイミング制御回路10が制御する電圧制御線13に並列に接続されている。

M个开关晶体管 12的各漏极端子并联地连接在偏压生成电路 5的输出端子上,各栅极端子并联地连接在定时控制电路 10所控制的电压控制线 13上。 - 中国語 特許翻訳例文集

フォーカスレンズ12は光軸方向に移動され、フォーカス評価回路26から出力された256個のAF評価値はフォーカスレンズ12の移動処理と並列して繰り返し取り込まれる。

聚焦透镜 12在光轴方向上移动,与聚焦透镜 12的移动处理并行地重复取得从聚焦评价电路 26输出的 256个 AF评价值。 - 中国語 特許翻訳例文集

さらに、送信回路1000は、選択回路103と、レーンワイドエンコーディング回路161と、物理的媒体アクセス(「PMA」)副層回路162(例示的回路ブロック162 0−Nが示される;PMA回路162は、データを直列化する)と、選択回路104と、ビットマルチプレクシング(N/Mチャネル変換)回路170と、物理的媒体依存(「PMD」)副層回路181(例示的回路ブロック181 0−Mが示される)と、を含む。

发射电路 1000还包括选择电路 103、全通路编码电路 161、物理介质接入 (“PMA”)子层电路 162(示例电路块1620-N被示出;PMA电路 162将数据串行化 )、选择电路 104、比特复用 (N到 M通道转换 )电路 170以及物理介质相关 (“PMD”)子层电路 181(示例电路块 181 0-M被示出 )。 - 中国語 特許翻訳例文集

この制御信号線21は、画像データ受信回路6a内において、データ線10毎に備える各3個の差動増幅回路の制御端に並列に接続されている。

该控制信号线 21在图像数据接收电路 6a内与对每条数据线 10设置的各 3个差动放大电路的控制端并联连接。 - 中国語 特許翻訳例文集

最後に、正弦波の振幅が一定に維持されて導波回路102の出力における強度変調の振幅が測定されつつ、正弦波RF信号の周波数が対象となる周波数範囲にわたってスイープされる。

最后,正弦 RF信号的频率在感兴趣的频率范围上扫描,同时保持正弦曲线的幅度恒定,并测量波导回路 102的输出处强度调制的幅度。 - 中国語 特許翻訳例文集

サンプルホールド信号変換回路群4dでは、2列2ビットの転送を行う各データ転送回路18dが、例えば図20に示すように構成されている。

在采样保持信号转换电路组 4d中,进行 2列 2位传输的各数据传输电路 18d例如图 20所示那样构成。 - 中国語 特許翻訳例文集

そのため、PG24は、ローカルネットワークセグメント28に関連した損失プロファイルにより良く適するように、FECブロックのサイズを変えたり、行及び列のいずれものFECパケットを生成して、PG24からCPE26への途中で損失した可能性のあるかなりの量のメディアパケットを、CPE26が復旧できるようにするなどして、FECエンコードを変更する。

因此,PG 24改变 FEC编码以更好地适应与本地网络段 28相关联的丢失描绘,例如通过改变 FEC块大小并且生成行和列 FEC分组这二者以使得 CPE 26能够恢复可能在从 PG 24到 CPE 26的途中丢失的相当数量的媒体分组。 - 中国語 特許翻訳例文集

各列選択信号は、本実施の形態によるサンプルホールド信号変換回路群4と追加した基準電圧駆動回路群8とに入力される。

各列选择信号被输入到本实施方式的采样保持信号转换电路组 4和所追加的基准电压驱动电路组 8中。 - 中国語 特許翻訳例文集

つまり、データ転送回路18bは、列方向の隣り合う2ビット(Dn+1,Dn)毎の4通りの組み合わせ(0,0)(0,1)(1,0)(1,1)について、データ転送回路18aと完全に同じゲート幅Wでもってデータ線10を駆動できるので、図7(4)に示す特性a,b,c,dの電位変化を起こさせる。

也就是说,数据传输电路 18b对于列方向的相邻每 2位 (Dn+1,Dn)的 4种组合 (0,0)、(0,1)、(1,0)、(1,1),能通过与数据传输电路18a完全相同的栅极宽度W驱动数据线10,因此能引起图 7(4)所示的特性 a、b、c、d的电位变化。 - 中国語 特許翻訳例文集

固体撮像装置として、例えばCMOSイメージセンサは、画素アレイの列毎に配置されるサンプルホールド信号変換回路が、画素アレイの中の選択された1行の各画素が光量に応じて出力する電圧信号を取り込んでデジタル信号に変換し、列選択されたサンプルホールド信号変換回路が順にその変換したデジタル信号を信号処理回路へ転送して画像処理することで、所定の2次元画像を得る構成になっている。

作为固体摄像装置,例如 CMOS图像传感器构成为,由配置在像素阵列的每列的采样保持信号转换电路读入像素阵列中所选择的 1行的各像素按照光量输出的电压信号并转换为数字信号,经过列选择后的采样保持信号转换电路按顺序将该转换后的数字信号传输至信号处理电路,进行图像处理,从而获得规定的二维图像。 - 中国語 特許翻訳例文集

可変長符号化部29に入力される量子化済み変換係数28、マクロブロックタイプ/サブマクロブロックタイプ21(イントラモードに固定)、予測オーバヘッド情報17、量子化パラメータ27は所定のマクロブロック符号化データのシンタックスに従って配列・整形され、図3の形式のマクロブロックが1つないしは複数個まとまったスライスデータの単位でパケット化(AVCでは、NALユニット化とも呼ぶ)されてビットストリーム8として出力される。

按照规定的宏块编码数据的句法对输入到可变长度编码部 29中的量化结束变换系数 28、宏块类型 /子宏块类型 21(固定为帧内模式 )、预测开销信息 17、量化参数 27进行排列、整形,以汇集了 1个或多个图 3形式的宏块的像条数据为单位进行分组 (在 AVC中也称为 NAL单元化 ),作为位流 8被输出。 - 中国語 特許翻訳例文集

可変長符号化部129に入力される量子化済み変換係数128、マクロブロックタイプ/サブマクロブロックタイプ121(イントラモードに固定)、予測オーバヘッド情報117、量子化パラメータ127は所定のマクロブロック符号化データのシンタックスに従って配列・整形され、図4の形式のマクロブロックが1つないしは複数個まとまったスライスデータの単位でパケット化(AVCでは、NALユニット化とも呼ぶ)されてビットストリーム9aとして出力される。

按照规定的宏块编码数据的句法对输入到可变长度编码部 129中的量化结束变换系数 128、宏块类型 /子宏块类型 121(固定于帧内模式 )、预测开销信息 117、量化参数127进行排列、整形,以汇集了 1个或多个图 4形式的宏块的像条数据为单位进行分组 (在AVC中也称为 NAL单元化 ),作为位流 9a被输出。 - 中国語 特許翻訳例文集

なお、本実施の形態では、参照ピクセルデータを可変サイズブロックバッファ340に格納した後に、パディング処理、ワード整列処理、及びクロミナンス成分インターリーブ処理を設定しているが、これら処理のうちの少なくとも1つを設定するものでもよい。

另外,在本实施方式中,在将参照像素数据存储到可变容量块缓冲器 340后,设定填充处理、字排列处理和色度分量交织处理,但也可以设定这些处理中的至少一个处理。 - 中国語 特許翻訳例文集

サンプルホールド信号変換回路群4aは、列毎の垂直信号線9と1対1で配置される10ビット出力のADC16と、各列において対応するADC16が出力する10ビットデータを保持する10個の1ビットレジスタ回路(Bit No.0 Reg.〜Bit No.9 Reg.)17と、各2列において各行方向に並ぶ2個の1ビットレジスタ回路毎に列方向に配置される10個のデータ転送回路(Bit No.0 データ転送回路〜Bit No.9 データ転送回路)18aとを備えている。

采样保持信号转换电路组 4a具有与每列的垂直信号线 9一对一配置的 10位输出的 ADC16、在各列保持由对应的 ADC16输出的 10位数据的 10个 1位寄存器电路 (Bit No.0Reg.~ Bit No.9Reg.)17、按各 2列中并列于各行方向的 2个 1位寄存器电路来配置于列方向的 10个数据传输电路 (BitNo.0数据传输电路~ Bit No.9数据传输电路 )18a。 - 中国語 特許翻訳例文集

回路ブロック200は半導体基板SUB2A上にアレイ状に敷き詰められており、それらは一斉に並列動作しながら各々の回路ブロック200内で選択された画素のデータを判定し、光子の入射数をカウントしている。

在半导体基底 SUB2A上以阵列布置电路块 200,并且每次并行操作以对来自每个电路块 200中选择的像素的数据进行判决,并且计数输入光子的数目。 - 中国語 特許翻訳例文集

パケット処理モジュール14はまた、複数のM個のパケットプロセッサ(PP)を含んでおり、これは、入力バッファ25から受け取られたデータパケットに高スループットのパケット処理操作を行うために並列に動作する。

分组处理模块 14还包括多个 (M个 )分组处理器 (PP),其并行操作以对从输入缓冲器 25接收的数据分组提供高吞吐量分组处理操作。 - 中国語 特許翻訳例文集

一実施形態において、アキュムレータバッファ210は少なくとも部分的に図1に示すバス114などのシステムバスに取り付けられ、1つまたは複数のプロセッサがアキュムレータバッファ210からの読取りまたはこれへの書込みをできるようにしてよい。

在一实施例中,累加器缓冲器 210可附接到系统总线,例如图1所示的总线114,至少部分地使得一个或一个以上处理器可从累加器缓冲器210读取或向累加器缓冲器 210写入。 - 中国語 特許翻訳例文集

動き補償装置101Bは、参照ピクセルデータを可変サイズブロックバッファ340に格納した後に、パディング処理、ワード整列処理、クロミナンス成分インターリーブ処理を設定することができ、DMAコントローラと演算処理ロジックとの間でシステムの複雑さをトレードオフすることができる。

在将参照像素数据存储到可变容量块缓冲器 340后,动作补偿装置 101B能够设定填充处理、字排列处理、色度分量交织处理,并能够在DMA控制器和运算处理逻辑之间折衷系统的复杂性。 - 中国語 特許翻訳例文集

動き補償装置101Cは、参照ピクセルデータを可変サイズブロックバッファ440に格納する前に、パディング処理、ワード整列処理、クロミナンス成分インターリーブ処理を設定することができ、DMAコントローラと演算処理ロジックとの間でシステムの複雑さをトレードオフすることができる。

在将参照像素数据存储到可变容量块缓冲器 440之前,动作补偿装置 101C能够设定填充处理、字排列处理、色度分量交织处理,并能够在 DMA控制器和运算处理逻辑之间折衷系统的复杂性。 - 中国語 特許翻訳例文集

そして、サンプルホールド部191は、アナログ信号読み出しおよびAD変換期間中にノイズ発生源である内部電圧生成回路180から負荷回路(列回路)、ひいてはADCから電気的に切り離すことでノイズ経路を遮断する。

在模拟信号被读出及 A/D转换的时间段期间,采样 /保持部分 191把负载电路 (列电路 )和 ADC与作为噪声源的内部电压生成电路 180电隔离。 由此,噪声路径中断。 - 中国語 特許翻訳例文集

したがって、418の決定ブロックは通話ターゲットに関するCCAが発明の他の実施形態で評価される前に行われる必要はないが、同時にまたは並列にある程度は行われることができる。

因此,在本发明的其他实施例中,418的判决框无需发生在评估关于呼叫目标的 CCA之前,而是也可并发或并行地发生。 - 中国語 特許翻訳例文集

デコーダにおける処理リソースは例えばデコーダにおいて利用可能な計算能力に関連してもよく、計算能力はプロセッサ(CPUおよびGPU)のスピードおよびメモリ、または並列計算に利用可能なプロセッサ数を含む。

解码器的处理资源可能涉及例如解码器处可用的计算能力,包括处理器 (CPU和 GPU)的速度和存储器,或可用于并行计算的处理器的数目。 - 中国語 特許翻訳例文集

図1を参照して、この半導体装置100は、CMOSイメージセンサであって、光を電気信号に変換する画素(CMOSセンサ)が行列状に配置された画素アレイ73と、列ごとに設けられ、画素アレイ73から出力されるアナログ信号をデジタル信号に変換するコラムADC72とを備える。

参看图 1,半导体器件 100为 CMOS图像传感器,包括像素阵列 73和列 ADC 72。 像素阵列 73为以行和列布置的像素 (CMOS传感器 )矩阵,并且像素阵列 73用于将光转化为电信号。 - 中国語 特許翻訳例文集

ブロックMB(M−1,j)に関連する動きベクトルのx成分が0に等しいとき、動き補償中に参照フレームからフェッチされるブロックの右側の水平x座標(「ブロックのX」)が右境界の左側のx座標(「境界のX」)よりも大きくないとき、または偽境界修正の後、フレーム置換ユニット52は変数jがNに等しいかどうかを判断する。 ここで、Nは第1列のブロックの数である(136)。

当与块MB(M-1,j)相关联的运动向量的x分量等于零时,在运动补偿期间从参考帧取得的块的右侧的水平 x坐标 ( “块的 X” )不大于右边界的左侧的 x坐标 ( “边界的 X”),或在假边界校正之后,帧代换单元 52确定变量 j是否等于 N,其中 N为第一列的块的数目 (136)。 - 中国語 特許翻訳例文集

最終的に、専用コマンド周波数での通信後に、プロセスは、RSA110が、RSA RFエンジン140によって使用される周波数を再び切り換えることにより、系列170内の第1のデータ送信周波数へ戻るブロック240に続く。

【0030】最后,以专用的指令频率通信后,程序继续执行至方框 240,在此通过将RSA射频引擎 140所使用的频率再次切换,RSA 110回到数据传输频率序列 170中的第一个数据传输频率。 - 中国語 特許翻訳例文集

次に、中央制御部13は、特徴量演算部6、ブロックマッチング部7及び画像処理部8に、画像メモリ5に一時記憶されている被写体非存在画像P2のYUVデータを基準として、被写体存在画像P1のYUVデータを射影変換させるための射影変換行列を所定の画像変換モデル(例えば、相似変換モデル、或いは合同変換モデル)で算出させる(ステップS7)。

下面,中央控制部 13在特征量运算部 6、块匹配部 7以及图像处理部 8中,将在图像存储器 5中临时保存的被摄体不存在图像 P2的 YUV数据作为基准,用规定的图像变换模型 (例如,相似变换模型或者同余变换模型 )算出用于使被摄体存在图像 P1的 YUV数据射影变换的射影变换矩阵 (步骤 S7)。 - 中国語 特許翻訳例文集

可変長符号化部29に入力される量子化済み変換係数28、マクロブロックタイプ/サブマクロブロックタイプ21、予測オーバヘッド情報17、量子化パラメータ27は所定のマクロブロック符号化データのシンタックスに従って配列・整形され、図3の形式のマクロブロックが1つないしは複数個まとまったスライスデータの単位でパケット化(AVCでは、NALユニット化とも呼ぶ)されてビットストリーム8として出力される。

按照规定的宏块编码数据的句法 (syntax)对输入到可变长度编码部 29中的量化结束变换系数 28、宏块类型 /子宏块类型 21、预测开销信息 17、量化参数 27进行排列、整形,以汇集了 1个或多个图 3的形式的宏块的像条数据为单位进行分组 (在 AVC中也称为NAL单元化 ),作为位流 8被输出。 - 中国語 特許翻訳例文集

可変長符号化部129に入力される量子化済み変換係数128、マクロブロックタイプ/サブマクロブロックタイプ121、予測オーバヘッド情報117、量子化パラメータ127は所定のマクロブロック符号化データのシンタックスに従って配列・整形され、図4の形式のマクロブロックが1つないしは複数個まとまったスライスデータの単位でパケット化(AVCでは、NALユニット化とも呼ぶ)されてビットストリーム9aとして出力される。

按照规定的宏块编码数据的句法对输入到可变长度编码部 129中的量化结束变换系数 128、宏块类型 /子宏块类型 121、预测开销信息 117、量化参数 127进行排列、整形,以汇集了 1个或多个图 4形式的宏块的像条数据为单位进行分组 (在 AVC中也称为 NAL单元化 ),作为位流 9a被输出。 - 中国語 特許翻訳例文集

さらに、受信回路2000は、レーンワイドクロック補償およびデコーディング回路261と、選択回路203と、ブロック同期回路263と、物理的媒体アクセス(「PMA」)副層回路262(例示的PMA回路ブロック0−Nが示される;PMA回路262は、データを非直列化する)と、ビットデマルチプレクシング(M/Nチャネル変換)回路270と、選択回路204と、物理的媒体依存(「PMD」)副層回路281(例示的回路ブロック281 0−Mが示される)と、を含む。

接收电路 2000还包括全通路时钟补偿和解码电路 261、选择电路 203、块同步电路 263、物理介质接入 (“PMA”)子层电路 262(示例 PMA电路块 0-N被示出;PMA电路 262将数据解串行 )、比特解复用 (M到 N通道转换 )电路 270、选择电路 204和物理介质相关(“PMD”)子层电路 281(示例电路块 2810-M被示出 )。 - 中国語 特許翻訳例文集

これらのシリアル依存性の結果、復号処理が当該マクロブロック列を完了するまで、各コンピュータ処理システム(例えば、スレッド46,48,50)への情報が利用可能でなかったので、復号方式の効率は制限されていた。

由于这些串行相关性,解码方案具有受限的效率,因为针对每个计算机处理系统 (例如,线程 46、48和 50)的信息在解码过程已经在该宏块行上完成之前不可用。 - 中国語 特許翻訳例文集

ブロックMB(2,j)に関連する動きベクトルのx成分が0に等しいとき、動き補償中に参照フレームからフェッチされるブロックの左側のx座標(「ブロックのX」)が左境界の右側のx座標よりも小さくないとき、またはブロックMB(2,j)の偽境界修正の後、フレーム置換ユニット52は変数jがNに等しいかどうかを判断する。 ここで、Nは第1列のブロックの数である(112)。

当与块MB(2,j)相关联的运动向量的 x分量等于零时,在运动补偿期间从参考帧取得的块的左侧的 x坐标 (“块的X”)不小于左边界的右侧的 x坐标,或在块MB(2,j)的假边界校正之后,帧代换单元 52确定变量 j是否等于 N,其中 N为第一列的块的数目 (112)。 - 中国語 特許翻訳例文集

なお、条件付き変換T()中に実行されるローテーションにより、T(wn-1)中の既知のバイトは、wn内の未知のバイトと整列し、その逆も同様であるため、最後から2番目のラウンド鍵21のさらなるバイトは計算により使用可能ではない。

应当理解,由于在条件性变换 T()中执行的旋转,因此 T(wn-1)中的已知字节与 wn中的未知字节对齐,因此倒数第二回合密钥 21中没有其他字节可用于计算。 - 中国語 特許翻訳例文集

各基準電圧駆動回路は、それぞれの出力端が本実施の形態での画像データ受信回路6に接続される複数の基準電圧線11の対応するものに並列に接続され、該複数の基準電圧線11を互いに異なる基準電圧で駆動する。

各基准电压驱动电路各自的输出端与连接于本实施方式的图像数据接收电路 6的多个基准电压线 11中对应的基准电压线并联连接,通过彼此不同的基准电压驱动该多个基准电压线 11。 - 中国語 特許翻訳例文集

また、CPU2000は、RAM2020から読み出したデータに対して、プログラムの命令列により指定された、本実施形態中に記載した各種の演算、情報の加工、条件判断、情報の検索・置換等を含む各種の処理を行い、RAM2020へと書き戻す。

另外,CPU2000针对从 RAM2020读出的数据,进行通过程序的命令列指定的、包含本实施方式方式中记载的各种运算、信息加工、条件判断、信息检索及置换等各种处理,并返回写入到 RAM2020中。 - 中国語 特許翻訳例文集

データ転送回路18aと基準電圧駆動回路19aでも、列選択信号が出力されて高レベルである期間では、同様に、データ線10、基準電圧線Vref1,Vref2,Vref3の放電が行われ、電位が低下するが、それぞれの回路特性から、データ線10、基準電圧線Vref1,Vref2,Vref3の電位変化は、例えば図7(4)に示すようになる。

在数据传输电路 18a与基准电压驱动电路 19a中,在列选择信号被输出而处于高电平的期间内,同样地进行数据线 10、基准电压线 Vref1、Vref2、Vref3的放电,虽然电位会下降,然而根据各自的电路特性,数据线 10、基准电压线 Vref1、Vref2、Vref3的电位变化例如将成为图 7(4)所示那样。 - 中国語 特許翻訳例文集

簡潔にするために、図1には、(非限定的な例としての)無線アクセスネットワーク(RAN)の他のノードへのインターフェース、基地局フレームフォーマッタによって構成されるダウンリンク(DL)バーストに含めるための準備としてデータを収集し、またはアセンブルするための待ち行列、フレームフォーマッタによって構成されるダウンリンク(DL)バーストに含めるためのシグナリング情報を作成するジェネレータまたはプロセッサ、アップリンク(UL)バーストから獲得されたデータが基地局デフォーマッタによって処理された後で記憶される待ち行列、アップリンク(UL)バーストに含まれるデータおよび/またはシグナリングを利用する基地局28のユニット、基地局28の構成ユニットまたは機能を監視または調整するノードプロセッサなど、基地局28の他の周知の機能および/またはユニットを示していない。

为了简洁起见,图 1没有示出其它众所周知的基站 28的功能性和 /或单元,例如(作为非限制性示例 )到无线电接入网的其它节点的接口、在包含于由基站帧格式化器所配置的下行链路 (DL)突发之前通过其收集或集合数据的队列、用于准备包含于由帧格式化器所配置的下行链路 (DL)突发的信令信息的生成器或处理器、从上行链路 (UL)突发所得到的数据在基站去格式化器进行处理之后存储在其中的队列、利用包含于上行链路 (UL)突发中的数据和 /或信令的基站 28的单元或者监控或协调基站 28的组成单元或功能性的节点处理器等。 - 中国語 特許翻訳例文集

白補正部15から出力された3系列のRGB画像信号は、欠陥画素再補正回路部170の欠陥画素演算回路で再補正ROM170aの欠陥画素位置データにより欠陥画素データに隣接又は周辺に位置する画素位置データを欠陥画素演算回路で暫定推定手段1及び暫定推定手段2を用いて演算処理し、1ラインの順次出力信号(SIG)として3系列のRGB画像信号をシステム本体などに送出する。

从白修正部 15输出的 RGB三个系列的图像信号通过缺陷像素再修正电路部 170的缺陷像素运算电路,根据再修正 ROM170a的缺陷像素位置数据,对位于缺陷像素数据相邻或周围位置的像素位置数据,利用暂定推算单元 1和暂定推算单元 2进行运算处理,将三个系列的 RGB图像信号作为一列的逐列输出信号 (SIG)输出到系统主体等。 - 中国語 特許翻訳例文集

<前へ 1 2 3 次へ>




   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS