「源极」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > 源极の意味・解説 > 源极に関連した中国語例文


「源极」を含む例文一覧

該当件数 : 78



<前へ 1 2

源极采样时钟 SSC是基于上升沿或下降沿控制数据驱动电路的采样操作的时钟信号。

ソースサンプリングクロックは立ち上がりまたは立ち下がりエッジに基づいてデータ駆動回路のサンプリング動作を制御するクロック信号である。 - 中国語 特許翻訳例文集

在像素电路 410中,光电转换元件 411使其阳极端子接地,并且使其阴极端子连接到传输晶体管 412的源极端子。

この画素回路410において、光電変換素子411は、そのアノード端子が接地され、カソード端子が転送トランジスタ412のソース端子に接続される。 - 中国語 特許翻訳例文集

此外,放大晶体管 414使其漏极端子连接到电源电势线 415,并且使其源极端子连接到垂直信号线 (VSL1和 VSL2)501和 502。

また、増幅トランジスタ414は、そのドレイン端子が電源電位線415に接続され、そのソース端子が垂直信号線(VSL1および2)501および502に接続される。 - 中国語 特許翻訳例文集

另一方面,第二负载晶体管 624使其漏极端子连接到垂直信号线 (VSL1或 VSL2)501或 502,并且使其源极端子连接到负载晶体管 614的漏极端子。

また、第2負荷トランジスタ624は、そのドレイン端子が垂直信号線(VSL1または2)501または502に接続され、そのソース端子が負荷トランジスタ614のドレイン端子に接続される。 - 中国語 特許翻訳例文集

在该示例中,示出了在一行读出时段期间垂直信号线 (VSL1)501、第二负载晶体管栅极线622、第二负载晶体管624的源极端子、以及负载晶体管栅极线612的电势中的改变。

この例では、1行読み出し期間における垂直信号線(VSL1)501、第2負荷トランジスタゲート線622、第2負荷トランジスタ624のソース端子および負荷トランジスタゲート線612における電位変動が示されている。 - 中国語 特許翻訳例文集

电压设置电路 631基于从定时控制电路 200提供的维持控制信号,将在其漏极侧的参考电流线 601和其源极侧的负载晶体管栅极线 632连接到一起。

この電圧設定回路631は、タイミング制御回路200からの維持制御信号に基づいて、そのドレイン側の基準電流線601とソース側の負荷トランジスタゲート線632との間を接続する。 - 中国語 特許翻訳例文集

并且,在图 1的水平控制线 L3、L4的地址线是低电平 (low level)时,地址晶体管 3、3′成为截止 (OFF)状态,源极跟随器不动作,所以不输出信号。

そして、図1の水平制御線L3、L4のアドレス線がロウレベルの時、アドレストランジスタ3、3´がオフ状態となりソースフォロワ動作しないため、信号は出力されない。 - 中国語 特許翻訳例文集

源极 9和漏极 13这两者与半导体有源层 8之间形成例如掺有杂质的非晶硅等的掺有杂质的半导体层 (附图中未示出 )。

このソース電極9及びドレイン電極13と半導体活性層8との間には不純物添加アモルファスシリコン等による不純物添加半導体層(不図示)が形成されている。 - 中国語 特許翻訳例文集

源极 9以及漏极13这两者和各半导体有源层 8之间形成例如掺有杂质的非晶硅等的掺有杂质的半导体层(附图中未示出 )。

このソース電極9及びドレイン電極13と半導体活性層8との間には不純物添加アモルファスシリコン等による不純物添加半導体層(不図示)が形成されている。 - 中国語 特許翻訳例文集

在各像素 20A中,下部电极11连接到 TFT开关 4的漏极 13。 TFT开关 4的源极 9连接到信号线 3。

下部電極11は、画素20AではTFTスイッチ4のドレイン電極13と接続されており、TFTスイッチ4のソース電極9は、信号配線3に接続されている。 - 中国語 特許翻訳例文集


选择晶体管Tr4的源极不连接到列信号线VSL,以防止来自放大晶体管Tr3的信号错误地输出到列信号线 VSL。

なお、選択トランジスタTr4のソースを列信号線VSLと接続しないことで、増幅トランジスタTr3から列信号線VSLへ誤って信号が出力されないようにしている。 - 中国語 特許翻訳例文集

而且,投影范围设定部 180对应投影区域,根据预先设定的条件,调整从源极端子输入并存储在存储部 116上的图像数据。

そして、投射範囲設定部180は、投射領域に応じて、予め設定された条件に基づいて、ソース端子から入力されて記憶部116に記憶されている画像データを調整する。 - 中国語 特許翻訳例文集

偏置控制电路 4由 M个开关晶体管 12构成,各开关晶体管 12的源极端子与垂直信号线 VSL-1~ VSL-M的每一个连接。

バイアス制御回路4は、垂直信号線VSL−1〜VSL−Mのそれぞれにソース端子が接続されるM個のスイッチトランジスタ12で構成されている。 - 中国語 特許翻訳例文集

复位晶体管 22的漏极端子与电源 (电压 VDD)26连接,源极端子与 FD25连接,栅极端子与复位线 RESET连接。

リセットトランジスタ22は、ドレイン端子が電源(電圧VDD)26に接続され、ソース端子がFD25に接続され、ゲート端子がリセット線RESETに接続されている。 - 中国語 特許翻訳例文集

地址晶体管 24的漏极端子与电源 (电压 VDD)26连接,源极端子与放大晶体管 23的漏极端子连接,栅极端子与地址线 ADDRESS连接。

アドレストランジスタ24は、ドレイン端子が電源(電圧VDD)26に接続され、ソース端子が増幅トランジスタ23のドレイン端子に接続され、ゲート端子がアドレス線ADDRESSに接続されている。 - 中国語 特許翻訳例文集

但是,由于此时的 FD25的电压为放大晶体管 23的阈值以下,放大晶体管 23成为准备开始源极跟踪器电路动作的状态。

但し、このときのFD25の電圧は増幅トランジスタ23の閾値以下であるから、増幅トランジスタ23はソースフォロワ回路動作の開始をスタンバイしている状態になる。 - 中国語 特許翻訳例文集

另外,源极端子连接到 PMOS晶体管 60、66的漏极端子的 PMOS晶体管 61、67的各栅极端子被输入反转了逻辑的列选择信号 (/列选择信号 )。

また、PMOSトランジスタ60,66のドレイン端子にソース端子が接続されるPMOSトランジスタ61,67の各ゲート端子には、論理を反転した列選択信号(/列選択信号)が入力される。 - 中国語 特許翻訳例文集

选择晶体管 41的漏极经由相应的节点 N41连接到相应的中间保持单元2(中间保持单元 2的节点 N32),并且各自的源极耦接到放大电路 42的输入节点。

各選択トランジスタ41のドレイン電極は、対応するノードN41を介してそれぞれ別の中間保持手段2(中間保持手段2のノードN32)に接続されており、ソース電極はすべてショートされ増幅回路42の入力端に接続されている。 - 中国語 特許翻訳例文集

放大晶体管 42使其栅极连接到浮动扩散 38,使其漏极连接到电源 Vdd,且使其源极经由垂直选择晶体管 40连接到像素线 51,并进一步连接到垂直信号线 19。

増幅用トランジスタ42は、ゲートがフローティングディフュージョン38に接続され、ドレインが電源Vddに、ソースは垂直選択用トランジスタ40を介して画素線51に接続され、さらに垂直信号線19に接続されるようになっている。 - 中国語 特許翻訳例文集

用作列电路的负载电路 150包括与像素列相关联的负载 MOS晶体管 151-1至151-n,负载 MOS晶体管 151-1至 151-n在其漏极分别连接至垂直信号线 116-1至 116-n,并且在其源极连接至基准电势 VSS。

列回路としての負荷回路150は、画素の列配列に対応して各垂直信号線116−1〜116−nにドレインが接続され、ソースが基準電位VSSに接続された機能部としての負荷MOSトランジスタ151−1〜151−nを有する。 - 中国語 特許翻訳例文集

此外,传输晶体管 412使其栅极端子连接到电荷传输线 331和 332,并且经由浮动扩散 FD使其漏极端子连接到复位晶体管 413的源极端子和放大晶体管 414的栅极端子。

また、転送トランジスタ412は、そのゲート端子が電荷転送線331および332に接続され、そのドレイン端子がフローティングディフュージョンFDを介してリセットトランジスタ413のソース端子と増幅トランジスタ414のゲート端子とに接続される。 - 中国語 特許翻訳例文集

此外,通过将用于垂直信号线Vsig1a、Vsig1b的配线H1分别连接在放大晶体管4、4′的源极侧的扩散层 DF1上,能够使浮动扩散部 FD1、FD1′与垂直信号线 Vsig1b、Vsig1a之间的距离分别变大。

また、垂直信号線Vsig1a、Vsig1bに用いられている配線H1をアンプトランジスタ4、4´のソース側の拡散層DF1にそれぞれ接続することにより、フローティングディフージョンFD1、FD1´と垂直信号線Vsig1b、Vsig1aとの間の距離をそれぞれ大きくすることができる。 - 中国語 特許翻訳例文集

当电力供应控制晶体管 N3的导通状态在完成所述迁移率校正操作之后继续时,所述驱动晶体管 N2的源极电位 Vs被增加到超过所述有机 EL器件 OLED的阈值电压Vth(oled),并开始所述有机 EL器件 OLED的点亮。

さて、この移動度補正動作の完了後も電源制御トランジスタN3のオン状態が継続すると、駆動トランジスタN2のソース電位Vsが有機EL素子OLEDの閾値電圧Vth(oled)を越えるまで上昇し、有機EL素子OLEDの点灯が開始される。 - 中国語 特許翻訳例文集

此时,在将 (复位电压 )和 (复位电压 +变换信号电压 )输出至垂直信号线 VSL的期间不升压,因此,可以不需要在意源极跟踪器电路的动作点而改变 FD25的升压电平。

このとき、(リセット電圧)と(リセット電圧+変換信号電圧)を垂直信号線VSLに出力している間は昇圧されないので、ソースフォロワ回路の動作点を気にすることなく、FD25の昇圧レベルを変えることができる。 - 中国語 特許翻訳例文集

驱动基准电压线 Vref1的 PMOS晶体管 75、76中源极端子连接到电源 77的 PMOS晶体管 75的栅极端子与电路接地端连接,处于 PMOS晶体管 75的漏极端子与基准电压线Vref1之间的 PMOS晶体管 76的栅极端子被输入反转了逻辑的列选择信号 (/列选择信号 )。

基準電圧線Vref1を駆動するPMOSトランジスタ75,76のうち、電源77にソース端子が接続されるPMOSトランジスタ75のゲート端子は、グランドに接続され、PMOSトランジスタ75のドレイン端子と基準電圧線Vref1との間に介在するPMOSトランジスタ76のゲート端子には、論理を反転した列選択信号(/列選択信号)が入力される。 - 中国語 特許翻訳例文集

另外,驱动基准电压线 Vref3的 NMOS晶体管 78、79中漏极端子与基准电压线Vref3连接的 NMOS晶体管 78的栅极端子被输入列选择信号,处于 NMOS晶体管 78的源极端子与电路接地端之间的 NMOS晶体管 79的栅极端子与电源 77连接。

また、基準電圧線Vref3を駆動するNMOSトランジスタ78,79のうち、基準電圧線Vref3にドレイン端子が接続されるNMOSトランジスタ78のゲート端子には、列選択信号が入力され、NMOSトランジスタ78のソース端子とグランドとの間に介在するNMOSトランジスタ79のゲート端子は、電源77に接続されている。 - 中国語 特許翻訳例文集

放大晶体管 23在构成源极跟踪器电路的期间中,将被复位晶体管 22复位后的 FD25的电压 (复位电压 )变换为同电平的像素信号并输出至垂直信号线 VSL,另外,通过读出晶体管 21,在从光电二极管 20将信号电荷读出至 FD25之后的 FD25的电压 (复位电压 +变换信号电压 )变换为同电平的像素信号并输出至垂直信号线 VSL。

増幅トランジスタ23は、ソースフォロワ回路を構成している期間において、リセットトランジスタ22によりリセットされた後のFD25の電圧(リセット電圧)を同レベルの画素信号に変換して垂直信号線VSLに出力し、さらに、読み出しトランジスタ21により、フォトダイオード20から信号電荷がFD25に読み出された後のFD25の電圧(リセット電圧+変換信号電圧)を同レベルの画素信号に変換して垂直信号線VSLに出力する。 - 中国語 特許翻訳例文集

在配置于电源侧的 PMOS晶体管 60、61和 PMOS晶体管 66、67中,在源极端子连接到电源 64的 PMOS晶体管 60、66中 PMOS晶体管 60的栅极端子被直接输入第 n+1列的寄存器数据 Dn+1,PMOS晶体管 66的栅极端子经由 NAND电路 70被输入对第 n+1列寄存器数据Dn+1进行逻辑反转后的数据 (/Dn+1)和对第 n列寄存器数据 Dn进行逻辑反转后的数据 (/Dn)。

電源側に直列配置されるPMOSトランジスタ60,61およびPMOSトランジスタ66,67において、電源64にソース端子が接続されるPMOSトランジスタ60,66のうち、PMOSトランジスタ60のゲート端子には、n+1列目のレジスタデータDn+1が直接入力され、PMOSトランジスタ66のゲート端子には、n+1列目のレジスタデータDn+1を論理反転したデータ(/Dn+1)とn列目のレジスタデータDnを論理反転したデータ(/Dn)とがNAND回路70を介して入力される。 - 中国語 特許翻訳例文集

<前へ 1 2




   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS