意味 | 例文 |
「回路」を含む例文一覧
該当件数 : 3629件
而且还设有对基准电压线 Vref和数据线 10进行预充电的预充电电路46,在经由逻辑匹配电路 48与控制端 47连接的控制信号线 21也设有预充电电路 49。
そして、基準電圧線Vrefおよびデータ線10をプリチャージするプリチャージ回路46が設けられ、制御端47に論理整合回路48を介して接続される制御信号線21にもプリチャージ回路49が設けられている。 - 中国語 特許翻訳例文集
如图 19所示,在图 2(第一实施例 )所示构成中,变更了除列选择电路 5a、控制信号驱动电路组 15和信号处理电路 7之外的要素的符号。
図19に示すように、図2(第1の実施例)に示した構成において、列選択回路5a、制御信号駆動回路群15および信号処理回路7以外の要素の符号が変更されている。 - 中国語 特許翻訳例文集
这里,第二通信单元 104可以包括例如 IEEE 802.11g端口和收发器电路、IEEE 802.15.1端口和收发器电路、通信天线和 RF电路等。
ここで、第2通信部104としては、例えば、IEEE802.11gポートおよび送受信回路や、IEEE802.15.1ポートおよび送受信回路、通信アンテナおよびRF回路などが挙げられる。 - 中国語 特許翻訳例文集
驱动电路部 9通过控制行扫描电路 4、Vref参照信号生成部 7、比较器 8以及列扫描电路 12,来控制具备上述结构的该固体摄像装置的动作整体。
駆動回路部9は、行走査回路4,Vref参照信号生成部7,コンパレータ8,列走査回路12を制御することにより、上記構成を備えるこの固体撮像装置の動作全体を制御する。 - 中国語 特許翻訳例文集
逻辑或电路 (逻辑电路 )OR1的输入进一步连接到比较器 8的输出端和闩锁电路14的输入端,输出端连接到边缘检测器 10的输入端。
オア回路(論理回路)OR1の入力はさらにコンパレータ8の出力およびラッチ回路14の入力に接続され、出力はエッジ検出器10の入力に接続される。 - 中国語 特許翻訳例文集
功率控制电路 50相应于图 1的传输功率控制单元 20,并具有缓冲电路 51,该电路接收来自整流器电路 40的信号。
電力制御回路50は、図1の送信電力制御部20に対応するもので、整流回路40からの信号を受けるバッファ回路51を有し、その出力はローパスフィルタ(LPF)52に接続され、ここで不要なノイズが除去される。 - 中国語 特許翻訳例文集
电路块 134包括采用地址信号 ADR和 NOR电路 135的输出作为两个输入的 AND电路 1341,采用地址信号 ADR作为一个 (负 )输入并且采用 AND电路的输出信号作为另一个输入的 OR电路 1342,电平相移器 1343以及 N-沟道驱动晶体管 1344,其选定电压 Vtrg4(所述电压 Vtrg4低地电压 )并且将其供应到转移晶体管 22的栅电极。
回路ブロック134は、アドレス信号ADRとNOR回路135の出力信号とを2入力とするAND回路1341、アドレス信号ADRを一方の(否定)入力とし、AND回路1341の出力信号を他方の入力とするOR回路1342、レベルシフタ1343およびNチャネルの駆動トランジスタ1344により構成され、接地電圧よりも低い電圧Vtrg4を選択して転送トランジスタ22のゲート電極に供給する。 - 中国語 特許翻訳例文集
这种情况下,对图像数据接收电路 6a内每条数据线 10所设置的各 3个差动放大电路分别具有公共的控制端,构成为能施加统一为有源的控制信号,因此能使用设置于图像数据接收电路 6a内的与列选择电路 5a的输出定时同步地产生该控制信号的电路。
この場合、画像データ受信回路6a内にデータ線10毎に備える各3個の差動増幅回路は、それぞれ共通の制御端を有し、一括してアクティブにする制御信号を印加できる構成となるので、画像データ受信回路6a内に備える、該制御信号を列選択回路5aの出力タイミングと同期して発生する回路を用いることができる。 - 中国語 特許翻訳例文集
在该第一实施例中,优选与所对应的数据传输电路 18a一对一对应地进行按照每2列统一使各 3个差动放大电路为有源的工作,因此图像数据接收电路 6a构成为不具备产生控制信号的电路,代之设置有控制信号驱动电路组 15。
この第1の実施例では、各3個の差動増幅回路を2列毎に一括してアクティブにする動作を、対応するデータ転送回路18aと1対1対応で行う方が好ましいので、画像データ受信回路6aは、制御信号を発生する回路を備えない構成とし、その代わりに制御信号駆動回路群15を設けてある。 - 中国語 特許翻訳例文集
第一 PUF电路 (210a)和第二 PUF电路 (210b),每个 PUF电路被配置为基于所述口令系列中的第一口令生成 PUF输出; 以及比较电路 (142),被配置为对由所述第一 PUF电路生成的 PUF输出 (H1(sj))和由所述第二 PUF电路生成的 PUF输出 (H2(sj))进行比较,所述比较的结果形成对应于所述第一口令的隐藏输出 (hj)。
14. 前記隠蔽出力生成器(204)が、それぞれが前記一連のチャレンジにおける第1のチャレンジに基づいてPUF出力を生成するように構成されている第1のPUF回路(210a)および第2のPUF回路(210b)と、前記第1のPUF回路によって生成される前記PUF出力(H1(sj))と、前記第2のPUF回路によって生成される前記PUF出力(H2(sj))とを比較するように構成されている比較回路(142)であって、前記比較の結果が前記第1のチャレンジに対応する前記隠蔽出力(hj)を形成する、前記比較回路と、を備えている、請求項10に記載の集積回路。 - 中国語 特許翻訳例文集
3a...扫描线,6a...数据线,9a...像素电极,10...TFT阵列基板,10a...图像显示区域,20...对向基板,30...TFT,50...液晶层,100...液晶装置,101...数据线驱动电路,102...外部电路连接端子,104...扫描线驱动电路,210...图像信号分析电路,211...图像信号分析部,212...光源辉度控制信号生成部,213...图像校正信号生成部,220...灯驱动电路,221...光源辉度控制部,230...视频处理电路,231...图像信号校正部,500...超高压水银灯。
3a…走査線、6a…データ線、9a…画素電極、10…TFTアレイ基板、10a…画像表示領域、20…対向基板、30…TFT、50…液晶層、100…液晶装置、101…データ線駆動回路、102…外部回路接続端子、104…走査線駆動回路、210…映像信号解析回路、211…映像信号解析部、212…光源輝度制御信号生成部、213…映像補正信号生成部、220…ランプ駆動回路、221…光源輝度制御部、230…ビデオ処理回路、231…映像信号補正部、500…超高圧水銀ランプ - 中国語 特許翻訳例文集
另外,在图 1及图 2所示的 TFT阵列基板 10上,添加上述数据线驱动电路 101,扫描线驱动电路 104等的驱动电路,也形成对图像信号线上的图像信号进行采样并供给数据线的采样电路,对多个数据线先于图像信号分别供给规定电压电平的预充电信号的预充电电路,用于检查制造途中、负载时的该液晶装置 100的品质,缺陷等的检查电路等。
尚、図1及び図2に示したTFTアレイ基板10上には、上述したデータ線駆動回路101、走査線駆動回路104等の駆動回路に加えて、画像信号線上の画像信号をサンプリングしてデータ線に供給するサンプリング回路、複数のデータ線に所定電圧レベルのプリチャージ信号を画像信号に先行して各々供給するプリチャージ回路、製造途中や出荷時の当該液晶装置100の品質、欠陥等を検査するための検査回路等を形成してもよい。 - 中国語 特許翻訳例文集
N个采样保持信号转换电路分别具有与像素阵列 2的各列的垂直信号线 9一对一地设置,从对应的垂直信号线 9读入电压信号并转换为数字信号 (例如为 10位 )的模拟数字转换器 (ADC)、保持转换后的 10位数字信号的寄存器电路、按照来自列选择电路 5的列选择信号将寄存器电路所保持的 10位图像数据并行传输到图像数据接收电路 6的 10个数据传输电路。
N個のサンプルホールド信号変換回路は、それぞれ、画素アレイ2の各列の垂直信号線9と1対1に設けられ、対応する垂直信号線9から電圧信号を取り込み、デジタル信号(例えば10ビットとする)へ変換するアナログデジタル変換器(ADC)と、変換された10ビットのデジタル信号を保持するレジスタ回路と、レジスタ回路が保持する10ビットの画像データを列選択回路5からの列選択信号に従って並列に画像データ受信回路6へ転送する10個のデータ転送回路とを備えている。 - 中国語 特許翻訳例文集
一般构成的图像数据接收电路 6具有如上配置于列方向的 10个数据传输电路所使用的 10条双绞线连接到差动输入端的 10个差动放大电路、产生使该 10个差动放大电路与列选择电路 5对每列输出的各列选择信号的输出定时同步地一并成为有源的 1个控制信号的电路。
一般的な構成における画像データ受信回路6は、上記のように列方向に配置される10個のデータ転送回路が使用する10本のツイストペア線が差動入力端に接続される10個の差動増幅回路と、該10個の差動増幅回路を列選択回路5が列毎に出力する各列選択信号の出力タイミングに同期して一括してアクティブにする1つの制御信号を発生する回路とを備えている。 - 中国語 特許翻訳例文集
采样保持信号转换电路组 4a具有与每列的垂直信号线 9一对一配置的 10位输出的 ADC16、在各列保持由对应的 ADC16输出的 10位数据的 10个 1位寄存器电路 (Bit No.0Reg.~ Bit No.9Reg.)17、按各 2列中并列于各行方向的 2个 1位寄存器电路来配置于列方向的 10个数据传输电路 (BitNo.0数据传输电路~ Bit No.9数据传输电路 )18a。
サンプルホールド信号変換回路群4aは、列毎の垂直信号線9と1対1で配置される10ビット出力のADC16と、各列において対応するADC16が出力する10ビットデータを保持する10個の1ビットレジスタ回路(Bit No.0 Reg.〜Bit No.9 Reg.)17と、各2列において各行方向に並ぶ2個の1ビットレジスタ回路毎に列方向に配置される10個のデータ転送回路(Bit No.0 データ転送回路〜Bit No.9 データ転送回路)18aとを備えている。 - 中国語 特許翻訳例文集
例如,可以在集成电路 (“IC”)、接入终端或接入点内实现或由其执行与本文公开的方面相关地描述的任何说明性逻辑框、模块和电路。
例えば、ここで開示した様態に関連して記述した、何らかの例示的な論理ブロック、モジュール、および回路は、集積回路(「IC」)、アクセス端末、またはアクセスポイント内で実現されても、あるいは、集積回路(「IC」)、アクセス端末、またはアクセスポイントによって実行されてもよい。 - 中国語 特許翻訳例文集
水平驱动电路 6例如由移位寄存器构成。 水平驱动电路 6依次输出水平扫描脉冲来依次选择列信号处理电路 5,并将像素信号从列信号处理电路 5输出至水平信号线 10。
水平駆動回路6は、例えばシフトレジスタによって構成され、水平走査パルスを順次出力することによって、カラム信号処理回路5の各々を順番に選択し、カラム信号処理回路5の各々から画素信号を水平信号線10に出力させる。 - 中国語 特許翻訳例文集
由选择电路 66从这两个输入中选择的一者即来自普通像素 22的合并信号被输入给减法电路 71,而来自漏光修正用像素 24的漏光信号即上述两个输入中的另一者被输入给存储电路 67并存储在存储电路 67中。
この選択回路66選択された一方の通常画素22からの合算信号が減算回路67に入力され、他方の漏れ込み光用補正画素24からの漏れ信号がメモリ回路67に入力されて格納なさる。 - 中国語 特許翻訳例文集
判决结果 IC 151-0具有保持沿着传送线 141-0传送的判决值的寄存器 152-0、计数寄存器152-0中保持的值的计数电路153-0、以及存储来自计数电路153-0的计数结果的存储器 154-0。
判定結果集積回路151−0は、転送線141−0を転送された判定値を保持するレジスタ152−0、レジスタ152−0の保持値をカウントするカウント回路153−0、およびカウント回路153−0のカウント結果を格納するメモリ154−0を有する。 - 中国語 特許翻訳例文集
判决结果 IC 151-1具有保持沿着传送线 141-1传送的判决值的寄存器 152-1、计数寄存器152-1中保持的值的计数电路153-1、以及存储来自计数电路153-1的计数结果的存储器 154-1。
判定結果集積回路151−1は、転送線141−1を転送された判定値を保持するレジスタ152−1、レジスタ152−1の保持値をカウントするカウント回路153−1、およびカウント回路153−1のカウント結果を格納するメモリ154−1を有する。 - 中国語 特許翻訳例文集
4.根据权利要求 1所述的前置电路,其特征在于: 上述本振电路所产生的上述本振信号的频率间隔是上述亮度信号的各频谱的间隔的a+b倍,其中,a是自然数,b是小数。
4. 請求項1、2または3に記載のフロントエンド回路において、上記局所発振回路が発振可能な上記ローカル信号の周波数間隔は、上記輝度信号の各周波数スペクトラムの間隔のa+b倍(aは自然数、bは小数)であることを特徴とするフロントエンド回路。 - 中国語 特許翻訳例文集
5.根据权利要求 4所述的前置电路,其特征在于: 上述本振电路所产生的上述本振信号的频率间隔小于上述亮度信号的各频谱的间隔。
5. 請求項4に記載のフロントエンド回路において、上記局所発振回路が発振可能な上記ローカル信号の周波数間隔は、上記輝度信号の各周波数スペクトラムの間隔より小さいことを特徴とするフロントエンド回路。 - 中国語 特許翻訳例文集
10.根据权利要求 2所述的前置电路,其特征在于: 当上述频率误差超过预定的阈值时,上述本振频率控制电路切换上述本振信号的频率。
10. 請求項2、7、8または9に記載のフロントエンド回路において、上記ローカル周波数制御回路は、上記周波数誤差が所定の閾値を超える場合に、上記ローカル信号の周波数を切り替えることを特徴とするフロントエンド回路。 - 中国語 特許翻訳例文集
驱动控制部件 7包括水平扫描部件 12(列扫描电路 )、垂直扫描部件 14(行扫描电路 )和通信 /定时控制部件 20,以提供用于从像素阵列部件 10顺序读出信号的控制电路功能。
駆動制御部7は、画素アレイ部10の信号を順次読み出すための制御回路機能の実現のため水平走査部12(列走査回路)、垂直走査部14(行走査回路)、および通信・タイミング制御部20を備えている。 - 中国語 特許翻訳例文集
该中频的变换中使用混频电路,输入到混频电路的本机振荡器 (Local Oscillator,以下称为 LO)信号与接收信号的频率差为中频信号 (IF信号:混频电路输出信号 )的频率。
この中間周波数の変換には、ミキサー回路が用いられ、ミキサー回路に入力する局部発振器(Local Oscillator、以下LOと呼ぶ)信号と受信信号の周波数差が、中間周波数信号(IF信号:ミキサー回路出力信号)の周波数となる。 - 中国語 特許翻訳例文集
显示时刻信息生成电路 22将指示 L-R对中的 L图像的显示时刻的显示时刻信息提供给视频编码电路 23,将指示 R图像的显示时刻的显示时刻信息提供给从属流编码电路24。
表示時刻情報生成回路22は、LRペアのうちのL画像の表示時刻を表す表示時刻情報をビデオ符号化回路23に供給し、R画像の表示時刻を表す表示時刻情報を依存ストリーム符号化回路24に供給する。 - 中国語 特許翻訳例文集
在步骤 S14,从属流编码电路 24对右眼图像捕获设备 12所提供的 R图像的图像信号进行编码,将 VS_TYPE生成电路 21所提供的 VS_TYPE添加到编码信号,并将所得信号输出给复用电路 25。
ステップS14において、依存ストリーム符号化回路24は、右眼用撮像装置11から供給されるR画像の画像信号を符号化し、VS_TYPE生成回路21から供給されるVS_TYPEを付加して多重化回路25に出力する。 - 中国語 特許翻訳例文集
在步骤 S14、S17或 S18的处理之后,在步骤 S19,复用电路 25将视频编码电路 23所提供的 L图像的编码数据与从属流编码电路 24所提供的 R图像的编码数据复用。
ステップS14,S17、またはS18の処理後、ステップS19において、多重化回路25は、ビデオ符号化回路23から供給されるL画像の符号化データと依存ストリーム符号化回路24から供給されるR画像の符号化データを多重化する。 - 中国語 特許翻訳例文集
然后,显示时刻信息生成电路 152将指示 L-R对中的 L图像的显示时刻的显示时刻信息提供给视频编码电路 23,将指示 R图像的显示时刻的显示时刻信息提供给从属流编码电路 24。
そして、表示時刻情報生成回路152は、LRペアのL画像の表示時刻を表す表示時刻情報をビデオ符号化回路23に供給し、R画像の表示時刻を表す表示時刻情報を依存ストリーム符号化回路24に供給する。 - 中国語 特許翻訳例文集
读取电路 160进行关于通过输出信号线 LSGN从由行选择电路 130的驱动而选择的读取行的各个像素电路 110A输出的信号 VSL的给定处理,并且例如在信号处理之后临时存储像素信号。
読み出し回路160は、行選択回路130の駆動により選択された読み出し行の各画素回路110Aからの出力信号線LSGNを通して出力される信号VSLに対して所定の処理を行い、たとえば信号処理後の画素信号を一時的に保持する。 - 中国語 特許翻訳例文集
在模拟信号被读出及 A/D转换的时间段期间,采样 /保持部分 191把负载电路 (列电路 )和 ADC与作为噪声源的内部电压生成电路 180电隔离。 由此,噪声路径中断。
そして、サンプルホールド部191は、アナログ信号読み出しおよびAD変換期間中にノイズ発生源である内部電圧生成回路180から負荷回路(列回路)、ひいてはADCから電気的に切り離すことでノイズ経路を遮断する。 - 中国語 特許翻訳例文集
此外,定时控制电路200经由参考信号读出控制线204和像素信号读出控制线205将读出脉冲提供给信号读出电路 710,一个读出脉冲被用来读出参考信号,而另一个读出脉冲被用来读出从每个像素电路 410输出的像素信号。
また、タイミング制御回路200は、基準信号読出制御線204および画素信号読出制御線205を介して、画素回路410から出力される基準信号および画素信号を読み出すための読出しパルスを信号読出し回路710にそれぞれ供給する。 - 中国語 特許翻訳例文集
列扫描电路 500基于从定时控制电路 200提供的列扫描控制信号产生输出控制信号。 该输出控制信号使得信号读出电路 710将每列的像素信号输出到信号处理部分 720。
列走査回路500は、タイミング制御回路200からの列走査制御信号に基づいて、信号読出し回路710により生成された各列の画素信号を信号処理部720に出力させるための出力制御信号を生成するものである。 - 中国語 特許翻訳例文集
环路电流旁路电路(164)以电的方式在所述第一和第二环路端子间相连,并且其被配置为响应于无线通信电路(155)中的开路,在所述第一和第二环路端子之间提供环路电流通路。
ループ電流バイパス回路(164)は、第1及び第2ループ端子の間に電気的に接続され、かつ無線交信回路(155)における開回路に応答して、その両者間のループ電流路を与えるように構成される。 - 中国語 特許翻訳例文集
以及环路电流旁路电路,电连接在所述第一和第二环路端子之间,被配置为响应于所述第一和第二环路端子之间的所述无线通信电路的电流通路中的开路,在所述第一和第二环路端子之间提供环路电流通路。
第1及び第2ループ端子間の無線交信回路の電流路における開回路に応答して、その両者間にループ電流路を与えるように構成される、第1及び第2ループ端子間に電気的に接続されるループ電流バイパス回路、を含む、無線アダプター。 - 中国語 特許翻訳例文集
结合本文中所揭示的方面而描述的各种说明性逻辑块、模块和电路可实施于集成电路 (“IC”)、接入终端或接入点内或由集成电路 (“IC”)、接入终端或接入点执行。
ここで開示した側面に関連して記述した、さまざまな例示的な論理的ブロック、モジュール、および回路は、集積回路(“IC”)、アクセス端末、またはアクセスポイント内で実現してもよく、あるいは、集積回路(“IC”)、アクセス端末、またはアクセスポイントにより実行してもよい。 - 中国語 特許翻訳例文集
摄像机适配器盒 12具有用于在摄像机控制单元 14的控制下执行 PLL操作的 PLL电路 21,以及用于通过 PLL电路 21的 PLL操作来生成控制摄像机头 10a和 10b的成像定时的成像定时信号的定时生成电路 22。
カメラアダプタ装置12は、カメラ制御装置14の制御によりPLLロックをするPLL回路21と、PLL回路21のPLLロックにより、カメラヘッド10a,10bの撮像タイミングを制御する撮像タイミング信号を生成するタイミング生成回路22を備える。 - 中国語 特許翻訳例文集
摄像机控制单元 14具有基于从外部装置 (未示出 )提供来的参考信号执行 PLL操作的 PLL电路 31,以及通过 PLL电路 31的 PLL操作来生成用于控制摄像机适配器盒 12的操作定时的定时信号的定时生成电路 32。
カメラ制御装置14は、不図示の外部装置から供給されるリファレンス信号に基づいてPLLロックするPLL回路31と、PLL回路31のPLLロックにより、カメラアダプタ装置12の動作タイミングを制御するタイミング信号を生成するタイミング生成回路32を備える。 - 中国語 特許翻訳例文集
特定来说,解码量度逻辑电路 360可将从位置累加电路 380接收的经更新解码位置数据存储于位置存储电路 362处,位置存储电路 362包括一个或一个以上锁存器、触发器、其它存储装置,或其任何组合。
特に、復号メトリック論理回路360は、1つまたは複数のラッチ、フリップフロップ、他の記憶デバイス、またはそれらの任意の組合せを含む位置記憶回路362において、位置アキュムレータ回路380から受信した更新された復号位置データを記憶することができる。 - 中国語 特許翻訳例文集
(例如 )在完成一个宏块的解码且正开始下一宏块的解码的情形下,解码量度逻辑电路 360可经配置以在每一宏块处初始化位置累加电路 380和循环累加电路 370。
復号メトリック論理回路360は、1つのマクロブロックの復号が完了し、次のマクロブロックの復号が開始している場合などに、各マクロブロックにおいて位置アキュムレータ回路380とサイクルアキュムレータ回路370とを初期化するように構成され得る。 - 中国語 特許翻訳例文集
过程和逻辑流也可以被专用逻辑电路执行,并且装置也可以被实现为专用逻辑电路,该专用逻辑电路例如是FPGA(现场可编程门阵列 )或 ASIC(专用集成电路 )。
プロセスおよび論理フローは、例えばFPGA(フィールドプログラマブルゲートアレイ)またはASIC(特定用途向け集積回路)などの専用論理回路によっても実行することができ、装置は、そのような専用論理回路としても実施することができる。 - 中国語 特許翻訳例文集
数据包处理电路 120的传输引擎 121若取得数据包处理信息,则根据数据包处理信息,从网络中继装置 1000所具有的多个收发处理电路 310中确定应当传输数据包的收发处理电路 310。
パケット処理回路120の転送エンジン121は、パケット処理情報を取得すると、パケット処理情報に基づいて、ネットワーク中継装置1000に備えられた複数の送受信処理回路310の中からパケットを転送すべき送受信処理回路310を特定する。 - 中国語 特許翻訳例文集
这里,执行起动、设定的各构成要素包括装置控制部 11以外的所有构成要素,例如中继处理板 1000的数据包处理电路 120、传输目的地决定电路 130、内部总线 140、以及接口板 300的收发处理电路 310和外部总线 500。
ここで、起動・設定を実行される各構成要素は、装置制御部11以外の全ての構成要素、例えば、中継処理ボード100のパケット処理回路120、転送先決定回路130、内部バス140およびインターフェースボード300の送受信処理回路310および外部バス500が含まれる。 - 中国語 特許翻訳例文集
而且,由装置控制部11进行的倍频电路的控制,既可以通过信号线向倍频电路发送高或低的控制信号来进行,也可以通过把标记写入到对倍频电路的控制寄存器内来进行。
なお、装置制御部11による逓倍回路の制御は、信号線を介して、ハイまたはローの制御信号を逓倍回路に対して送信することによって行われても良いし、逓倍回路に対するコントロールレジスタにフラグを書き込むことによって行われても良い。 - 中国語 特許翻訳例文集
并且,也可以是,中继处理板 100包括能够独立动作的多个电子线路,在”通常模式”下所有的电子线路都动作; 在”低功率模式”下,停止向一部分电子线路内供给功率。
また、中継処理ボード100が、独立に動作可能な複数の電子回路を含み、通常モードでは全ての電子回路が動作し、低電力モードでは、一部の電子回路への電力供給が止められることとしてもよい。 - 中国語 特許翻訳例文集
输出电路 17对通过水平选择开关组 152和水平信号线 16从列电路组 14的列电路顺序地提供的信号执行各种信号处理,然后将处理过的信号输出作为输出信号OUT。
出力回路17は、カラム回路群14の各カラム回路から水平選択スイッチ群152および水平信号線16を通して順に供給される信号に対して種々の信号処理を施して出力信号OUTとして出力する。 - 中国語 特許翻訳例文集
所追加的基准电压驱动电路组 8包括与本实施方式的数据传输电路的行方向所配置的个数 (本实施方式中为小于等于列数 N的个数 )相同个数的基准电压驱动电路。
追加した基準電圧駆動回路群8は、本実施の形態によるデータ転送回路の行方向における配置個数(本実施の形態では列数Nを含みそれ以下の個数である)と同じ個数の基準電圧駆動回路で構成されている。 - 中国語 特許翻訳例文集
而且分别都设有对基准电压线 Vref1、Vref2、Vref3和数据线 10进行预充电的相同构成的预充电电路 46,在经由逻辑匹配电路 48与公共的控制端 47连接的控制信号线 21也设有预充电电路46。
そして、それぞれに、基準電圧線Vref1,Vref2,Vref3およびデータ線10をプリチャージする同じ構成のプリチャージ回路46が設けられ、共通の制御端47に論理整合回路48を介して接続される制御信号線21にもプリチャージ回路49が設けられている。 - 中国語 特許翻訳例文集
各基准电压驱动电路 19a使用图 4所示构成,按照来自列选择电路 5b的列选择信号,并行驱动与图像数据接收电路 6a连接的 3条基准电压线 (Vref1、Vref2、Vref3)11a,引起图 7(4)所示的特性 e、f、g的电压变化。
各基準電圧駆動回路19aは、図4に示す構成によって、画像データ受信回路6aに接続される3本の基準電圧線(Vref1,Vref2,Vref3)11aを、列選択回路5bからの列選択信号に従って並列に駆動し、図7(4)のに示す特性e,f,gの電位変化を起こさせる。 - 中国語 特許翻訳例文集
CHU判断控制器 45向选择器 43和时钟恢复电路 41输出控制信号,并且执行对使得时钟恢复电路 41可以恢复时钟信号的频率设定的改变以及用于锁定判定的 PLL电路 42和 44之间的切换的控制。
CHU判定制御部45は、セレクタ43およびクロック再生回路41へ制御信号を出力し、一定時間毎に、クロック再生回路41が再生できる周波数の設定変更と、ロック判定に使用するPLL回路42,44を切り替える制御を実行する。 - 中国語 特許翻訳例文集
意味 | 例文 |