意味 | 例文 |
「回路」を含む例文一覧
該当件数 : 3629件
另外,当接收到来自高比特率 PLL电路 42或低比特率 PLL电路 44的锁定检测信号时,CHU判断控制器 45输出控制信号以将由时钟恢复电路 41生成的恢复时钟信号维持在检测到的频率。
また、CHU判定制御部45は、高レート用PLL回路42または低レート用PLL回路44からロック検出信号が入力されると、クロック再生回路41に生成させる再生クロック信号を当該検出された周波数に維持決定するための制御信号を出力する。 - 中国語 特許翻訳例文集
另外,列处理电路 113设置有由移位寄存器、地址解码器等构成的水平驱动部,利用水平驱动部的选择和扫描,将已经由列处理电路 113信号处理的像素信号顺序输出到输出电路 114。
また、カラム処理回路113は、シフトレジスタやアドレスデコーダなどによって構成される水平駆動部を備え、水平駆動部による選択走査により、カラム処理回路113で信号処理された画素信号が順番に出力回路114に出力される。 - 中国語 特許翻訳例文集
因此,不需要对由垂直信号线 VSL传送的像素信号进行控制的复位信号控制电路或决定像素信号的阈值的旁路电路等,所以在相当程度上抑制电路布局面积的这一点上,对微细化有利。
そのため、垂直信号線VSLより転送される画素信号を制御するリセット信号制御回路や画素信号の閾値を決定するバイアス回路等が不要となるので、回路レイアウト面積の増加をかなり抑えられる点で、微細化に対して有利である。 - 中国語 特許翻訳例文集
在此情况中,经过同步信号延迟吸收电路 123的处理的同步信号被提供给延迟量确定电路 127,并且延迟量确定电路 127确定两个同步信号的定时并且将指示两个同步信号的定时是否彼此相对应的定时数据提供给 CPU131。
この場合、同期信号遅延吸収回路123で処理した同期信号を遅延量判別回路127に供給して、その遅延量判別回路127で2つの同期信号のタイミングを判断して、CPU131に2つの同期信号が一致しているか否かのタイミングデータを供給する。 - 中国語 特許翻訳例文集
17.根据权利要求 16所述的集成电路,还包括比较电路 (142),该比较电路 (142)被配置为将每个 PUF输出 (H(sj))与对应的极性位 (tj)进行比较,每次比较的结果形成隐藏输出。
17. 各PUF出力(H(sj))を対応する極性ビット(tj)と比較するように構成されている比較回路(142)であって、各比較の結果が隠蔽出力を形成する、前記比較回路、をさらに備えている、請求項16に記載の集積回路。 - 中国語 特許翻訳例文集
将基准载波和接收到的信号输入到混频电路,以产生倍增信号(multiplication signal)。
基準搬送波と受信信号は混合回路に入力され乗算信号が生成される。 - 中国語 特許翻訳例文集
图 6是示出根据第一实施例的列偏移检测电路的电路图;
【図6】第1の実施形態における列オフセット検出回路を示す図である。 - 中国語 特許翻訳例文集
图 11是示出根据第二实施例的列偏移检测电路的电路图;
【図11】第2の実施形態における列オフセット検出回路を示す図である。 - 中国語 特許翻訳例文集
OB箝位电路 107将 A/D转换器 106在 OB期间的输出值固定于预定值。
OBクランプ回路107は、A/D変換器106のOB期間の出力値を所定の値に固定する。 - 中国語 特許翻訳例文集
系统控制器 110通过控制各个电路来决定操作模式和参数。
システムコントローラで110は、各回路を制御して動作モードやパラメータを決定する。 - 中国語 特許翻訳例文集
图 3是更详细地示出 CMOS传感器 103的内部结构的示例的电路图。
また、図3は、より詳細にCMOSセンサ103の内部の構成を示した回路図の一例である。 - 中国語 特許翻訳例文集
采样保持电路 (下文中称为 S/H(S))310a至310c存储 S信号 (光信号成分 )。
サンプルホールド回路(以下、S/H(S))310a〜310cはS信号(光信号成分)を記憶する。 - 中国語 特許翻訳例文集
将输入信号 500输入至列偏移检测电路 108。
列オフセット検出回路108には、撮像入力信号500が入力される。 - 中国語 特許翻訳例文集
使用阈值 Th1和 Th2作为差分电平判断电路 506的判断基准值。
閾値Th1,Th2は、差分レベル判定回路506の判定基準値として使用される。 - 中国語 特許翻訳例文集
将阈值 Th3和 Th4用作差分电平判断电路 521的判断基准值。
閾値Th3,Th4は、差分レベル判定回路521の判定基準値として使用される。 - 中国語 特許翻訳例文集
将阈值 Th5和 Th6(第五阈值和第六阈值 )用作电平判断电路 550的判断基准值。
閾値Th5,Th6(第5および第6の閾値)は、レベル判定回路550の判定基準値として使用される。 - 中国語 特許翻訳例文集
图 2是示出第一实施例中的图像传感器的概要电路配置的图;
【図2】第1の実施形態の撮像素子の概略的回路構成を示した図である。 - 中国語 特許翻訳例文集
图像信号处理电路 62通过数据总线 61连接至 CPU 60。
画像信号処理回路62は、データバス61を介してCPU60に接続されている。 - 中国語 特許翻訳例文集
第一实施例的数字立体相机 1具有 OSD控制电路 84。
また、第1の実施形態のデジタル立体カメラ1は、OSD制御回路84を備えている。 - 中国語 特許翻訳例文集
图 1示意性示出了集成在便携式通信设备中的检测电路的构造;
【図1】携帯用通信装置に組み込まれている検出回路の構成の概略図である。 - 中国語 特許翻訳例文集
图 2是示出了适于本发明的单位像素的一个示例的等效电路图。
【図2】本発明に適用できる単位画素の一例を示す等価回路図である。 - 中国語 特許翻訳例文集
图 10示出了位于下一级处以进行减法处理的修正电路 65的一个示例。
図10に、後段に配置した減算処理する補正回路の一例を示す。 - 中国語 特許翻訳例文集
即,假定恒流电路 12的电流值为 i,则理论上如下等式成立。
すなわち定電流回路12の電流値をiとすると、理想的には次式が成立する。 - 中国語 特許翻訳例文集
图 6示出了根据本发明第一实施方式的 CMOS图像传感器的像素电路。
【図6】本発明の第1の実施形態に係るCMOSイメージセンサの画素回路を示す図である。 - 中国語 特許翻訳例文集
图 13示出了根据本发明第二实施方式的 CMOS图像传感器的像素电路。
【図13】本発明の第2の実施形態に係るCMOSイメージセンサの画素回路を示す図である。 - 中国語 特許翻訳例文集
图 14示出了根据本发明第三实施方式的 CMOS图像传感器的像素电路。
【図14】本発明の第3の実施形態に係るCMOSイメージセンサの画素回路を示す図である。 - 中国語 特許翻訳例文集
图 15示出了根据本发明第四实施方式的 CMOS图像传感器的像素电路。
【図15】本発明の第4の実施形態に係るCMOSイメージセンサの画素回路を示す図である。 - 中国語 特許翻訳例文集
图 16示出了根据本发明第五实施方式的 CMOS图像传感器的像素电路。
【図16】本発明の第5の実施形態に係るCMOSイメージセンサの画素回路を示す図である。 - 中国語 特許翻訳例文集
图 8是图示出定时生成电路 31的内部配置的框图。
図8は、タイミング発生回路31の内部構成例を示すブロック図である。 - 中国語 特許翻訳例文集
串行接口 360包括编码器 362,所述编码器耦合到处理电路 310。
直列インターフェース360は、処理回路310に連結したエンコーダ362を含む。 - 中国語 特許翻訳例文集
接收器 470耦合到解码器 472,所述解码器耦合到数据处理电路 410。
受信機470は、データ処理回路410に連結されるデコーダ472に連結される。 - 中国語 特許翻訳例文集
在特定实施例中,图像感测装置 428远离数据处理电路 410。
特定の実施形態において、イメージ検出デバイス428は、データ処理回路410から遠く離れている。 - 中国語 特許翻訳例文集
图 4是示出图 2所示的时钟电路的更详细结构的框图;
【図4】図2に示したクロック回路のより詳細な構成を示すブロック図である。 - 中国語 特許翻訳例文集
图 4是示出图 2所示的时钟电路 35的更详细结构的框图。
図4は、図2に示したクロック回路35のより詳細な構成を示すブロック図である。 - 中国語 特許翻訳例文集
在此阶段,要从 CDR部件 43输出到时钟电路 35的信号 C的频率是未知的。
この段階では、CDR部43からクロック回路35へ出力する信号Cの周波数は未知である。 - 中国語 特許翻訳例文集
图 9是图解说明摄影条件提供设备的电路结构的方框图。
【図9】撮影条件提供装置の回路構成を示すブロック図である。 - 中国語 特許翻訳例文集
下面参考图 9,说明摄影条件提供设备 3的电路结构。
次いで、図9を用いて、撮影条件提供装置3の回路構成について説明する。 - 中国語 特許翻訳例文集
接下来参照图 3的框图说明本实施方式的相机 11的电路构成。
次に、本実施形態のカメラ11における回路構成を図3のブロック図に基づき説明する。 - 中国語 特許翻訳例文集
摄像元件 109将与被拍摄体的像对应的图像信号向信号处理电路 110输出。
撮像素子109は、被写体の像に対応した画像信号を信号処理回路110に出力する。 - 中国語 特許翻訳例文集
图 4是示出根据第一实施例的像素的电路配置的一个示例的图;
【図4】本実施形態に係る画素の回路構成の一例を示す図である。 - 中国語 特許翻訳例文集
图 17是图示在图 16中的电路中处于高亮度的成像数据处理的流程的图;
【図17】図16の回路における高照度時の撮像データ処理のフローを示す図である。 - 中国語 特許翻訳例文集
图 18是图示在图 16中的电路中处于低亮度的成像数据处理的流程的图;
【図18】図16の回路における低照度時の撮像データ処理のフローを示す図である。 - 中国語 特許翻訳例文集
感测电路部分 120形成在不同于第一半导体基底 SUB 1的第二半导体基底 SUB2上。
センス回路部120は、第1の半導体基板SUB1と異なる第2の半導体基板SUB2に形成される。 - 中国語 特許翻訳例文集
位于第 1行的感测电路 121-10、121-11、......的输出端连接到传送线 141-1。
1行目に配置されたセンス回路121−10,121−11、・・・の出力が転送線141−1に接続されている。 - 中国語 特許翻訳例文集
图 4是示出根据实施例的像素的电路配置的一个示例的图。
図4は、本実施形態に係る画素の回路構成の一例を示す図である。 - 中国語 特許翻訳例文集
在各个半导体基底上以阵列布置像素 DPX和感测电路。
そして、画素DPXとセンス回路121は各々の半導体基板上にアレイ状に配置される。 - 中国語 特許翻訳例文集
同一列中的多个像素 DPX 和选择电路形成像素块 160-0、160-1、160-2、160-3、......。
そして、同一列の複数の画素DPXと選択回路により画素ブロック160−0〜160−3、・・・が形成される。 - 中国語 特許翻訳例文集
将关于之前读出的像素的数据从存储器 154A加载到计数电路 153A中。
カウント回路153Aは、前回の読み出し時の画素のデータがメモリ154Aからロードされる。 - 中国語 特許翻訳例文集
将感测电路 121A(121A-0、121A-1、121A-2、121A-3、......)中的判决值首先传送到寄存器 152A(152A-0、152A-1、152A-2、152A-3)。
センス回路121A(−0〜−3)の判定値は、まずレジスタ152A(−0〜−3)に転送される。 - 中国語 特許翻訳例文集
图 17是图示在图 16中的电路中处于高亮度的成像数据处理的流程的图。
図17は、図16の回路における高照度時の撮像データ処理のフローを示す図である。 - 中国語 特許翻訳例文集
意味 | 例文 |