意味 | 例文 |
「回路」を含む例文一覧
該当件数 : 3629件
DFF 502的输出连接至两个输入信号的差分电平判断电路 506的正输入 a,并且中值滤波器 505的中值输出连接至差分电平判断电路 506的负输入 b。
2入力信号の差分レベル判定回路506の正入力aにはDFF502の出力が接続されており、差分レベル判定回路506の負入力bにはメディアンフィルタ505のメディアン出力が接続される。 - 中国語 特許翻訳例文集
将选择器 508的输出 514作为水平噪声处理电路 513的输出信号输入至乘法器(系数 K)515,并且还输入至差分电平判断电路 521的负输入 b。
セレクタ508の出力514は、水平ノイズ処理回路513の出力信号として、乗算器(係数K)515に入力されるとともに、差分レベル判定回路521の負入力bに入力される。 - 中国語 特許翻訳例文集
首先将输入至列偏移检测电路 108的摄像信号 500输入至水平噪声处理电路 513,并且基于水平数据之间的电平判断进行噪声去除处理。
列オフセット検出回路108に入力された撮像信号500は、まず、水平ノイズ処理回路513に入力されて、水平データ間でのレベル判定によるノイズ除去の処理が行われる。 - 中国語 特許翻訳例文集
SH控制电路 40根据经由控制输入端子 16来自同步控制单元 10的控制信号的指令,控制采样 /保持电路 13。
SH制御回路40は、制御入力端子16を介しての同期制御部10からの制御信号の指示により、サンプルホールド回路13を制御する。 - 中国語 特許翻訳例文集
以这种方式,经由输出电路 14输出采样 /保持电路 13中所保持的与一个水平行相对应的像素信号和噪声信号之间的差分输出。
このようにして、サンプルホールド回路13に保持している水平1行に対応する画素信号とノイズ信号の差動出力が、出力回路14を介して出力される。 - 中国語 特許翻訳例文集
等效于从各个像素所输出的电压的像素信号 SIG经由垂直信号线 116输出至作为像素 -信号读取电路的列处理电路组 150。
垂直信号線116を通じて、各画素から出力された電圧に相当する画素信号SIGが画素信号読み出し回路としてのカラム処理回路群150に出力される。 - 中国語 特許翻訳例文集
通信时序控制器 140生成像素部件 110、垂直扫描部件 120、水平扫描部件 130、列处理电路组 150、DAC 160、校正偏置选择部件 170、校正偏置电路 180等的信号处理中所需的时序信号。
通信・タイミング制御部140は、画素部110、垂直走査部120、水平走査部130、カラム処理回路群150、DAC160、補正用バイアス回路180、補正用バイアス選択部170等の信号処理に必要なタイミング信号を生成する。 - 中国語 特許翻訳例文集
DAC控制部件执行控制,以使得针对将经受列处理电路组 150中各个列处理电路(ADC)的 AD转换的每行,来调整参照信号 SLP_ADC的斜率。
DAC制御部は、カラム処理回路群150の各カラム処理回路(ADC)151のAD変換を行う行ごとに、参照信号SLPADCの傾きを調整するように制御する。 - 中国語 特許翻訳例文集
另外,照相机系统200还具有驱动成像装置210的驱动电路(DRV)230、以及处理成像装置 210的输出信号的信号处理电路 (PRC)240。
さらに、カメラシステム200は、撮像デバイス210を駆動する駆動回路(DRV)230と、撮像デバイス210の出力信号を処理する信号処理回路(PRC)240と、を有する。 - 中国語 特許翻訳例文集
模拟信号处理器35L和35R中的每一个包括相关双采样设备(CDS)、自动增益控制设备 (AGC)、和 A/D转换器。
アナログ信号処理部35L、35Rは、相関二重サンプリング回路(以下、CDSと略す)、自動ゲイン制御回路(以下、AGCと略す)、およびアナログ/デジタル変換器(以下、A/Dと略す)から構成されている。 - 中国語 特許翻訳例文集
相应点确定单元 52根据特征点检测器 51中的提取结果来检测与左眼图像 GL中的瞳孔部分 EL相对应的右眼图像 GR的瞳孔部分或虹膜部分 ER(参见图 7)。
対応点検出回路52は、特徴点抽出回路51の抽出結果に応じて、左画像GL内の黒目部分ELに対応する右画像GR内の黒目部分ER(図7参照)を検出する。 - 中国語 特許翻訳例文集
CPU 60控制图像再现处理电路 72从存储器 (未示出 )读取图像,并通过 2D/3D显示控制电路 82将该图像显示在 LCD面板 8上。
これは、CPU60が、画像再生回路86を制御して、図示を省略したメモリから画像を読み出し、2D/3D表示制御回路82を介してLCDパネル8上に表示する。 - 中国語 特許翻訳例文集
除了来自 AND电路 441和 442的信号以外,选择器 46还被提供来自 CP群组选择部件 52(稍后描述 )的 CP群组选择信号。
セレクタ46には、AND回路441及びAND回路442から供給される信号の他に、後述するCPグループ選択部52からCPグループ選択信号が供給される。 - 中国語 特許翻訳例文集
输出电路 7对从列信号处理电路 5通过水平信号线 10依次提供的信号进行信号处理,并输出该经过处理后的信号。
出力回路7は、カラム信号処理回路5の各々から水平信号線10を通して順次に供給される信号に対し、信号処理を行って出力する。 - 中国語 特許翻訳例文集
照相机 81还具有用于驱动固体摄像装置 82的驱动电路 85,以及用于处理固体摄像装置 82的输出信号的信号处理电路 86。
さらに、カメラ81は、固体撮像装置82を駆動する駆動回路85と、固体撮像装置82の出力信号を処理する信号処理回路86を有する。 - 中国語 特許翻訳例文集
即,源极跟随器电路作为增益几乎为 1的放大电路而工作,并且调制垂直信号线11的电位 Vsl以跟随作为输入节点的 FD节点 7的电位 Vf的变化。
すなわち、ソースファロアー回路はゲインが略1のアンプ回路として動作し、入力ノードであるFDノード7の電位Vfの変化に追随するように、垂直信号線11の電位Vslは変調される。 - 中国語 特許翻訳例文集
注意,CI阻抗切换电路 820是根据从 SOC101接收的控制信号 CII在 CI接收期间切换阻抗的切换电路。
なお、CIインピーダンス切替回路820は、SOC101から受信した制御信号CIIに応じて、CI着信中のインピーダンスを切り替える切替回路である。 - 中国語 特許翻訳例文集
控制部件 36接收来自时钟电路 35的信号 F,并且通过使得信号 C和 E彼此不一致的情况作为触发来将具有不同指定值的信号 E输出到时钟电路 35。
制御部36は、クロック回路35からの信号Fを受け取って、信号CとDが不一致する場合をトリガーとして、規定値の異なる信号Eをクロック回路35に出力する。 - 中国語 特許翻訳例文集
当时钟电路 35接收到来自控制部件 36的新指定值 S(n+1)时,时钟电路 35的 PLL 51基于未知频率的信号 C和来自控制部件 36的指定值 S(n+1)来进行操作。
クロック回路35は、制御部36から新たな規定値S(n+1)を受け取ると、クロック回路35のPLL51は、未知の周波数の信号Cと制御部36からの規定値S(n+1)とに基づいて動作する。 - 中国語 特許翻訳例文集
当 PLL处于锁定状态时,时钟电路 535将示出 1228.8Mbps的信号 D输出到两个格式转换部件 533a和 533b中的每个。
クロック回路535は、前記PLLがロック状態であったとすると、クロック回路535が、1228.8Mbpsを示す信号Dを2つのフォーマット変換部533a,533bにそれぞれ出力する。 - 中国語 特許翻訳例文集
一接收到操作指令,控制部件 536就将示出操作指令的信号 N输出到开关 537,并且将信号 E输出到时钟电路 535以将时钟电路 535的 PLL 51改变为处于锁定状态中。
制御部536は、前記動作指令を受け取ると、その動作指令を示す信号Nをスイッチ537に出力するとともに、クロック回路535のPLL51がロック状態になるような信号Eをクロック回路535に出力する。 - 中国語 特許翻訳例文集
当时钟电路 535的PLL 51处于锁定状态中时,时钟电路 535将示出 2457.6Mbps的信号 D输出到两个格式转换部件 533a和 533b的每个。
クロック回路535のPLL51がロック状態である場合、クロック回路535は、2457.8Mbpsを示す信号Dを2つのフォーマット変換部533a,533bにそれぞれ出力する。 - 中国語 特許翻訳例文集
收发器 114用以接收或发送无线信号,并将所接收的信号传送至控制电路 106,或将控制电路 106所产生的信号以无线电方式输出。
無線信号を受発信するトランシーバー114は受信した信号を制御回路106に送信し、または制御回路106による信号を無線で出力する。 - 中国語 特許翻訳例文集
A/D转换电路 14将是从成像元件 13输出的模拟信号的像素信号转换为数字信号并且将该数字信号提供给信号处理电路 15。
A/D変換回路14は、撮像素子13から出力されたアナログ信号からなる画素信号をデジタル信号に変換し、そのデジタル信号を信号処理回路15に供給するようになっている。 - 中国語 特許翻訳例文集
图 15是示出具有采用经由电容器的基于耦合电容的连接结构的 CMOS图像传感器中的自参照功能的感测电路的一个示例的图;
【図15】キャパシタを介したカップリング容量による接続構造を採用したCMOSイメージセンサの自己参照機能を有するセンス回路の一例を示す回路図である。 - 中国語 特許翻訳例文集
因为可以在像素下排列感测电路等,并且不需要复杂的模拟电路,所以芯片大部分由像素阵列单独占据,使得可以有助于芯片成本的降低。
センス回路等は画素の下に配置でき、複雑なアナログ回路も必要としないので、チップは殆ど画素アレイのみが占有し、チップコストの低減にも寄与することができる。 - 中国語 特許翻訳例文集
判决结果 IC部分 150具有逐像素地多次累积来自感测电路 121的判决结果以生成具有灰度的二维成像数据的功能。
判定結果集積回路部150は、センス回路121の判定結果を画素ごとに複数回集積して、階調のある2次元撮像データを生成する機能を有する。 - 中国語 特許翻訳例文集
换句话说,判决结果 IC 151-0 连接到位于第 0 行的感测电路 121-00、121-01、......连接到的传送线 141-0。
換言すれば、0行目に配置されたセンス回路121−00,121−01、・・・が接続された転送線141−0に判定結果集積回路151−0が接続されている。 - 中国語 特許翻訳例文集
选择电路 155顺序选择寄存器 152A-0到 152A-3的输出,以便将寄存器 152A-0到152A-3中保持的判决值提供到计数电路 153A。
選択回路155は、レジスタ152A−0〜152A−3の出力を順次に選択して、各レジスタ152A−0〜152A−3の保持した判定値をカウント回路153Aに供給する。 - 中国語 特許翻訳例文集
然而,当成像器件具有多个像素时,希望像素块 160-0、160-1、160-2、160-3应该层叠地形成在包括各个感测电路 121A-0、121A-1、121A-2、121A-3的支撑电路上的不同半导体基底上。
しかし、撮像素子が多くの画素を持つ場合には、画素ブロック160(−0〜−3)は、対応するセンス回路121A(−0〜−3)を含む支持回路の上に異なる半導体基板で積層されて形成されることが望ましい。 - 中国語 特許翻訳例文集
换句话说,希望包括像素块 160-0、160-1、160-2、160-3的像素阵列部分 110A和包括感测电路 121A-0、121A-1、121A-2、121A-3的感测电路部分 120A应该被以阵列分别布置在不同半导体基底上。
換言すれば、画素ブロック160(−0〜−3、・・)を含む画素アレイ部110Aとセンス回路121A(−0〜−3、・・)を含むセンス回路部120Aは各々異なる半導体基板上にアレイ状に配置されることが望ましい。 - 中国語 特許翻訳例文集
在图 10中,来自包括多个像素 DPX和选择电路的像素块 160的输出数据在感测电路 121A-0中经历判决,然后被传送到寄存器 152A。
図10において、複数画素DPXと選択回路を含む画素ブロック160からの出力データは、センス回路121A−0により判定され、レジスタ152Aに転送される。 - 中国語 特許翻訳例文集
多个寄存器 152A-0到 152A-3经由选择电路 155共享计数电路 153A,并且将计数结果存储在例如作为动态 RAM(DRAM)的存储器 154A中。
複数のレジスタ152A−0〜152A−3が選択回路155を介してカウント回路153Aを共有しており、カウント結果はたとえばダイナミックRAM(DRAM)よりなるメモリ154Aに格納される。 - 中国語 特許翻訳例文集
图 15是示出具有采用经由电容器的基于耦合电容的连接结构的 CMOS图像传感器中的自参照功能的感测电路的一个示例的图。
図15は、キャパシタを介したカップリング容量による接続構造を採用したCMOSイメージセンサの自己参照機能を有するセンス回路の一例を示す回路図である。 - 中国語 特許翻訳例文集
在 CMOS成像传感器 100中,像素以这样的方式层叠在电路基底上,使得两个像素DPX1、DPX2共享单个感测电路 121B和寄存器 (锁存器 )152B-0到 152B-3。
CMOSイメージセンサ100Bにおいて、画素は回路基板上に積層されており、2つの画素DX1、DX2が一つのセンス回路121Bとラッチ(レジスタ)152B−0〜152B−3を共有している。 - 中国語 特許翻訳例文集
当以此方式重复处理流程时,感测电路 121B、锁存器 152B-0到 152B-3、计数电路153B和存储器 154B以流水线方式处理来自共享各组件的多个像素的数据。
このような処理フローを繰り返すことで、センス回路121B、ラッチ152B−0〜152B−3、カウント回路153B、メモリ154Bは共有された複数画素のデータをパイプライン的に処理していく。 - 中国語 特許翻訳例文集
相机系统 400还包括驱动成像器件 410的驱动电路 (DRV)430,以及处理成像器件410的输出信号的信号处理电路 (PRC)440。
さらに、カメラシステム400は、撮像デバイス410を駆動する駆動回路(DRV)430と、撮像デバイス410の出力信号を処理する信号処理回路(PRC)440と、を有する。 - 中国語 特許翻訳例文集
另外,接收模块 12由布置在与主电路板分离的另一电路板 (子电路板 )的组件侧上的调谐器电路部分 25、信号处理 IC 21、DRAM 22、第一闪存 23、第二闪存 24等等构成。
また受信モジュール12は、チューナ回路部25、信号処理IC21、DRAM22、第1のフラッシュメモリ23、第2のフラッシュメモリ24などが、メイン基板とは別の回路基板(サブ基板)の実装面に配置されて形成されている。 - 中国語 特許翻訳例文集
(1)拓扑要求,其中针对相关的需求,有节点不相交的路径用于主和备用波长电路是可能的;
すなわち、(1)関連する需要に関して、主波長回路およびバックアップ波長回路向けのノード分離経路を有することが可能なトポロジ要件、および(2)バックアップ経路/保護経路の少なくともいくつかの交差である。 - 中国語 特許翻訳例文集
将结合框 210到 216及图 3中描绘的电路 300(例如,对应于同步电路 120)来描述可响应于缓冲器超限运行而执行的样本操作。
バッファオーバーランに応答して実行できる例示的な動作について、ブロック210〜216および図3に示す(たとえば、同期回路120に対応する)回路300に関連して説明する。 - 中国語 特許翻訳例文集
将结合框 218到 226及分别在图 4及图 5中描绘的电路 400及 500(例如,对应于同步电路 120)来描述可响应于缓冲器低限运行而执行的样本操作。
バッファアンダーランに応答して実行できる例示的な動作について、ブロック218〜226ならびにそれぞれ図4および図5に示す(たとえば、同期回路120に対応する)回路400および500に関連して説明する。 - 中国語 特許翻訳例文集
接收机 3还包括解扰电路 15,它受接入控制电路 14的控制以使授权用户能够解扰信号。
受信器3は、許諾された加入者による信号のスクランブル解除を可能にする、アクセス制御回路14が制御するスクランブル解除回路15をさらに含む。 - 中国語 特許翻訳例文集
在所述示范性描绘中,指导描绘为RF电路 30的负载组件的模式控制器 28将模式信息提供到功率电路 26的模式检测器 32。
典型的な描写では、RF回路30として描かれた、ロードコンポーネントを指図するモードコントローラ28は、電源回路26のモード検出器32にモード情報を提供する。 - 中国語 特許翻訳例文集
图 6图示出用于配置图 1所示每个并行测试电路的发送 /接收单元以使得并行测试电路之间的信号延迟可得到调节的示例性方式; 和
【図6】図1に示す各並列試験回路の送信/受信ユニットを、並列試験回路同士の間の信号遅延を調整し得るように構成する例示的な方法を示す図である。 - 中国語 特許翻訳例文集
图 6图示出用于配置图 1中示出的每个并行测试电路 106、108的发送 /接收单CN 10201748913 AA 说 明 书 6/6页元 112、114以使得并行测试电路 106、108之间的信号延迟能够得到调节的示例性方式。
図6は、図1で示す各並列試験回路106、108の送信/受信ユニット112、114を、並列試験回路106と108の間での信号の遅延を調整できるよう構成する例示的な方法を示す図である。 - 中国語 特許翻訳例文集
各积分电路 Sn具有与读出用配线 LO,n连接的输入端,储存已输入至此输入端的电荷,将对应于其储存电荷量的电压值从输出端输出至保持电路Hn。
各積分回路Snは、読出用配線LO,nと接続された入力端を有し、この入力端に入力された電荷を蓄積して、その蓄積電荷量に応じた電圧値を出力端から保持回路Hnへ出力する。 - 中国語 特許翻訳例文集
各保持电路 Hn具有与积分电路 Sn的输出端连接的输入端,保持输入至此输入端的电压值,将该所保持的电压值从输出端输出至电压输出用配线Lout。
各保持回路Hnは、積分回路Snの出力端と接続された入力端を有し、この入力端に入力される電圧値を保持し、その保持した電圧値を出力端から電圧出力用配線Loutへ出力する。 - 中国語 特許翻訳例文集
然后,对应于储存于各积分电路 Sn的积分用电容器 C21的电荷的量的电压值,从积分电路 Sn的输出端被输出。
そして、各積分回路Snの積分用容量素子C21に蓄積されている電荷の量に応じた電圧値が積分回路Snの出力端から出力される。 - 中国語 特許翻訳例文集
然后,对应于储存于各积分电路 Sn的积分用电容器 C21、C22的电荷的量的电压值,从积分电路 Sn的输出端被输出。
そして、各積分回路Snの積分用容量素子C21,C22に蓄積されている電荷の量に応じた電圧値が積分回路Snの出力端から出力される。 - 中国語 特許翻訳例文集
再者,在迄今为止所说明的图 4~图 6所示时序流程图中,在从各保持电路 Hn结束电压值的读出后,将各积分电路 Sn初期化。
なお、これまでに説明してきた図4〜図6に示されたタイミングチャートでは、各保持回路Hnから電圧値の読み出しが終了した後に各積分回路Snを初期化した。 - 中国語 特許翻訳例文集
意味 | 例文 |