「衡撃トランジスタ」に関連した中国語例文の一覧 -中国語例文検索

中国語辞書 - Weblio日中中日辞典 中国語例文
約36万の例文を収録
 
  手書き文字入力


Weblio 辞書 > Weblio 日中中日辞典 > 衡撃トランジスタの意味・解説 > 衡撃トランジスタに関連した中国語例文


「衡撃トランジスタ」の部分一致の例文検索結果

該当件数 : 465



<前へ 1 2 3 4 5 6 7 8 9 10 次へ>

直列接続される2つのNMOSトランジスタ35,36のゲート幅Wは、それぞれ同じ5μmである。

所串联连接的 2个 NMOS晶体管 35、36的栅极宽度 W都为 5μm。 - 中国語 特許翻訳例文集

なお、直列接続される2つのNMOSトランジスタ40,41のゲート幅Wは、それぞれ同じ7μmである。

并且,所串联连接的 2个 NMOS晶体管 40、41的栅极宽度 W都为 7μm。 - 中国語 特許翻訳例文集

なお、直列接続される2つのNMOSトランジスタ25,26のゲート幅Wは、それぞれ同じ2μmである。

并且,所串联连接的 2个 NMOS晶体管 25、26的栅极宽度 W分别都为 2μm。 - 中国語 特許翻訳例文集

なお、直列接続される2つのNMOSトランジスタ30,31のゲート幅Wは、それぞれ同じ1μmである。

并且,所串联连接的 2个 NMOS晶体管30、31的栅极宽度 W分别都为 1μm。 - 中国語 特許翻訳例文集

しかしながら、このような長期的な電位低下は、設定トランジスタ611から負荷トランジスタゲート線612へのチャンネルリーク電流によって抑制されると考えられる。

然而,这样的长期下降有可能被从设置晶体管 611到负载晶体管栅极线 612的沟道漏电流抑制。 - 中国語 特許翻訳例文集

このときMOSトランジスタ25が導通しているので、クランプ容量の他方の端子は電源電圧VGRに接続された状態となる。

在该状态下,由于 MOS晶体管 25处于 ON状态,因此,箝位电容器的端子中的另一个与电源电压 VGR连接。 - 中国語 特許翻訳例文集

・1本の垂直信号線122に接続された画素20の全選択トランジスタ25をオフするときに定電流源30もオフする。

第一,当被连接到一垂直信号线 122的所有像素 20的选择晶体管 25被关断时,恒流源 30也被关断; - 中国語 特許翻訳例文集

基準電圧線Vref側のNMOSトランジスタ30ゲート端子には、列選択回路5aからの列選択信号が入力される。

基准电压线Vref侧的 NMOS晶体管 30的栅极端子被输入来自列选择电路 5a的列选择信号。 - 中国語 特許翻訳例文集

なお、選択トランジスタ147のゲート電極に選択パルスSELが印加された状態は、ステップS10まで継続される。

这里,选择脉冲 SEL施加至选择晶体管 147栅电极的状态持续到步骤 S10。 - 中国語 特許翻訳例文集

図21において、基準電圧駆動回路群8dは、基準電圧線Vref1を駆動するために電源77との間に直列接続されたPMOSトランジスタ75,76と、基準電圧線Vref3を駆動するためにグランドとの間に直列接続されたNMOSトランジスタ78,79とを備えている。

图 21中,基准电压驱动电路组 8d具有用于驱动基准电压线 Vref1而串联连接于与电源 77之间的 PMOS晶体管 75、76、为了驱动基准电压线 Vref3而串联连接于与电路接地端之间的 NMOS晶体管 78、79。 - 中国語 特許翻訳例文集


なお、その駆動タイミングと駆動トランジスタN2の電位状態の変化は、前述した図15及び図16を参考に説明する。

将参考上面图 15A至 15E和图 16A至 16E说明所述驱动晶体管 N2的驱动时序和电位状态的变化。 - 中国語 特許翻訳例文集

データ線10側の2つのNMOSトランジスタ25,27の各ゲート端子には列選択回路5aからの列選択信号が共通に入力される。

在数据线 10侧的 2个 NMOS晶体管 25、27的各栅极端子公共被输入来自列选择电路 5a的列选择信号。 - 中国語 特許翻訳例文集

データ線10側のNMOSトランジスタ25のゲート端子には、列選択回路5aからの列選択信号が入力される。

数据线 10侧的 NMOS晶体管25的栅极端子被输入来自列选择电路 5a的列选择信号。 - 中国語 特許翻訳例文集

すなわち、負荷トランジスタゲート線612に示される波形は、接続期間において従来負荷トランジスタゲート線872と同様の波形を示す。

也就是说,在连接时段期间,负载晶体管栅极线 612示出与现有技术的负载晶体管栅极线 872的波形相似的波形。 - 中国語 特許翻訳例文集

制御信号線21側のNMOSトランジスタ40のゲート端子には、列選択回路5aからの列選択信号が入力される。

控制信号线 21侧的 NMOS晶体管 40的栅极端子被输入来自列选择电路 5a的列选择信号。 - 中国語 特許翻訳例文集

例えば、画像ストライプAが、ピクセルストライプ30Aの右眼用光源32及びレンズストライプ20Aの右画像レンズ22によって供給された光で、右眼用画像の一部分を表示する。

例如,图像条纹 A通过由像素条纹 30A的右视光源 32提供的光以及透镜条纹 20A的右图像透镜 22显示右视图像的一部分。 - 中国語 特許翻訳例文集

垂直信号線122に接続された全ての画素の選択トランジスタ25をオフした状態(選択パルスSELが低レベルの状態)で、負荷トランジスタ31をスイッチング駆動するスイッチングパルスLOADをアクティブ(例えば、電源電圧Vdd)とする。

当被连接到垂直信号线的全部像素的选择晶体管 25被关断时 (当选择晶体管处于低电平时 ),用于对开关负载晶体管 31进行开关的开关脉冲 LOAD被激活 (例如,电源电压 Vdd)。 - 中国語 特許翻訳例文集

また、このサンプリングトランジスタN1のオン動作に同期して、信号線DTLには初期化電位Vofs_Hが印加される。

与所述采样晶体管 N1的导通操作同步地将所述初始化电位 Vofs_H施加给信号线 DTL。 - 中国語 特許翻訳例文集

FD22は転送された信号電荷を電圧信号に変換して増幅トランジスタTr3のゲートに出力する。

传送的信号电荷在浮置扩散 22处被转换为电压信号,并输出到放大晶体管 Tr3的栅极。 - 中国語 特許翻訳例文集

また、この場合、電圧緩和トランジスタ102のドレイン電圧およびゲート電圧は“VTT”であるので、電圧緩和トランジスタ102の端子間電圧(ゲート−ドレイン間電圧,ゲート−ソース間電圧,およびソース−ドレイン間電圧)を“VTT”よりも低くすることができる。

而且,该情况下,由于电压缓和晶体管 102的漏极电压及栅极电压为“VTT”,所以可以使电压缓和晶体管 102的端子间电压 (栅极—漏极间电压、栅极—源极间电压以及源极—漏极间电压 )比“VTT”低。 - 中国語 特許翻訳例文集

負荷トランジスタ503は演算増幅器を動作させるための電流(バイアス電流)を供給するためのものである。

负载晶体管 503供给用于使得运算放大器 4操作的电流 (即,偏压电流 )。 - 中国語 特許翻訳例文集

次に、画像ストライプAが、ピクセルストライプ30Aの左眼用光源31及びレンズストライプ20Aの左画像レンズ21によって供給された光で、左眼用画像の一部分を表示する。

然后,图像条纹 A通过像素条纹 30A的左视光源31提供的光以及透镜条纹 20A的左图像透镜 21显示左视图像的一部分。 - 中国語 特許翻訳例文集

期間t4でリセットパルスRSTが“H”レベルとなり、リセットトランジスタ23がオン状態になることによってFD部26のみをリセットし、期間t5で選択電源電位SELVDDが“L”レベルになり、FD部26の電位を増幅トランジスタ24の閾値よりも低い電位とすることで、当該増幅トランジスタ24がオフして画素を非選択状態とする。

在时段 t4,通过使得复位脉冲 RST为“H”电平并且使得复位晶体管 23处于导通状态,仅仅复位 FD区 26,并且在时段 t5,通过使得选择电源电势 SELVDD为“L”电平并且使得FD区 26的电势低于放大晶体管 24的阈值,放大晶体管 24被关断,以使得像素处于未选定状态。 - 中国語 特許翻訳例文集

このため、信号読出し回路710により、増幅トランジスタ414から一定の増幅利得により出力された基準信号が読み出される。

这允许信号读出电路 710读出以恒定的放大增益从放大晶体管 414输出的参考信号。 - 中国語 特許翻訳例文集

【図5】本発明の1実施形態による、レジストラアプリケーションと関連した例示的な状態遷移表である。

图 5是根据本发明一个实施例、与登记者应用程序相关联的示例性状态转移表; - 中国語 特許翻訳例文集

図5は、本発明の1実施形態による、レジストラアプリケーションと関連した例示的な状態遷移表500である。

图 5是根据本发明的一个实施例、与登记者应用程序相关联的示例性状态转移表500。 - 中国語 特許翻訳例文集

選択トランジスタ106が、垂直選択回路VSによって駆動される選択信号によって制御されうる。

可借助于由垂直选择电路 VS驱动的行选择信号控制选择晶体管 106。 - 中国語 特許翻訳例文集

特許文献1には、第1および第2のnMOSトランジスタから構成されたオープンドレイン型出力回路が開示されている。

专利文献 1中公开了一种由第一及第二 nMOS晶体管构成的开放 (open)漏极型输出电路。 - 中国語 特許翻訳例文集

したがって、出力端子BOUTから出力される信号からは、MOSトランジスタ7で生じる電圧降下の影響が低減されることになる。

这导致通过 MOS晶体管 7引起的电压降对于从输出端子 BOUT输出的信号的影响减小。 - 中国語 特許翻訳例文集

この状態において、転送トランジスタ22の制御電極に中間電圧Vfg1を印加することで、電荷Qi1の一部がFD部26へ転送される。

在此状态中,通过向转移晶体管 22的控制电极施加中间电压 Vfg1,电荷 Qi1的一部分被转移到 FD区 26。 - 中国語 特許翻訳例文集

初期化タイミングが到来すると、書込制御線WSLはHレベルに制御され、サンプリングトランジスタN1はオン状態に切り替わる。

当初始化时刻到来时,所述写控制线 WSL被控制为处于 H电平,且所述采样晶体管 N1被切换为导通状态。 - 中国語 特許翻訳例文集

また、このゲート電位Vgの電位変化に連動して、駆動トランジスタN2のソース電位Vsも押し下げられる(図15(E)、図16(E))。

与所述栅极电位 Vg的电位变化所关联,所述驱动晶体管 N2的源极电位 Vs也减小(图 15E,图 16E)。 - 中国語 特許翻訳例文集

MOSトランジスタ5の他方の主電極は、共通出力線8および差動増幅回路4の反転入力端子と接続される。

MOS晶体管 5的主电极中的另一个与共用输出线 8和差分放大器电路 4的反相输入端子连接。 - 中国語 特許翻訳例文集

本実施例においても、最大値または最小値検出期間における共通出力線605の充放電は、最大値検出用NMOSトランジスタ116を流れるソース電流または最小値検出用PMOSトランジスタ119を流れるシンク電流によって行われる。

同样,在本实施例中,通过流过最大值检测 NMOS晶体管 116的拉电流或流过最小值检测 PMOS晶体管 119的灌电流来执行最大值检测周期或最小值检测周期中共用输出线605的充放电。 - 中国語 特許翻訳例文集

ここで、選択トランジスタ147のゲート電極に選択パルスSELが印加されているので、信号電荷S1が排出された浮遊拡散領域145の電圧(以下、リセットレベルR2と称する)を示す画素信号が、増幅トランジスタ148から垂直信号線155に出力される。

这里,由于选择脉冲 SEL被施加至选择晶体管 147的栅电极,表示浮置扩散区 145(其释放信号电荷 S1)的电压 (下文中称作复位电平 R2)的像素信号从放大晶体管 148输出至垂直信号线 155。 - 中国語 特許翻訳例文集

そして、垂直信号線Vsig11aに用いられている配線H11は、ビアB2を介してアンプトランジスタ14のソース側の拡散層DF2に接続され、垂直信号線Vsig11bに用いられている配線H11は、ビアB2を介してアンプトランジスタ14´のソース側の拡散層DF2に接続され、垂直信号線Vsig11cに用いられている配線H11は、ビアB2を介してアンプトランジスタ14´´のソース側の拡散層DF2に接続されている。

并且,用于垂直信号线 Vsig11a的配线 H11经由通孔 B2连接在放大晶体管 14的源极侧的扩散层 DF2上,用于垂直信号线 Vsig11b的配线 H11经由通孔 B2连接在放大晶体管 14′的源极侧的扩散层 DF2上,用于垂直信号线 Vsig11c的配线 H11经由通孔 B2连接在放大晶体管 14″的源极侧的扩散层 DF2上。 - 中国語 特許翻訳例文集

【図9】本発明のここに例示する実施形態により、ユーザ装置に対して、ここに例示する別の方法の操作と、ここに例示するコンピュータプログラムインストラクションの実行の結果とを示す論理フロー図である。

图 9是根据本发明的示例性实施例对于用户设备说明另一示意性方法的操作以及示例性计算机程序指令的执行结果的逻辑流程图。 - 中国語 特許翻訳例文集

第6のトランジスターTr6の制御端子にはリセット端子REを介してダミーステージの伝達信号CRが印加され、第9のトランジスターTr9の制御端子には第2の入力端子IN2を介して次段のステージのゲート電圧が入力される。

第六晶体管 Tr6的控制端通过重置端 RE接收伪级的传输信号 CR,通过第二输入端 IN2向第九晶体管 Tr9的控制端输入下一级的栅极电压。 - 中国語 特許翻訳例文集

しかる後、選択パルスSELを非アクティブ(負電圧、例えば−1V)にし、選択トランジスタ25をオフさせる。

然后,选择脉冲 SEL被禁止 (inactivate)(例如,-1V的负电压 ),以关断选择晶体管 25。 - 中国語 特許翻訳例文集

そして、各画素ブロック160Cの複数の画素の転送トランジスタのソースまたはドレインが共通の出力信号線131に接続されている。

每个像素块 160C的多个像素的传送晶体管的源极或漏极连接到公共输出信号线 131。 - 中国語 特許翻訳例文集

なお、第3のトランジスタ25と、共通信号線27に設けられた図示しない負荷電流源とでソースフォロア回路が構成されている。

并且,通过第 3晶体管 25、设置于共同信号线 27商的未图示的负荷电流源构成源跟随器电路。 - 中国語 特許翻訳例文集

M個のスイッチトランジスタ14の各ゲート端子はタイミング制御回路10が制御する電流制御線16に並列に接続されている。

M个开关晶体管 14的各栅极端子并联地连接在定时控制电路 10所控制的电流控制线 16上。 - 中国語 特許翻訳例文集

増幅トランジスタ23は、ソース端子が垂直信号線VSLに接続され、ゲート端子がFD25に接続されている。

放大晶体管 23的源极端子与垂直信号线 VSL连接,栅极端子与 FD25连接。 - 中国語 特許翻訳例文集

なお、図3に示したデータ通信回路11は、図2に示した補助トランジスタ105をさらに備えていても良い。

另外,图 3所示的数据通信电路 11可以还具备图 2所示的辅助晶体管 105。 - 中国語 特許翻訳例文集

なお、図3に示したデータ通信回路12は、図2に示した補助トランジスタ106をさらに備えていても良い。

另外,图 3所示的数据通信电路 12可以还具备图 2所示的辅助晶体管 106。 - 中国語 特許翻訳例文集

なお、図7に示したデータ通信回路21は、図6に示した補助トランジスタ205p,205nをさらに備えていても良い。

另外,图 7所示的数据通信电路 21可以还具备图 6所示的辅助晶体管 205p、205n。 - 中国語 特許翻訳例文集

列選択信号が出力されて高レベルである期間では、制御信号駆動回路20では、NMOSトランジスタ40がオンする。

在列选择信号被输出而处于高电平的期间内,控制信号驱动电路 20中,NMOS晶体管 40导通。 - 中国語 特許翻訳例文集

ここで、VMはPMOSトランジスタのオフのためにゲートに供給される電圧の絶対値よりも小さい電圧である。

电压 VM比向栅极供给以关断 PMOS晶体管的电压的绝对值小。 - 中国語 特許翻訳例文集

図6Bは、本発明の一実施形態に係る、ランプ発生器(図2の203、204、210及び211)のトランジスタレベルでの実装例610を示したものである。

图 6B说明根据本发明的一个实施例的斜坡产生器 (图 2的 203、204、210和 211)的晶体管级实现 610。 - 中国語 特許翻訳例文集

図6Cは、本発明の一実施形態に係る、ランプ発生器(図2の203、204、210及び211)のトランジスタレベルでの実装例620を示したものである。

图6C说明根据本发明的另一个实施例的斜坡产生器(图2的203、204、210和211)的晶体管级实现 620。 - 中国語 特許翻訳例文集

<前へ 1 2 3 4 5 6 7 8 9 10 次へ>




   

中国語⇒日本語
日本語⇒中国語
   

   

中国語⇒日本語
日本語⇒中国語
   


  
中国語 特許翻訳例文集
北京语智云帆科技有限公司版权所有 © 2011-2024

©2024 GRAS Group, Inc.RSS